審核編輯黃宇
聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。
舉報投訴
-
電路設(shè)計
+關(guān)注
關(guān)注
6707文章
2541瀏覽量
214753 -
信號完整性
+關(guān)注
關(guān)注
68文章
1445瀏覽量
96761 -
emc
+關(guān)注
關(guān)注
172文章
4168瀏覽量
187024 -
高速電路
+關(guān)注
關(guān)注
8文章
163瀏覽量
24594
發(fā)布評論請先 登錄
相關(guān)推薦
熱點(diǎn)推薦
高速電路設(shè)計中信號完整性分析
在高速電路設(shè)計中信號完整性分析由于系統(tǒng)時鐘頻率和上升時間的增長,信號完整性設(shè)計變得越來越重要。不
發(fā)表于 10-14 09:32
高速電路信號完整性設(shè)計培訓(xùn)
高速IC(芯片)、PCB(電路印制板)和系統(tǒng)的核心技術(shù)就是微波背景下的互連設(shè)計與信號完整性分析。全世界高速高密度
發(fā)表于 04-21 17:11
【下載】《信號完整性分析》
省部級獎勵10項(xiàng)。在IEEE Trans.上發(fā)表長文12篇;正式出版教材/專著/譯著12部。研究方向:高速電路設(shè)計與信號完整性分析,EDA技術(shù)及軟件研發(fā)。目錄第1章
發(fā)表于 09-19 18:21
【資料】超高速數(shù)據(jù)采集系統(tǒng)的時序設(shè)計與信號完整性分析_黃春行
`本文首先介紹了信號完整性分析的基本概念和仿真模型,然后闡述了一個具體的超高速數(shù)據(jù)采集系統(tǒng)的框架,原理和實(shí)現(xiàn)方案.`
發(fā)表于 03-30 11:04
高速電路設(shè)計中信號完整性面臨的挑戰(zhàn)有哪些?怎么處理?
高速數(shù)字硬件電路設(shè)計中信號完整性在通常設(shè)計的影響是什么?高速電路設(shè)計中
發(fā)表于 04-22 06:26
高速電路信號完整性分析與設(shè)計二
2.1 基本電磁理論 本書主要討論高速數(shù)字電路中信號完整性分析與高速電路設(shè)計的基本方法,而
發(fā)表于 05-25 16:26
?102次下載

高速電路信號完整性分析與設(shè)計—高速信號完整性的基本理論
2.1 基本電磁理論 本書主要討論高速數(shù)字電路中信號完整性分析與高速電路設(shè)計的基本方法,而
發(fā)表于 05-25 16:21
?1863次閱讀
高速電路信號完整性分析與設(shè)計—電源完整性分析
在電路設(shè)計中,設(shè)計好一個高質(zhì)量的高速PCB板,應(yīng)該從信號完整性(SISignal Integrity)和電源完整性 (PIPower Int
發(fā)表于 05-29 13:51
?2830次閱讀
超高速數(shù)據(jù)采集系統(tǒng)的時序設(shè)計與信號完整性分析
電子發(fā)燒友網(wǎng)站提供《超高速數(shù)據(jù)采集系統(tǒng)的時序設(shè)計與信號完整性分析.pdf》資料免費(fèi)下載
發(fā)表于 09-20 11:34
?0次下載
高速電路設(shè)計與信號完整性分析
隨著電子系統(tǒng)和高集成度芯片向高速度、高密度、大功耗、低電壓、大電流的趨勢發(fā)展,電路中的信號完整性問題日益嚴(yán)重。信號失真、定時錯誤和不正確的數(shù)
發(fā)表于 09-25 14:46
?1次下載
評論