一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

異構(gòu)集成仍面臨這一挑戰(zhàn)!

芯長(zhǎng)征科技 ? 來源:半導(dǎo)體行業(yè)觀察 ? 2023-04-10 09:39 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

將多個(gè)芯片或小芯片集成到一個(gè)封裝中的公司將需要解決結(jié)構(gòu)和其他機(jī)械工程問題,但設(shè)計(jì)工具、新材料和互連技術(shù)方面的差距以及專業(yè)知識(shí)的缺乏使得這些問題難以解決。

半導(dǎo)體的大部分歷史中,代工廠之外的人很少擔(dān)心結(jié)構(gòu)性問題。硅基板可以輕松支撐沉積在頂部或蝕刻掉的任何薄膜。但隨著 SoC 被分解成更小的芯片,并且隨著硬化的 IP 塊以小芯片的形式組合在一起,不同的用例增加了可能影響可靠性的意想不到的壓力。其中原因:

出于成本和尺寸原因,有機(jī)中介層被引入——它們可以定制為任何尺寸——但它們比硅中介層靈活得多,如果處理或包裝不當(dāng),這會(huì)增加翹曲的可能性。

芯片或小芯片越來越多地堆疊在一起,這增加了機(jī)械應(yīng)力。這些應(yīng)力通常會(huì)因熱量而加劇,這會(huì)導(dǎo)致小芯片、互連以及各種類型的填充和鍵合材料之間的熱失配。雖然其中一些可以預(yù)先考慮,但它也可能因用例而有很大差異。

在先進(jìn)的節(jié)點(diǎn),襯底變薄以縮短信號(hào)必須傳輸?shù)木嚯x并降低電阻電容。與此同時(shí),在這些基板上鉆了數(shù)以千計(jì)的孔,用于硅通孔和背面功率傳輸,這可能會(huì)導(dǎo)致在制造過程中無法檢測(cè)到的微裂紋。由于這些設(shè)備以其他方式受到壓力,裂紋會(huì)擴(kuò)散。

MIT Technology Review Insights 剛剛發(fā)布了一份受 Synopsys 委托的報(bào)告,該報(bào)告對(duì)十多個(gè)行業(yè)的 302 名高管進(jìn)行了調(diào)查。調(diào)查發(fā)現(xiàn),38% 的人至少意識(shí)到并探索多芯片芯片設(shè)計(jì),以此來產(chǎn)生足夠的馬力來滿足未來的計(jì)算需求。報(bào)告還指出了一些需要解決的挑戰(zhàn)。

“當(dāng)你必須在芯片之間進(jìn)行連接時(shí),你就是在處理物理問題,”AMD 公司研究員 Gerry Talbot 在報(bào)告中說。“組件的物理尺寸、互連、層轉(zhuǎn)換、封裝的尺寸——所有這些都會(huì)限制你擴(kuò)展小芯片之間接口的帶寬?!?/p>

對(duì)于大多數(shù)其他公司而言,情況要嚴(yán)重得多。AMD 使用內(nèi)部開發(fā)的小芯片。但是對(duì)于來自多個(gè)代工廠和供應(yīng)商的小芯片,更多的交互是可能的。“你如何分解你的架構(gòu),并通過熱、壓力、可靠性一直進(jìn)行這種假設(shè)架構(gòu)分析?今天沒有人提供?!斑@仍然是一項(xiàng)非常手動(dòng)的工作。架構(gòu)師需要決定,‘我的處理器在哪里,我的加速器在哪里,我的內(nèi)存在哪里?我怎么上車?一旦你這樣做并分解了你的芯片,就可以對(duì)芯片之間的熱、可靠性、時(shí)序、功率等進(jìn)行分析。但第一階段仍然是手動(dòng)的?!?/p>

有機(jī)中介層增加了另一個(gè)挑戰(zhàn)?!奥N曲是我們主要關(guān)注的問題之一,”日月光集團(tuán)高級(jí)副總裁 Ingu Yin Chang 說?!爱?dāng)我們組裝多個(gè)芯片時(shí)——有時(shí)在單個(gè)有機(jī)基板上組裝 7 到 12 個(gè)芯片——這是我們今天面臨的主要機(jī)械挑戰(zhàn)之一。這跨越了我們通常在匯編世界中不看的非常大的格式,但現(xiàn)在我們必須看它。這可能是 150 x 150 的基板,這對(duì)我們來說是一個(gè)更大的挑戰(zhàn)?!?/p>

即使在組裝和包裝過程中有效解決了翹曲問題,設(shè)備(或其某些部分)在現(xiàn)場(chǎng)大量使用下仍可能會(huì)翹曲。對(duì)于異構(gòu)設(shè)計(jì)尤其如此,其中使用不同的材料或工藝開發(fā)小芯片,并且邏輯集中在封裝的一個(gè)或多個(gè)區(qū)域中。隨著這些區(qū)域的膨脹和收縮,或者封裝的各個(gè)部分比其他部分升溫更多,不同組件與基板或中介層之間的互連和鍵合上的應(yīng)力會(huì)增加。

Ansys 產(chǎn)品營(yíng)銷總監(jiān) Marc Swinnen 表示:“通過這些顛簸的電流會(huì)產(chǎn)生一定的阻力。”“但是,如果這些連接中的一個(gè)發(fā)生故障,連接橋很窄,那么你就會(huì)通過那個(gè)小橋施加大量的能量。它變熱,導(dǎo)致它融化。我們已經(jīng)看到來自客戶的模擬,如果它熔化,其他凸點(diǎn)會(huì)獲得更多電流,并且那些會(huì)熔化,因此您會(huì)發(fā)生級(jí)聯(lián)熱故障。你無法預(yù)測(cè)哪個(gè)碰撞或有多少碰撞會(huì)失敗,所以你必須考慮,'如果兩個(gè)或三個(gè)碰撞失敗,它們將以什么模式造成最大的損害?你需要有足夠的備用傳導(dǎo)資源來為所有這些凸點(diǎn)輸送能量,這就是你的熱分析和電流分析。”

這些問題在混合鍵合中變得更加明顯。“顛簸就像大型減震器,”proteanTecs 業(yè)務(wù)發(fā)展高級(jí)總監(jiān) Nir Sever 說?!拔⑼蛊鹁拖裥⌒蜏p震器。但是混合債券沒有任何減震器。沒有多余的材料可以彌補(bǔ)這一點(diǎn)。即使您認(rèn)為已經(jīng)對(duì)所有這些問題進(jìn)行了測(cè)試并且芯片已部署并正在運(yùn)行數(shù)據(jù),問題還是會(huì)出現(xiàn)。它正在加熱、冷卻并開始變形,即使是在零時(shí)間未檢測(cè)到的最輕微的缺陷最終也可能導(dǎo)致單條線發(fā)生故障并產(chǎn)生錯(cuò)誤。這是靜默數(shù)據(jù)損壞的原因之一。最重要的是,該領(lǐng)域可能會(huì)出現(xiàn)其他問題,例如退化和加速老化。因此,在芯片的整個(gè)生命周期中持續(xù)對(duì)其進(jìn)行監(jiān)控至關(guān)重要?!?/p>

與其他方法相比,小芯片需要更多的連接?!霸诜庋b中,我們習(xí)慣于處理幾千個(gè)信號(hào)連接,比電源和接地連接要多得多,因此可能只有不到 50,000 個(gè)連接,”IC 封裝和產(chǎn)品管理組總監(jiān) John Park 說。Cadence 的跨平臺(tái)解決方案?!暗F(xiàn)在有了小芯片,你可能會(huì)面臨 100,000 多個(gè)連接,這意味著需要一個(gè)自動(dòng)路由器來處理這種容量?!?/p>

b51649c6-d73a-11ed-bfe3-dac502259ad0.png

隨時(shí)間變化的異構(gòu)集成選項(xiàng)

不同的熱膨脹系數(shù)增加了另一個(gè)潛在的機(jī)械應(yīng)力來源,如果小芯片尺寸不同,尤其是當(dāng)它們垂直堆疊時(shí),這個(gè)問題會(huì)變得更糟。

Arm 硅運(yùn)營(yíng)工程研究員兼高級(jí)總監(jiān)哈維爾·德拉克魯茲 (Javier DeLaCruz) 表示:“如果您鍵合尺寸不同且經(jīng)過預(yù)先測(cè)試的裸片,則需要用某些東西填充因裸片尺寸不匹配而造成的空間?!薄暗珟缀跛心阋砑舆M(jìn)去的東西都會(huì)有很差的導(dǎo)熱性。所以你會(huì)在這些區(qū)域有更大的熱梯度,任何時(shí)候你有一個(gè)熱梯度,你就會(huì)有額外的壓力。如果導(dǎo)體金屬發(fā)生變化,那么電遷移就會(huì)發(fā)揮作用。填充材料是新元素。傳統(tǒng)上,我們總是不得不擔(dān)心硅和帶有中介層的封裝基板之間的不匹配。但是在 3D 中,你需要擔(dān)心引入填充材料時(shí)的硅對(duì)硅應(yīng)力,所有這些都需要在設(shè)計(jì)過程的早期就加以考慮?;蛘?,當(dāng)關(guān)鍵組件達(dá)到特定溫度時(shí)需要降低性能,以免設(shè)備燒毀。

“這取決于所涉及的功率大小以及熱量的處理方式,”Amkor 高級(jí)工程師 Nathan Whitchurch 說。“如果您沒有散熱器,并且將所有熱量向下推到電路板上,那很重要。如果您通過散熱器或某些冷板設(shè)計(jì)將所有熱量從頂部排出,那么您基本上沒有改變熱路徑中的任何組件,無論您使用的是 2.5D 還是 40 層或 2 -層基板。

小芯片與軟IP


當(dāng)今半導(dǎo)體中使用的大多數(shù) IP 都是軟 IP。它通常是進(jìn)程獨(dú)立的,或者至少是進(jìn)程彈性的。將該 IP 強(qiáng)化為小芯片會(huì)改變這種關(guān)系。

“強(qiáng)化 IP 需要經(jīng)驗(yàn)并且可能是一個(gè)挑戰(zhàn),”Arm 的 DeLaCruz 說?!疤幚砉柽€需要一整套其他能力——當(dāng)它集成到系統(tǒng)中時(shí),產(chǎn)量、存儲(chǔ)、材料處理、產(chǎn)量問題的所有權(quán)。如果沒有很好地計(jì)劃,這些都可能是亂七八糟的東西?!?/p>

所有這些元素都會(huì)影響所選封裝的類型,以及何時(shí)需要在從設(shè)計(jì)到制造的流程中做出選擇。

“我們必須更早地參與設(shè)計(jì)階段。過去,您幾乎完成了布局,然后問:“我們?nèi)绾翁幚戆b?” ASE 的 Chang 說?!艾F(xiàn)在的設(shè)計(jì)更加全面,因?yàn)闄C(jī)械應(yīng)力需要與設(shè)計(jì)的其余部分同時(shí)考慮。所以現(xiàn)在你不僅要設(shè)計(jì)你的晶體管或核心 IP,而且你必須看看你將在小芯片布局方面擁有什么樣的平面圖?!?/p>

實(shí)際上,過去被描述為“左移”的東西正在變成一堆并發(fā)流程,每一步所需的數(shù)據(jù)都需要更加全面。

Siemens Digital Industries Software 技術(shù)解決方案銷售高級(jí)總監(jiān) Michael Munsey 表示:“IP 公司將不得不發(fā)展,因?yàn)樗麄冃枰峁└咚降姆治龊托畔硗苿?dòng)前進(jìn)?!薄叭绻闶且患乙?guī)模較小的 IP 公司,正在做 USB 或 PCI 等零件,那將進(jìn)入更大的領(lǐng)域。但你會(huì)看到 IP 公司推出小芯片,而這些公司確實(shí)需要不僅可以輸入電氣分析,還可以輸入機(jī)械分析的信息,以產(chǎn)生集成流程?!?/p>

計(jì)算密度也只會(huì)增加,將所有這些不同的計(jì)算元素放入一個(gè)包中會(huì)使散熱變得更加困難。反過來,這可能會(huì)在異構(gòu)設(shè)備的其他地方引起機(jī)械應(yīng)力,但并不總是在人們預(yù)期的地方發(fā)生。

“如果你有 AI 加速器,并且它的封裝功率為 1 千瓦,那么系統(tǒng)中會(huì)產(chǎn)生大量熱量,系統(tǒng)預(yù)熱會(huì)產(chǎn)生大量機(jī)械應(yīng)力,你必須考慮到這一點(diǎn),”負(fù)責(zé)人 Andy Heinig 說。Fraunhofer IIS 自適應(yīng)系統(tǒng)工程部高效電子部門的負(fù)責(zé)人。“我們需要更多的標(biāo)準(zhǔn)。也許我們還需要機(jī)械接口標(biāo)準(zhǔn)來實(shí)現(xiàn)小芯片生態(tài)系統(tǒng)。我們肯定看到了一些差距。但首先我們需要展示原型,將來自不同合作伙伴的小芯片匯集在一起,這樣我們才能看到缺少的東西。chiplet 生態(tài)系統(tǒng)與我們?cè)?Intel 和 AMD 方面看到的完全不同,他們?cè)趦?nèi)部完成所有工作并控制一切。如果我們真的想建立一個(gè)開放的生態(tài)系統(tǒng),熱和機(jī)械并不完全獨(dú)立?!皦毫?huì)產(chǎn)生熱量,”西門子 EDA 的 Calibre nmDRC 產(chǎn)品管理總監(jiān) John Ferguson 說?!?因此,應(yīng)用的堆疊越多,靜止溫度越高。同樣,當(dāng)材料被加熱時(shí)它們會(huì)膨脹。給定由幾種不同材料組成的系統(tǒng),每種材料具有不同的熱系數(shù),暴露于周期性加熱和冷卻最終會(huì)導(dǎo)致可靠性問題,例如 EMIR 影響?!?/p>

考慮到所有這些因素也會(huì)增加設(shè)計(jì)成本,這可能會(huì)限制公司處理多芯片集成的方式。

“如果我們從多個(gè)地方獲得多個(gè)管芯,那么如果這些東西已經(jīng)構(gòu)建,您首先要看的是它們的引腳間距,”Cadence 的 Park 說?!袄?,在基于 UCIe 的 die-to-die 小芯片中,有一個(gè)標(biāo)準(zhǔn)封裝的選項(xiàng),類似于具有 125 或 130 微米引腳間距的倒裝芯片,而不是內(nèi)插器上的東西間距可降至 35 微米。如果引腳間距降至 40 或 50 微米,我必須使用硅中介層或某種互連橋來做到這一點(diǎn),這會(huì)增加成本。這就是為什么有些人可能會(huì)選擇標(biāo)準(zhǔn)封裝版本的原因,因?yàn)槿绻銓⑺袞|西都放在 125 微米的倒裝芯片間距上,你可以在傳統(tǒng)的層壓封裝上做到這一點(diǎn),這比使用硅中介層或嵌入式橋的成本要低得多。”

如果設(shè)備過早失效,成本可能會(huì)顯著增加?!叭绻闶且患医M裝來自多個(gè)供應(yīng)商的小芯片的公司,并且你已經(jīng)完成了互連,你仍然必須集成并負(fù)責(zé)該系統(tǒng)的測(cè)試,”proteanTecs 的 Sever 說?!袄?,如果您有四個(gè)合作伙伴,您將從他們每個(gè)人那里獲得單獨(dú)的測(cè)試程序,并使用他們自己的測(cè)試方法。作為 chiplet 集成商,您負(fù)責(zé)測(cè)試最終產(chǎn)品,當(dāng)出現(xiàn)問題時(shí),您需要知道原因。當(dāng)單片芯片出現(xiàn)故障時(shí),這是您自己的芯片,您擁有調(diào)試所需的必要信息。但是,如果您有四家不同的供應(yīng)商,您怎么知道哪一家負(fù)責(zé)呢?檢測(cè)到錯(cuò)誤的芯片不一定是問題的根本原因。

定制

定制在壓力方面增加了另一層復(fù)雜性。雖然從理論上講,定制設(shè)計(jì)可以提供最大的能效和性能,但它也以獨(dú)特的方式將許多部件組合在一起。在各種會(huì)議上已經(jīng)討論了第一個(gè)商業(yè)小芯片是否將是子系統(tǒng)而不是具有非常特定功能的單個(gè)芯片。

“與其他人做同樣事情的標(biāo)準(zhǔn)接口不會(huì)使您的產(chǎn)品與眾不同,”Synopsys IP 產(chǎn)品線高級(jí)組總監(jiān) Michael Posner 說?!叭绻阆霐D出更多的性能,或者降低你的功耗,或者在界面上脫穎而出,這就是我們定制 IP 的原因。但是有了這些封裝技術(shù),要做到這一點(diǎn)變得越來越難。UCIe 被定義為標(biāo)準(zhǔn)或基于有機(jī)中介層或硅橋。因此,您必須立即犧牲凹凸坡度。即使使用標(biāo)準(zhǔn)的 UCIe 定義的 100nm 凸點(diǎn)間距,這還沒有經(jīng)過汽車級(jí)測(cè)試,但有機(jī)物上的 130nm 是汽車級(jí)的。所以你有一個(gè)標(biāo)準(zhǔn)和技術(shù)之間不匹配的過渡區(qū)域。然后你有機(jī)械問題,那里還沒有足夠的數(shù)據(jù)來真正進(jìn)行大量模擬——甚至那些都是基于一些理論的。我們需要更多的數(shù)據(jù)。”

與所有新方法一樣,許多想法正在浮出水面。哪些堅(jiān)持還有待觀察。

“展望未來,熱分析信息可以作為元數(shù)據(jù)存儲(chǔ)在芯片本身上,然后傳遞到機(jī)械/熱分析工具中以進(jìn)行該級(jí)別的分析,”西門子的 Munsey 說。“當(dāng)您進(jìn)行電氣/機(jī)械/系統(tǒng)級(jí)分析時(shí),您將收集大量真正有用的數(shù)據(jù),這些數(shù)據(jù)可以反饋到流程中。因此,我們聽到了關(guān)于左移和試圖左移的事情,這些事情實(shí)際上是從機(jī)械信息開始的,目的是在流程的早期和下一代產(chǎn)品中推動(dòng)決策制定?!?/p>

這適用于小芯片以及非小芯片設(shè)計(jì)。Ferguson 說:“想想今天傳統(tǒng)布局布線中的功率是如何優(yōu)化的?!薄皩?duì)于每個(gè)區(qū)塊,都有特定級(jí)別的預(yù)期功率要求。這有助于推動(dòng)布局以滿足芯片級(jí)的整體功率利用限制。3D-IC 環(huán)境中的小芯片也需要做同樣的事情。這意味著對(duì)最小封裝中的每個(gè)小芯片執(zhí)行電熱機(jī)械分析,以捕獲給定熱機(jī)械窗口內(nèi)電氣行為的公差,以及如何存儲(chǔ)和傳輸此類信息的相應(yīng)標(biāo)準(zhǔn)。從那里開始,隨著每個(gè)小芯片被放入更大的 3D-IC 封裝中,需要進(jìn)行后續(xù)的熱機(jī)械分析,以確定配置是否滿足組件中每個(gè)小芯片放置的最低規(guī)格。當(dāng)然,鑒于當(dāng)前最先進(jìn)的解決方案對(duì)熱機(jī)械模擬的性能和容量要求,自動(dòng)化仍將是一個(gè)挑戰(zhàn)?!?/p>

結(jié)論

還不完全清楚小芯片將如何推出,或者它們將如何打包。但是在高級(jí)封裝中有一個(gè)明確的異構(gòu)集成方向,并且至少已經(jīng)確定了很多問題,即使目前還沒有解決方案。

“超越摩爾定律是推動(dòng)電子技術(shù)發(fā)展的唯一途徑??赡軙?huì)有 2nm 或 1nm 設(shè)計(jì),但由于成本原因,這些技術(shù)節(jié)點(diǎn)的設(shè)計(jì)數(shù)量將非常有限,”Fraunhofer 的 Heinig 說。“但現(xiàn)在沒有人想成為第一個(gè)使用來自不同供應(yīng)商的小芯片構(gòu)建系統(tǒng)的人。他們不想花費(fèi)數(shù)百萬美元來承擔(dān)風(fēng)險(xiǎn),了解整個(gè)供應(yīng)鏈,了解什么是必要的,并開發(fā)第一個(gè)原型來向大家展示它是如何工作的,以及可能的障礙點(diǎn)是什么。他們寧愿成為第二?!?/p>

審核編輯 :李倩

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 芯片
    +關(guān)注

    關(guān)注

    460

    文章

    52511

    瀏覽量

    440860
  • 封裝
    +關(guān)注

    關(guān)注

    128

    文章

    8684

    瀏覽量

    145485
  • 異構(gòu)
    +關(guān)注

    關(guān)注

    0

    文章

    44

    瀏覽量

    13368

原文標(biāo)題:異構(gòu)集成仍面臨這一挑戰(zhàn)!

文章出處:【微信號(hào):芯長(zhǎng)征科技,微信公眾號(hào):芯長(zhǎng)征科技】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    基于板級(jí)封裝的異構(gòu)集成詳解

    基于板級(jí)封裝的異構(gòu)集成作為彌合微電子與應(yīng)用差距的關(guān)鍵方法,結(jié)合“延續(xù)摩爾”與“超越摩爾”理念,通過SiP技術(shù)集成多材料(如Si、GaN、光子器件等)裸片及無源元件,借助扇出晶圓級(jí)/板級(jí)封裝等技術(shù),實(shí)現(xiàn)更低成本、風(fēng)險(xiǎn)及更高靈活性,
    的頭像 發(fā)表于 07-18 11:43 ?238次閱讀
    基于板級(jí)封裝的<b class='flag-5'>異構(gòu)</b><b class='flag-5'>集成</b>詳解

    TC Wafer晶圓測(cè)溫系統(tǒng)當(dāng)前面臨的技術(shù)挑戰(zhàn)與應(yīng)對(duì)方案

    盡管TC Wafer晶圓系統(tǒng)已成為半導(dǎo)體溫度監(jiān)測(cè)的重要工具,但在實(shí)際應(yīng)用中面臨多項(xiàng)技術(shù)挑戰(zhàn)。同時(shí),隨著半導(dǎo)體工藝不斷向更小節(jié)點(diǎn)演進(jìn),該系統(tǒng)也展現(xiàn)出明確的發(fā)展趨勢(shì),以滿足日益嚴(yán)格的測(cè)溫需求。
    的頭像 發(fā)表于 07-10 21:31 ?269次閱讀
    TC Wafer晶圓測(cè)溫系統(tǒng)當(dāng)前<b class='flag-5'>面臨</b>的技術(shù)<b class='flag-5'>挑戰(zhàn)</b>與應(yīng)對(duì)方案

    集成FPGA和DSP芯粒的異構(gòu)系統(tǒng)級(jí)封裝

    將多個(gè)異構(gòu)芯粒集成起進(jìn)行封裝是種具有廣闊前景且成本效益高的策略,它能夠構(gòu)建出既靈活又可擴(kuò)展的系統(tǒng),并且能有效加速多樣化的工作負(fù)載。
    的頭像 發(fā)表于 07-03 09:23 ?733次閱讀
    <b class='flag-5'>一</b>種<b class='flag-5'>集成</b>FPGA和DSP芯粒的<b class='flag-5'>異構(gòu)</b>系統(tǒng)級(jí)封裝

    潤(rùn)和軟件發(fā)布StackRUNS異構(gòu)分布式推理框架

    當(dāng)下,AI模型規(guī)模持續(xù)膨脹、多模態(tài)應(yīng)用場(chǎng)景日益復(fù)雜,企業(yè)正面臨異構(gòu)算力資源碎片化帶來的嚴(yán)峻挑戰(zhàn)。為應(yīng)對(duì)行業(yè)痛點(diǎn),江蘇潤(rùn)和軟件股份有限公司(以下簡(jiǎn)稱“潤(rùn)和軟件”)正式發(fā)布自主研發(fā)的StackRUNS
    的頭像 發(fā)表于 06-13 09:10 ?498次閱讀
    潤(rùn)和軟件發(fā)布StackRUNS<b class='flag-5'>異構(gòu)</b>分布式推理框架

    AI?時(shí)代來襲,手機(jī)芯片面臨哪些新挑戰(zhàn)

    所帶來的計(jì)算與功耗挑戰(zhàn)。除了人臉識(shí)別等邊緣功能以及各種本地應(yīng)用,手機(jī)還必須持續(xù)適配新的通信協(xié)議以及系統(tǒng)和應(yīng)用更新。更重要的是,這一切都要在單次電池充電下完成,同時(shí)
    的頭像 發(fā)表于 06-10 08:34 ?474次閱讀
    AI?時(shí)代來襲,手機(jī)芯片<b class='flag-5'>面臨</b>哪些新<b class='flag-5'>挑戰(zhàn)</b>?

    智慧路燈的推廣面臨哪些挑戰(zhàn)

    引言 在智慧城市建設(shè)的宏偉藍(lán)圖中,叁仟智慧路燈的推廣面臨哪些挑戰(zhàn)?叁仟智慧路燈作為重要的基礎(chǔ)設(shè)施,承載著提升城市照明智能化水平、實(shí)現(xiàn)多功能集成服務(wù)的使命。然而,盡管叁仟智慧路燈前景廣闊,在推廣過程中
    的頭像 發(fā)表于 03-27 17:02 ?288次閱讀

    全面剖析倒裝芯片封裝技術(shù)的內(nèi)在機(jī)制、特性優(yōu)勢(shì)、面臨挑戰(zhàn)及未來走向

    半導(dǎo)體技術(shù)的日新月異,正引領(lǐng)著集成電路封裝工藝的不斷革新與進(jìn)步。其中,倒裝芯片(Flip Chip)封裝技術(shù)作為種前沿的封裝工藝,正逐漸占據(jù)半導(dǎo)體行業(yè)的核心地位。本文旨在全面剖析倒裝芯片封裝技術(shù)的內(nèi)在機(jī)制、特性、優(yōu)勢(shì)、面臨
    的頭像 發(fā)表于 03-14 10:50 ?751次閱讀

    智慧路燈在數(shù)據(jù)采集與分析方面面臨挑戰(zhàn)

    叁仟智慧路燈作為現(xiàn)代城市基礎(chǔ)設(shè)施的重要組成部分,通過集成多種傳感器、通信模塊和智能控制算法,實(shí)現(xiàn)了高效節(jié)能、多功能集成和智能化管理。然而,在數(shù)據(jù)采集與分析方面,智慧路燈面臨諸多
    的頭像 發(fā)表于 03-11 21:22 ?246次閱讀
    智慧路燈在數(shù)據(jù)采集與分析方面<b class='flag-5'>面臨</b>的<b class='flag-5'>挑戰(zhàn)</b>

    集成電路技術(shù)的優(yōu)勢(shì)與挑戰(zhàn)

    硅作為半導(dǎo)體材料在集成電路應(yīng)用中的核心地位無可爭(zhēng)議,然而,隨著科技的進(jìn)步和器件特征尺寸的不斷縮小,硅集成電路技術(shù)正面臨系列挑戰(zhàn),本文分述
    的頭像 發(fā)表于 03-03 09:21 ?522次閱讀
    硅<b class='flag-5'>集成</b>電路技術(shù)的優(yōu)勢(shì)與<b class='flag-5'>挑戰(zhàn)</b>

    蘋果2025年面臨多重挑戰(zhàn)

    天風(fēng)證券知名分析師郭明錤近日發(fā)文指出,蘋果公司在未來的2025年將面臨系列嚴(yán)峻挑戰(zhàn),這些挑戰(zhàn)可能對(duì)其市場(chǎng)競(jìng)爭(zhēng)力產(chǎn)生重大影響。 據(jù)郭明錤分析,蘋果公司對(duì)于iPhone的市場(chǎng)展望持保守態(tài)
    的頭像 發(fā)表于 01-13 13:54 ?641次閱讀

    異構(gòu)計(jì)算的概念、核心、優(yōu)勢(shì)、挑戰(zhàn)及考慮因素

    異構(gòu)計(jì)算就像是支由“多才多藝”處理器組成的團(tuán)隊(duì),每個(gè)成員都有自己的強(qiáng)項(xiàng)和責(zé)任。 ? 什么是異構(gòu)計(jì)算????? “異構(gòu)計(jì)算”指的是在同個(gè)計(jì)
    的頭像 發(fā)表于 01-13 11:43 ?1000次閱讀

    人工智能應(yīng)用中的異構(gòu)集成技術(shù)

    型的芯片(chiplet)組合到統(tǒng)封裝中,提供更好的性能、更低的互連延遲和更高的能源效率,這些對(duì)于數(shù)據(jù)密集型人工智能工作負(fù)載都非常重要[1]。 現(xiàn)有異構(gòu)集成技術(shù) 圖1展示了異構(gòu)
    的頭像 發(fā)表于 12-10 10:21 ?929次閱讀
    人工智能應(yīng)用中的<b class='flag-5'>異構(gòu)</b><b class='flag-5'>集成</b>技術(shù)

    文看懂】什么是異構(gòu)計(jì)算?

    隨著人工智能、深度學(xué)習(xí)、大數(shù)據(jù)處理等技術(shù)的快速發(fā)展,計(jì)算需求的復(fù)雜性不斷提升。傳統(tǒng)的單計(jì)算架構(gòu)已難以滿足高效處理復(fù)雜任務(wù)的要求,異構(gòu)計(jì)算因此應(yīng)運(yùn)而生,成為現(xiàn)代計(jì)算領(lǐng)域的個(gè)重要方向。那么
    的頭像 發(fā)表于 12-04 01:06 ?2780次閱讀
    【<b class='flag-5'>一</b>文看懂】什么是<b class='flag-5'>異構(gòu)</b>計(jì)算?

    異構(gòu)集成封裝類型詳解

    隨著摩爾定律的放緩,半導(dǎo)體行業(yè)越來越多地采用芯片設(shè)計(jì)和異構(gòu)集成封裝來繼續(xù)推動(dòng)性能的提高。這種方法是將大型硅芯片分割成多個(gè)較小的芯片,分別進(jìn)行設(shè)計(jì)、制造和優(yōu)化,然后再集成到單個(gè)封裝中。
    的頭像 發(fā)表于 11-05 11:00 ?1360次閱讀
    <b class='flag-5'>異構(gòu)</b><b class='flag-5'>集成</b>封裝類型詳解

    【?嵌入式機(jī)電體化系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn)?閱讀體驗(yàn)】+磁力輸送機(jī)系統(tǒng)設(shè)計(jì)的創(chuàng)新與挑戰(zhàn)

    (EMS)具有顯著優(yōu)勢(shì),其在非軌道交通領(lǐng)域的廣泛應(yīng)用面臨技術(shù)成熟度、成本效益分析等多方面挑戰(zhàn)。 磁力輸送機(jī)系統(tǒng)設(shè)計(jì)的創(chuàng)新 文獻(xiàn)[22]中描述的磁力輸送機(jī)系統(tǒng)設(shè)計(jì),集成了永磁體與電磁體
    發(fā)表于 09-14 22:44