一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

FPGA電源簡(jiǎn)介

星星科技指導(dǎo)員 ? 來源:TI ? 作者:Sami Sirhan,Tamara ? 2023-04-18 09:47 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

為現(xiàn)場(chǎng)可編程門陣列 (FPGA) 設(shè)計(jì)電源系統(tǒng)可不是件容易的工作。FPGA是高度可配置的半導(dǎo)體器件,這種器件在大量應(yīng)用和終端市場(chǎng)中使用。常見示例包括通信、汽車、工業(yè)、醫(yī)療、視頻和國(guó)防等應(yīng)用。由于它們的高度可配置性,可以在它們周圍放置不同的組件,形成最終系統(tǒng)設(shè)計(jì)。雖然可能會(huì)有數(shù)不盡的應(yīng)用和系統(tǒng),但是所有設(shè)計(jì)的一個(gè)共同特性就是它們?nèi)夹枰娫础?/p>

通常需要幾個(gè)電壓軌為FPGA供電。根據(jù)應(yīng)用的不同,主輸入電源可以采用背板電源、隔離電源、非隔離電源,甚至是電池供電的方式。這些主輸入通常生成一個(gè)中間DC電壓來為FPGA的主電壓軌供電。這些中間電壓通常為5V或12V的DC電壓。表1和表2中列出了FPGA的某些典型電壓軌、電壓和容限值。

pYYBAGQ99rOAd9yrAACER8aBoMI542.jpg

表1:Virtex 7 FPGA的電源要求。

poYBAGQ99rSAZgLDAADT4uQFg4A872.jpg

表2:Zynq 7000系列片上系統(tǒng) (SoC) 的電源要求。

為每個(gè)電壓軌確定合適的電流電平是一件比較棘手的工作,原因在于電流的范圍可以從幾百毫安到60A,甚至更高。如果事先進(jìn)行規(guī)劃的話,情況就會(huì)完全不同,事先規(guī)劃可以避免對(duì)電源軌的過度設(shè)計(jì),從而避免花費(fèi)太多,或者避免設(shè)計(jì)不充份,從而導(dǎo)致必須推倒重來等錯(cuò)誤。FPGA銷售商提供準(zhǔn)確的工具,這款工具根據(jù)客戶對(duì)FPGA的使用方式來估算出最差情況下的功耗。

圖1中顯示的Xilinx功率估算器 (XPE),涵蓋了數(shù)個(gè)Xilinx FPGA系列。借助于這款工具,客戶可以選擇正在使用的部件,并且輸入時(shí)鐘和配置信息,來確定電源需求,并且根據(jù)估算值來選擇合適的器件。

pYYBAGQ99rWAJhBFAAH5redn3Fo136.jpg

圖1:功率估算器工具。

設(shè)計(jì)注意事項(xiàng)

在選擇一款符合FPGA應(yīng)用需要的電源時(shí),必須將很多因素考慮在內(nèi)。成本、尺寸,以及效率,始終是電源設(shè)計(jì)過程中需要注意的因素。不過,在FPGA應(yīng)用中,某些電源軌將會(huì)有不同的要求。內(nèi)核電源軌通常需要在線路、負(fù)載和溫度范圍內(nèi)保持更加嚴(yán)格的精度。某些電源軌,比如說收發(fā)器,對(duì)于噪聲更加敏感,并且需要將它們的輸出保持在特定的噪聲閥值以下。還需注意的是,某些具有共模電壓的電源軌可組合在一起,并且可以用一個(gè)鐵氧體磁珠進(jìn)行隔離,以實(shí)現(xiàn)濾波或作為一個(gè)負(fù)載開關(guān)

當(dāng)進(jìn)行符合容限要求方面的設(shè)計(jì)時(shí),需要將全部的固定和動(dòng)態(tài)運(yùn)行條件考慮在內(nèi)。首先,選擇一款基準(zhǔn)精度少于1%的穩(wěn)壓器,這為客戶預(yù)留了最大的設(shè)計(jì)裕量空間來處理負(fù)載瞬變等動(dòng)態(tài)運(yùn)行條件。

在設(shè)計(jì)高速收發(fā)器電源軌時(shí)還需謹(jǐn)慎,因?yàn)檫@些靈敏電源軌上的噪聲會(huì)使性能下降,并且增加抖動(dòng)。低壓降穩(wěn)壓器 (LDO) 是這些電源軌的理想選擇。不過,當(dāng)需要更高電流時(shí),只要輸出紋波的典型值在10kHz至80MHz頻率范圍內(nèi)保持在10mVpk-pk以下,就可以使用開關(guān)電源。專用FPGA數(shù)據(jù)表將包含與收發(fā)器需求相關(guān)的詳細(xì)技術(shù)規(guī)格。

電源排序是FPGA電源設(shè)計(jì)時(shí)的另外一個(gè)重要方面。由于有數(shù)個(gè)電源軌為FPGA供電,下面推薦的電源序列在啟動(dòng)時(shí)汲取最小電流,這反過來防止了對(duì)器件的損壞。圖2中顯示的是針對(duì)Virtex 7系列FPGA上的邏輯電路和收發(fā)器電源軌的建議加電電源序列。針對(duì)Zynq 7000系列SoC的處理器排序顯示在圖2中。

poYBAGQ99rWASFYRAABjKkG85NE773.jpg

圖2:針對(duì)Virtex 7 FPGA的推薦加電序列。*VCCINT and VMGTAVCC可同時(shí)加電,只要它們?cè)赩MGTAVTT之前啟動(dòng),它們的加電順序可以互換。

pYYBAGQ99raAQJCmAAClT8Xce2g833.jpg

圖3:建議用于Zynq 7000系列SoC的加電序列。

對(duì)于Xilinx 7/Zynq 7000系列器件來說,這些電源軌必須具有一個(gè)單調(diào)上升,并且必須在0.2ms至50ms的周期范圍內(nèi)加電,而對(duì)于Xilinx Ultrascale FPGA系列器件來說,這個(gè)周期范圍在0.2ms到40ms之間。建議斷電序列與加電序列的順序相反。

電源解決方案

一旦已經(jīng)估算出合適的電流電平,并且全部設(shè)計(jì)注意事項(xiàng)已知的話,電源設(shè)計(jì)人員可以開始器件選型。有幾個(gè)選項(xiàng)可供選擇,諸如低壓降穩(wěn)壓器 (LDO)、開關(guān)模式電源 (SMPS) 和集成模塊,它們都具有不同的優(yōu)缺點(diǎn)。例如,由于其簡(jiǎn)單性和低輸出噪聲,LDO是某些較低電流FPGA電源軌的理想選擇。而LDO的缺點(diǎn)在于,它們的效率不高,并且會(huì)在較高電流時(shí),通過導(dǎo)通晶體管大量散熱。它們通常適用于那些功率較低的應(yīng)用,以及那些要求低噪聲的應(yīng)用。

當(dāng)需要的電流值大于2安培,并且效率更為重要的話,設(shè)計(jì)人員可以選擇開關(guān)模式電源 (SMPS)。這些器件在單相位配置中的效率可以達(dá)到90%以上,并且提供高達(dá)30A的電流。與LDO相比,它們的設(shè)計(jì)工作量更大,并且在較輕負(fù)載時(shí)的效率不太高,不過它們更加靈活,并且在較高電流電平時(shí)的效率較高。

電源模塊,比如說LMZ31506易電源 (simple switcher),可以將一個(gè)DC/DC轉(zhuǎn)換器、功率金屬氧化物場(chǎng)效應(yīng)晶體管 (MOSFET)、一個(gè)屏蔽電感器,和無源組件集成在一個(gè)薄型四方扁平無引線 (QFN) 封裝內(nèi)。由于全部組件已經(jīng)集成在一個(gè)封裝內(nèi),并且僅需最少的外部組件,這樣可以減少設(shè)計(jì)時(shí)間。

Webench FPGA架構(gòu)設(shè)計(jì)工具

Webench FPGA架構(gòu)設(shè)計(jì)工具(圖4)是一款十分有用的工具,能夠幫助電源設(shè)計(jì)人員在幾分鐘內(nèi)構(gòu)建數(shù)個(gè)FPGA電源軌。這個(gè)工具包含某些最近上市的FPGA的詳細(xì)電源需求。在這款工具中,你只需選擇正在使用的FPGA,并且將電流調(diào)整到需要的水平上,而這款工具將形成一份綜合性的設(shè)計(jì)報(bào)告。

poYBAGQ99raAIIHXAACuA_EkeLM126.jpg

圖4:Webench FPGA架構(gòu)設(shè)計(jì)工具。

審核編輯:郭婷

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 電源
    +關(guān)注

    關(guān)注

    185

    文章

    18365

    瀏覽量

    256234
  • FPGA
    +關(guān)注

    關(guān)注

    1645

    文章

    22046

    瀏覽量

    618300
  • 半導(dǎo)體
    +關(guān)注

    關(guān)注

    335

    文章

    28901

    瀏覽量

    237670
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    FPGA電源簡(jiǎn)介

    為現(xiàn)場(chǎng)可編程門陣列 (FPGA) 設(shè)計(jì)電源系統(tǒng)可不是件容易的工作。
    發(fā)表于 09-23 16:41 ?1261次閱讀
    <b class='flag-5'>FPGA</b><b class='flag-5'>電源</b><b class='flag-5'>簡(jiǎn)介</b>

    fpga簡(jiǎn)介

    fpga簡(jiǎn)介適合新手
    發(fā)表于 01-12 17:22

    Fpga簡(jiǎn)介

    fpga 簡(jiǎn)介
    發(fā)表于 02-16 13:46

    FPGA簡(jiǎn)介 精選資料分享

    /sinat_41653350/article/details/105736117---這個(gè)里面有FPGA硬件資源介紹。FPGA簡(jiǎn)介  FPGA(Field-Programmable
    發(fā)表于 07-26 07:09

    FPGA跨時(shí)鐘域處理簡(jiǎn)介

    (10)FPGA跨時(shí)鐘域處理1.1 目錄1)目錄2)FPGA簡(jiǎn)介3)Verilog HDL簡(jiǎn)介4)FPGA跨時(shí)鐘域處理5)結(jié)語1.2
    發(fā)表于 02-23 07:47

    FPGA簡(jiǎn)介

    (06)FPGA資源評(píng)估1.1 目錄1)目錄2)FPGA簡(jiǎn)介3)Verilog HDL簡(jiǎn)介4)FPGA資源評(píng)估5)結(jié)語1.2
    發(fā)表于 02-23 06:31

    FPGA教程之頻率簡(jiǎn)介

    FPGA教程之頻率簡(jiǎn)介 每個(gè)CPU都有一個(gè)工作頻率,FPGA也不例外(當(dāng)然,只有你的設(shè)計(jì)應(yīng)該是時(shí)序邏輯),那該頻率是
    發(fā)表于 03-24 10:41 ?4715次閱讀
    <b class='flag-5'>FPGA</b>教程之頻率<b class='flag-5'>簡(jiǎn)介</b>

    使用Vivado高層次綜合 (HLS)進(jìn)行FPGA設(shè)計(jì)的簡(jiǎn)介

    Introduction to FPGA Design with Vivado High-Level Synthesis,使用 Vivado 高層次綜合 (HLS) 進(jìn)行 FPGA 設(shè)計(jì)的簡(jiǎn)介
    發(fā)表于 01-06 11:32 ?65次下載

    Cyclone FPGA系列簡(jiǎn)介

    Cyclone FPGA系列簡(jiǎn)介
    發(fā)表于 12-26 22:02 ?0次下載

    FPGA的硬件電路設(shè)計(jì)教程和FPGA平臺(tái)資料簡(jiǎn)介

    本文檔的主要內(nèi)容詳細(xì)介紹的是FPGA的硬件電路設(shè)計(jì)教程和FPGA平臺(tái)資料簡(jiǎn)介包括了:FPGA技術(shù)概述;主流FPGA器件介紹;VIRTEX-5
    發(fā)表于 07-06 18:11 ?175次下載
    <b class='flag-5'>FPGA</b>的硬件電路設(shè)計(jì)教程和<b class='flag-5'>FPGA</b>平臺(tái)資料<b class='flag-5'>簡(jiǎn)介</b>

    基于FPGA的ROM的實(shí)現(xiàn)簡(jiǎn)介

    基于FPGA的ROM的實(shí)現(xiàn)簡(jiǎn)介(嵌入式開發(fā)工程師培訓(xùn)學(xué)校)-該文檔為基于FPGA的ROM的實(shí)現(xiàn)簡(jiǎn)介資料,講解的還不錯(cuò),感興趣的可以下載看看…………………………
    發(fā)表于 07-30 09:08 ?5次下載
    基于<b class='flag-5'>FPGA</b>的ROM的實(shí)現(xiàn)<b class='flag-5'>簡(jiǎn)介</b>

    基于FPGA的SDRAM控制器的設(shè)計(jì)與實(shí)現(xiàn)簡(jiǎn)介

    基于FPGA的SDRAM控制器的設(shè)計(jì)與實(shí)現(xiàn)簡(jiǎn)介(嵌入式開發(fā)工程師和基層公務(wù)員)-該文檔為基于FPGA的SDRAM控制器的設(shè)計(jì)與實(shí)現(xiàn)簡(jiǎn)介文檔,是一份很不錯(cuò)的參考資料,具有較高參考價(jià)值,感
    發(fā)表于 07-30 09:34 ?11次下載
    基于<b class='flag-5'>FPGA</b>的SDRAM控制器的設(shè)計(jì)與實(shí)現(xiàn)<b class='flag-5'>簡(jiǎn)介</b>

    xilinx 7系列FPGA電源簡(jiǎn)介

    電源軌:1,VCCINTFPGA內(nèi)部核心電壓。其不損壞FPGA器件的范圍為-0.5V~1.1V。對(duì)于-2和-1的spartan7系列,正常工作電壓為0.95V~1.05V,推薦工作電壓為1.00V。對(duì)于 -1L的spartan
    發(fā)表于 11-06 19:51 ?20次下載
    xilinx 7系列<b class='flag-5'>FPGA</b>之<b class='flag-5'>電源</b><b class='flag-5'>簡(jiǎn)介</b>

    FPGA基礎(chǔ)知識(shí)----FPGA 簡(jiǎn)介

    1. FPGA 簡(jiǎn)介第1節(jié) 什么是 FPGAFPGA 的全稱為 Field-Programmable Gate Array,即現(xiàn)場(chǎng)可編程門陣列。 FPGA 是在 PAL、 GAL、
    發(fā)表于 11-30 17:21 ?45次下載
    <b class='flag-5'>FPGA</b>基礎(chǔ)知識(shí)----<b class='flag-5'>FPGA</b> <b class='flag-5'>簡(jiǎn)介</b>

    FPGA電源簡(jiǎn)介

    FPGA電源簡(jiǎn)介
    發(fā)表于 11-04 09:51 ?0次下載
    <b class='flag-5'>FPGA</b><b class='flag-5'>電源</b><b class='flag-5'>簡(jiǎn)介</b>