BOSHIDA模塊電源 電源基礎(chǔ)知識(shí) 電壓調(diào)節(jié) 線性(模擬)穩(wěn)壓器
系統(tǒng)對(duì)于電源的所有要求中,電壓調(diào)節(jié)是最顯而易見,通常也是最重要的要求。電壓調(diào)整率通常定義為一個(gè)電源維持輸出電壓恒定或是保持在規(guī)定限值內(nèi)的能力,這是因?yàn)楫?dāng)輸人電壓或是系統(tǒng)負(fù)載電流需求變化時(shí),輸出電壓總會(huì)有一定的波動(dòng)。
最簡(jiǎn)單的穩(wěn)壓器形式,是穩(wěn)壓器位于輸人電源(電壓較高)和負(fù)載(電壓校低)中間,用來“吸收掉”輸人和輸出電壓的差。它必須要有一個(gè)足夠高的阻抗值來承受最高的輸入電壓,同時(shí)它也要有足夠低的阻抗以提供最大的負(fù)載電流。最簡(jiǎn)單的電路實(shí)現(xiàn)形式即為一 個(gè)穩(wěn)壓二極管電路,如圖2.1 所示。
此電路能夠調(diào)節(jié)輸出Vout,是因?yàn)榉€(wěn)壓二極管上的電流變化較大時(shí),其反向擊穿電壓能夠維持相對(duì)恒定。VIN 和Vour之間的電壓差由Rs來平衡掉。在很多小功率應(yīng)用場(chǎng)合,由于電阻和穩(wěn)壓管的損耗較大,這種電路的效率并不高,同時(shí)由于穩(wěn)壓二極管的參數(shù)容差,其輸出電壓精度也不甚理想。
Rs的最小值是由最低輸人電壓和最大負(fù)載電流決定的,同時(shí)Rs又必須足夠大,這樣才能夠限制流人穩(wěn)壓管中的最大電流(這個(gè)最大電流發(fā)生在輸入電壓最大且負(fù)載電流最小時(shí))。顯然,這是該電路應(yīng)用的一個(gè)重要限制因素。換而言之,我們需要一個(gè)可變、受控的串聯(lián)阻抗來調(diào)節(jié)電流,并且不讓電流流入穩(wěn)壓管(以減少其損耗),如圖2.2所示。
我們稱這個(gè)電路為線性穩(wěn)壓器,這是因?yàn)槠浯?lián)阻抗通過增加的增益放大級(jí)來實(shí)現(xiàn)線性調(diào)節(jié),可以得到任意的串聯(lián)阻抗值和輸出電壓Vout,而不需要考慮輸人電壓VIN和負(fù)載電流的大小IL。這個(gè)可變阻抗是通過半導(dǎo)體器件來實(shí)現(xiàn)的,它同樣有放大電流的作用,這樣可以簡(jiǎn)化控制。但是應(yīng)注意到,仍然需要一個(gè)固定的參考電壓,這里同樣可以用一個(gè)穩(wěn)壓管來實(shí)現(xiàn)。但是此時(shí),這個(gè)穩(wěn)壓管位于控制電路中,其損耗變得十分微小而可以忽略不計(jì)。但是,串聯(lián)的可變電阻仍然存在損耗,其功率損耗為輸人輸出電壓之差與負(fù)載電流的乘積。
審核編輯黃宇
-
二極管
+關(guān)注
關(guān)注
148文章
10099瀏覽量
171587 -
穩(wěn)壓器
+關(guān)注
關(guān)注
24文章
4677瀏覽量
96143
發(fā)布評(píng)論請(qǐng)先 登錄
Analog Devices Inc. ADPL42002 CMOS LDO 線性穩(wěn)壓器技術(shù)手冊(cè)

Analog Devices Inc. ADPL42005 LDO線性穩(wěn)壓器技術(shù)手冊(cè)

低壓降(LDO)線性穩(wěn)壓器TPS74701QDRCRQ1,介紹、特點(diǎn)及應(yīng)用
DCDC降壓芯片和線性穩(wěn)壓器的區(qū)別
開關(guān)穩(wěn)壓器和線性穩(wěn)壓器的比較

評(píng)論