一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

組合邏輯電路的類型

東芝半導(dǎo)體 ? 來源:東芝半導(dǎo)體 ? 作者:東芝半導(dǎo)體 ? 2023-04-28 09:43 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

在前面的芝識課堂中,我們跟大家簡單介紹了邏輯IC的基本知識和分類,并且特別提到CMOS邏輯IC因為成本、系統(tǒng)復(fù)雜度和功耗的平衡性很好,因此得到了最廣泛應(yīng)用,同時也和大家一起詳細了解了CMOS邏輯IC的基本操作。邏輯IC作為一種對一個或多個數(shù)字輸入信號執(zhí)行基本邏輯運算以產(chǎn)生數(shù)字輸出信號的半導(dǎo)體器件,其應(yīng)用也是非常豐富的,今天就來和芝子一起了解一下吧。

首先我們要明確的是CMOS邏輯IC大致包括兩種邏輯,即組合邏輯和時序邏輯。其中組合邏輯是輸出僅為當(dāng)前輸入的純函數(shù)邏輯電路類型,主要包括反相器、緩沖器、雙向總線緩沖器、施密特觸發(fā)器裝置、解碼器、多路復(fù)用器、模擬多路復(fù)用器/多路分解器、模擬開關(guān)等;時序邏輯是一種其輸出取決于先前輸入值的順序,并由當(dāng)前輸入(如控制信號觸發(fā)器、鎖存器、計數(shù)器、移位寄存器等)控制的邏輯電路類型。組合邏輯電路與時序邏輯電路的區(qū)別體現(xiàn)在輸入輸出關(guān)系、有無存儲(記憶)單元、結(jié)構(gòu)特點上。

首先我們以幾個簡單的電路部分為例,來介紹組合邏輯電路的基本情況。

1反相器

組合邏輯應(yīng)用中比較常見的是反相器(以74VHC04為例),是一種輸出(Y)與輸入(A)相反的邏輯門,如圖1所示。

e4e4585a-e4eb-11ed-ab56-dac502259ad0.jpg

圖1 逆變器的操作

2緩沖器

緩沖器(例如74VHC244),緩沖器增加驅(qū)動能力以增加可連接的信號線的數(shù)量,并執(zhí)行波形整形。緩沖區(qū)不執(zhí)行邏輯操作,示意圖如圖2。

e4fed446-e4eb-11ed-ab56-dac502259ad0.png

圖2 緩沖器的操作

3雙向總線緩沖器(收發(fā)器

雙向總線緩沖器(收發(fā)器),比如74VHC245。雙向總線緩沖器(收發(fā)器)是一種其I/O引腳可配置為輸入和輸出以接收和發(fā)送數(shù)據(jù)的邏輯電路。由于收發(fā)器允許通過控制信號(DIR)更改信號方向,所以它沿著總線傳輸,雙向傳輸數(shù)據(jù)。圖3顯示了收發(fā)器的應(yīng)用示例。雙向使用總線信號時,將總線輸入和總線輸出都通過上拉電阻連接到VCC或GND,以防止在控制信號(DIR)切換信號時輸入信號變?yōu)殚_路(未定義)。切換信號時請注意不要將輸出與總線輸出短路。

e513a506-e4eb-11ed-ab56-dac502259ad0.jpg

圖3 雙向總線緩沖器的應(yīng)用示例

我們來看一下圖3這個系統(tǒng)的邏輯情況,通過在/G為高電平時更改DIR的值,可以輕松更改A和B引腳的方向。/G為高電平時,更改DIR的值和外部數(shù)據(jù)的方向。在周期#0,數(shù)據(jù)從B傳輸?shù)紸。在周期#1,A引腳處于高Z狀態(tài)。因此,輸出數(shù)據(jù)無效。在周期#2,更改DIR的值和外部數(shù)據(jù)的方向。在周期#3,啟用A和B引腳。然后,輸出數(shù)據(jù)在周期#4開始時保持穩(wěn)定。在周期#4,數(shù)據(jù)從A傳輸?shù)紹。詳細輸入和輸出邏輯關(guān)系如圖4所示。

e5353fea-e4eb-11ed-ab56-dac502259ad0.jpg

圖4 雙向總線緩沖器的邏輯示意

4施密特觸發(fā)器

我們再看一個特別的示例,施密特觸發(fā)裝置(以VHC14為例)。施密特觸發(fā)裝置在兩個輸入閾值電壓之間有一個磁滯帶。圖5顯示了具有輸入閾值滯后的施密特反相器的輸入和輸出波形。對于具有磁滯的IC,正向閾值電壓(VP)不同于負向閾值電壓(VN)。對于緩慢上升或下降的輸入,輸入閾值滯后(VH)有助于穩(wěn)定輸出。即使存在輸入噪聲或電源或噪聲引起的接地反彈的情況下,IC也不會產(chǎn)生錯誤輸出,除非噪聲或反彈超過磁滯寬度。

e552e964-e4eb-11ed-ab56-dac502259ad0.png

圖5 施密特反相器的輸入和輸出波形

5解碼器

解碼器也是一種典型的組合邏輯電路,我們以VHC138為例進行邏輯解讀。解碼器將N個編碼輸入的二進制信息轉(zhuǎn)換為最多2N個獨特輸出。它通常用于增加端口數(shù)量和生成芯片選擇信號。圖6顯示了3對8解碼器(即具有三個輸入和八個輸出的解碼器)的邏輯符號、真值表和時序圖。

e56fa162-e4eb-11ed-ab56-dac502259ad0.jpg

e5964722-e4eb-11ed-ab56-dac502259ad0.jpg

圖6 3對8解碼器的邏輯符號和真值表以及時序圖

圖7則顯示如何使用3對8解碼器從三個輸入(A、B和C)生成八個芯片選擇信號。當(dāng)A、B和C都為低電平時,只有/Y0輸出提供邏輯低電平,所以選擇IC0。圖7表明,通過三個輸入的組合,可以從最多八個芯片中選擇任意芯片。

e5b4537a-e4eb-11ed-ab56-dac502259ad0.jpg

圖7 3至8解碼器的時序圖

今天的芝識課堂,我們帶大家了解了幾種典型電路單元的對應(yīng)邏輯關(guān)系,在下面的芝識課堂中,我們將繼續(xù)跟大家分享CMOS邏輯IC的基礎(chǔ)知識,敬請期待。

審核編輯:湯梓紅

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • CMOS
    +關(guān)注

    關(guān)注

    58

    文章

    6012

    瀏覽量

    238770
  • 邏輯電路
    +關(guān)注

    關(guān)注

    13

    文章

    502

    瀏覽量

    43320
  • 緩沖器
    +關(guān)注

    關(guān)注

    6

    文章

    2049

    瀏覽量

    46988
  • 反相器
    +關(guān)注

    關(guān)注

    6

    文章

    317

    瀏覽量

    44251
  • 觸發(fā)器
    +關(guān)注

    關(guān)注

    14

    文章

    2039

    瀏覽量

    62120

原文標(biāo)題:芝識課堂【CMOS邏輯IC基礎(chǔ)知識】—解密組合邏輯背后的強大用途?。ㄉ希?/p>

文章出處:【微信號:toshiba_semicon,微信公眾號:東芝半導(dǎo)體】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    集成邏輯電路組合邏輯電路

    。4. 了解半加器、全加器的邏輯功能及三變量表決電路邏輯功能。實驗原理說明門電路是組成邏輯電路的最基本單元,與非門是組成各種
    發(fā)表于 12-11 23:36

    組合邏輯電路常見的類型

      組合邏輯電路是無記憶數(shù)字邏輯電路,其任何時刻的輸出僅取決于其輸入的組合?! ∨c順序邏輯電路不同,順序
    發(fā)表于 12-31 17:01

    常見的組合邏輯電路分析

    與順序邏輯電路不同,順序邏輯電路的輸出取決于它們的當(dāng)前輸入和先前的輸出狀態(tài),給它們提供某種形式的存儲器。組合邏輯電路的輸出僅由其當(dāng)前輸入狀態(tài)的邏輯
    發(fā)表于 01-19 09:29

    基本組合邏輯電路

    基本組合邏輯電路 一、 實驗?zāi)康?⒈ 掌握一般組合邏輯電路的分析和設(shè)計方法。?⒉ 熟悉集成優(yōu)先編碼器的邏輯功能及簡單應(yīng)用。
    發(fā)表于 09-24 22:14 ?2780次閱讀

    組合邏輯電路的分析與設(shè)計-邏輯代數(shù)

    組合邏輯電路的分析與設(shè)計-邏輯代數(shù)   在任何時刻,輸出狀態(tài)只決定于同一時刻各輸入狀態(tài)的組合,而與先前狀態(tài)無關(guān)的邏輯電路稱為
    發(fā)表于 04-07 10:07 ?3569次閱讀
    <b class='flag-5'>組合</b><b class='flag-5'>邏輯電路</b>的分析與設(shè)計-<b class='flag-5'>邏輯</b>代數(shù)

    組合邏輯電路的設(shè)計

    組合邏輯電路的設(shè)計 組合邏輯電路的設(shè)計與分析過程相反,其步驟大致如下: ?。?)根據(jù)對電路邏輯
    發(fā)表于 04-07 10:12 ?1.4w次閱讀
    <b class='flag-5'>組合</b><b class='flag-5'>邏輯電路</b>的設(shè)計

    什么是組合邏輯電路,組合邏輯電路的基本特點和種類詳解

    邏輯電路按其邏輯功能和結(jié)構(gòu)特點可分為組合邏輯電路和時序邏輯電路。
    發(fā)表于 05-22 15:15 ?7.6w次閱讀
    什么是<b class='flag-5'>組合</b><b class='flag-5'>邏輯電路</b>,<b class='flag-5'>組合</b><b class='flag-5'>邏輯電路</b>的基本特點和種類詳解

    組合邏輯電路實驗原理

    邏輯電路按其邏輯功能和結(jié)構(gòu)特點可分為組合邏輯電路和時序邏輯電路。單一的與門、或門、與非門、或非門、非門等
    發(fā)表于 01-30 17:05 ?6.7w次閱讀
    <b class='flag-5'>組合</b><b class='flag-5'>邏輯電路</b>實驗原理

    組合邏輯電路和時序邏輯電路比較_組合邏輯電路和時序邏輯電路有什么區(qū)別

    組合邏輯電路和時序邏輯電路都是數(shù)字電路,組合邏輯電路邏輯
    發(fā)表于 01-30 17:26 ?9.5w次閱讀
    <b class='flag-5'>組合</b><b class='flag-5'>邏輯電路</b>和時序<b class='flag-5'>邏輯電路</b>比較_<b class='flag-5'>組合</b><b class='flag-5'>邏輯電路</b>和時序<b class='flag-5'>邏輯電路</b>有什么區(qū)別

    什么是組合邏輯電路_組合邏輯的分類

    組合邏輯電路是無記憶數(shù)字邏輯電路,其任何時刻的輸出僅取決于其輸入的組合.
    的頭像 發(fā)表于 06-22 10:53 ?5w次閱讀
    什么是<b class='flag-5'>組合</b><b class='flag-5'>邏輯電路</b>_<b class='flag-5'>組合</b><b class='flag-5'>邏輯</b>的分類

    什么是組合邏輯電路 如何使用verilog描述組合邏輯電路

    邏輯電路在任何時刻產(chǎn)生的穩(wěn)定的輸出信號僅僅取決于該時刻的輸入信號,而與過去的輸入信號無關(guān),即與輸入信號作用前的狀態(tài)無關(guān),這樣的電路稱為組合邏輯電路
    發(fā)表于 08-08 10:40 ?6246次閱讀
    什么是<b class='flag-5'>組合</b><b class='flag-5'>邏輯電路</b> 如何使用verilog描述<b class='flag-5'>組合</b><b class='flag-5'>邏輯電路</b>

    組合邏輯電路的分析和設(shè)計

    所謂組合邏輯電路的分析,就是根據(jù)給定的邏輯電路圖,求出電路邏輯功能。
    的頭像 發(fā)表于 03-06 14:37 ?4979次閱讀

    組合邏輯電路之與或邏輯

    當(dāng)邏輯電路由多個邏輯門組成且不含存儲電路,對于給定的輸入變量組合將產(chǎn)生確定的輸出,則這種邏輯電路稱為組合
    的頭像 發(fā)表于 02-04 11:46 ?2582次閱讀
    <b class='flag-5'>組合</b><b class='flag-5'>邏輯電路</b>之與或<b class='flag-5'>邏輯</b>

    常用的組合邏輯電路

    組合邏輯電路和時序邏輯電路是數(shù)字電路中兩種重要的邏輯電路類型,它們主要區(qū)別在于其輸出信號的依賴關(guān)
    的頭像 發(fā)表于 02-04 16:00 ?6103次閱讀

    什么是組合邏輯電路和時序邏輯電路?它們之間的區(qū)別是什么

    什么是組合邏輯電路和時序邏輯電路?時序邏輯電路組合邏輯電路的區(qū)別是什么?
    的頭像 發(fā)表于 03-26 16:12 ?5483次閱讀