一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

聊聊2025年要到來的2nm工藝

旺材芯片 ? 來源:電子工程專輯 ? 2023-05-16 11:33 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

上個月的2023北美技術(shù)研討會上,臺積電又又又透露了一些N2家族工藝節(jié)點的新消息——計劃中的2nm工藝節(jié)點會在2025-2026年到來。結(jié)合這次的消息,以及過去1、2年三星Intel透露相關(guān)各自2nm節(jié)點的消息,本文嘗試展望一下2025年以后的2nm工藝。

有關(guān)未來工藝展望,或者foundry廠路線圖,是這幾個主要市場參與者給予市場信心的關(guān)鍵。所以雖然3nm都還沒真正拿在我們手上,Intel、三星、臺積電也早就在宣傳再靠后的2nm,甚至更先進(jìn)的工藝了,即便其中的某些八字都還沒一撇。

上個月的2023北美技術(shù)研討會上,臺積電又又又透露了一些N2家族工藝節(jié)點的新消息——計劃中的2nm工藝節(jié)點會在2025-2026年到來。那么結(jié)合這次的消息,以及過去1、2年三星和Intel透露相關(guān)各自2nm節(jié)點的消息,本文嘗試展望一下2025年以后的2nm工藝。

需要指出的是,以現(xiàn)如今半導(dǎo)體制造尖端工藝的復(fù)雜度和成本投入,即便foundry廠公布了技術(shù)路線圖,未來的變數(shù)也依然可能非常大——甚至連節(jié)點量產(chǎn)時間都只能做個參考。三星幾年前就曾說過3nm工藝有望于2020年全面上線;Intel早于2010年說過2017年就上馬7nm工藝;臺積電的放衛(wèi)星名場面更多...所以本文的所有內(nèi)容,在2025年之前就僅供參考。

最早的2nm,可能來自Intel?

從路(fang)線(wei)圖(xing)計劃表來看,臺積電和三星的一致口徑是2nm工藝預(yù)計于2025年開始量產(chǎn)——但起碼也是2025年下半年或者更晚的時間。

這里需要注意的問題是,“開始量產(chǎn)”“準(zhǔn)備好量產(chǎn)”并非芯片問世時間。比如如果臺積電N2工藝將在2025年下半年開始量產(chǎn),則N2工藝的芯片真正上市至少需要等到2026年;且從營收的角度來看,N2工藝產(chǎn)生的營收也要到2026年才會反映到財報中。

Intel這邊:自從7nm/5nm時代,在半導(dǎo)體制造工藝技術(shù)上被臺積電和三星趕超,Intel就改變了技術(shù)迭代策略。從2022年Int?el投資者會議更新過的計劃表來看,Intel 20A工藝——通??煽醋魇荌ntel版本的2nm工藝,即便Intel現(xiàn)在在市場宣傳上很忌諱去談x nm——“準(zhǔn)備好量產(chǎn)”的時間是2024年上半年。

今年2月Intel在國內(nèi)舉辦的戰(zhàn)略媒體溝通會上再度確認(rèn)了Intel 20A“測試芯片已流片”。不過需要注意的是,因為現(xiàn)在foundry廠的工藝名稱(比如Intel 20A, TSMC N2, Samsung 2GAP)越來越放飛自我,而工藝名稱并不代表晶體管或器件的實際物理尺寸,加上現(xiàn)在我們并不十分清楚這三家的“2nm”工藝的器件尺寸,所以仍然很難在同一平臺上去說這三者是同代工藝。

55e1962e-f34e-11ed-90ce-dac502259ad0.jpg

Intel 20A工藝的后續(xù)工藝是18A——也是Intel此前宣稱要重返半導(dǎo)體制造工藝王座的一代節(jié)點,預(yù)期“準(zhǔn)備好量產(chǎn)”的時間已經(jīng)被提前到了2024年下半年。如果各家foundry廠的未來工藝能如期交付,則顯然Intel會是最快的。

但如前文所述,尖端制造工藝foundry廠有放衛(wèi)星的傳統(tǒng)——當(dāng)然這也不是他們想看到的。畢竟尖端制造工藝的技術(shù)難度和成本攀升速度,造就了大量的不確定性。

全部切換至GAAFET的一代工藝

關(guān)注尖端制造工藝的同學(xué)應(yīng)該都知道,三星在3nm這代工藝上就要開始采用GAAFET結(jié)構(gòu)的晶體管上,替換用了這么多年的FinFET。GAA全稱gate-all-around——有關(guān)GAAFET器件結(jié)構(gòu),我們此前已多有撰文提及。從示意圖就不能看出,原先的fin被橫置過來——橫置以后叫做nanosheet。

55fbe484-f34e-11ed-90ce-dac502259ad0.jpg

這種結(jié)構(gòu)的晶體管有效溝道寬度不僅靈活,而且比FinFET更大,能夠在器件整體尺寸縮減的情況下,達(dá)成更高的驅(qū)動電流、更出色的性能、更低的漏電流。調(diào)整nanosheet的寬度和數(shù)量,是能夠表現(xiàn)這種結(jié)構(gòu)的靈活性的;則在更高性能、更低功耗之間就有了更大的選擇余地。

臺積電決定在N2工藝上采用nanosheet,而Intel則決定在Intel 20A工藝節(jié)點上采用RibbonFET。這些都是GAAFET結(jié)構(gòu)的具體實施。

目前對外公開了結(jié)構(gòu)、2nm節(jié)點迭代造成密度與性能變化的,臺積電似乎是唯一一個。臺積電在去年的技術(shù)研討會上提到,和N3E工藝相比,在相同功耗、相同晶體管數(shù)量的情況下,N2工藝能夠帶來性能方面10%-15%的提升;或者同頻率與復(fù)雜度下功耗25%-30%的下降;晶體管密度提升1.1倍。

性能、功耗數(shù)字變化,就臺積電工藝節(jié)點迭代的傳統(tǒng)來看,算是比較合理的。而且需要考慮到換晶體管結(jié)構(gòu),前期經(jīng)驗不足導(dǎo)致的效率問題。但晶體管密度只提升1.1倍,就顯得非常拉垮。但需要注意這里的1.1倍密度提升,是基于一顆典型芯片包含50%的邏輯電路、30%的SRAM單元,以及20%的模擬電路。

通常我們說N5→N3工藝1.6倍晶體管密度提升,是特指邏輯電路。工藝節(jié)點之間,模擬和存儲電路部分的器件尺寸微縮速度通??偸锹谶壿嬰娐返摹6医鼉纱冗M(jìn)工藝節(jié)點,這兩者的微縮幅度尤其小。但無論如何1.1x都不是個很理想的數(shù)字。

5615d786-f34e-11ed-90ce-dac502259ad0.png

在今年的技術(shù)研討會上,臺積電似乎更新了這個數(shù)字,變?yōu)?1.15x——對比對象當(dāng)然仍是N3E。其實N3E相比N3的器件密度,傳說還變大了(這也是N3可能被拋棄的一個體現(xiàn))。比較正面的信息是,在本次活動上臺積電說N2技術(shù)開發(fā)仍在軌道上,且不變的是2025年進(jìn)入量產(chǎn)。

臺積電表示在正式進(jìn)入大規(guī)模量產(chǎn)之前,其GAA晶體管性能正好于目標(biāo)規(guī)格的80%,且256Mb SRAM測試芯片的平均良率已經(jīng)超過了50%。據(jù)說能效和Vmin等方面的數(shù)據(jù)都比較理想,“非常適用于能效計算”需求。最近Synopsys才發(fā)布新聞稿說正與臺積電合作,針對N2工藝推進(jìn)數(shù)字與定制設(shè)計EDA流程。

除了臺積電的另外兩家,似乎尚未就2nm工藝公布什么像樣的數(shù)字。Intel只是說Intel 4相比Intel 7會有20%的每瓦性能提升;Intel 3相比Intel 4則有18%的每瓦性能提升;Intel 20A相比Intel 3有15%的每瓦性能提升。

Scotten Jones去年4月寫過一篇文章,提到Intel 20A相比上代工藝會有1.6x密度提升——這說的當(dāng)然就是邏輯電路的晶體管典型統(tǒng)計方式了。

563570dc-f34e-11ed-90ce-dac502259ad0.jpg

來源:IC Knowledge

從當(dāng)時他給出的預(yù)測圖來看,如果只看晶體管密度,那么臺積電和三星仍將在絕對值上于2nm工藝節(jié)點上有所領(lǐng)先。這大約也能解釋Intel 20A的推出時間將早于臺積電N2和三星2GAP?;蛘哒fIntel 20A大概是實現(xiàn)了差拍/錯位競爭的。

的確在先進(jìn)制造工藝越往后發(fā)展的當(dāng)下,器件物理尺寸變化在不同的foundry廠之間可能會呈現(xiàn)出很大的不同;不同foundry廠的工藝也越來越難以劃歸到某一個統(tǒng)一的nm節(jié)點下。當(dāng)然也可能是Intel的技術(shù)偏向性、競爭的市場領(lǐng)域有差異。但需要指出,IC Knowledge的這份數(shù)據(jù)可靠性是存疑的。

5654f362-f34e-11ed-90ce-dac502259ad0.jpg

來源:WikiChip Fuse

有關(guān)三星2GAP的消息是最少的,我們能夠搜到有關(guān)三星2GAP的消息,大部分都是相關(guān)其2025年這個時間節(jié)點的。三星Foundry公開有關(guān)2GAP為數(shù)不多的信息是,2GAP會達(dá)成更高的晶體管密度——具體到晶體管結(jié)構(gòu)上,MBCFET(也就是GAAFET)會多一片nanosheet,也就達(dá)成了總共4片nanosheet。這一點倒是和Intel的RibbonFET類似,目的都是進(jìn)一步提升驅(qū)動電流。

5674e500-f34e-11ed-90ce-dac502259ad0.jpg

來源:WikiChip Fuse

另外三星去年還曾提過正著力在部分金屬層堆棧的提升上,包括single grain metal(著力于低電阻),以及direct-etched metal interconnect。

有關(guān)晶背供電(backsidepowerdelivery)

不過在三星2GAP工藝上,我們還了解到一則信息:那就是三星2nm會采用名為“BSPDN”的技術(shù),全稱backside power delivery network。三星是在SEDEX 2022上提到這則消息的。The Lec報道說BSPDN的概念最早是IMEC于2019年談到的;IEDM 2021上也有相關(guān)2nm工藝的paper提到過backside power delivery。當(dāng)時這篇paper提到,對應(yīng)的設(shè)計相比于frontside power delivery達(dá)成了44%的性能提升、32%的能效提升。

關(guān)注過我們此前對Intel制造工藝解讀的同學(xué),對于這里的backside power delivery應(yīng)該不會陌生——這也是未來半導(dǎo)體制造工藝的趨勢了。實際上Intel、臺積電的計劃表上也都能看到這項技術(shù)的實施。

Intel在此前的技術(shù)介紹中談到過Intel 20A工藝準(zhǔn)備采用一種名為PowerVia的技術(shù),也就是backside power delivery。可能在具體實施上,三家的方案會存在一些差異。Intel的PowerVia是將供電網(wǎng)絡(luò),或者叫電源軌全部移到晶體管另一側(cè)。傳統(tǒng)的互聯(lián)技術(shù),供電和信號線路是混雜在一起的——或者說都在同一側(cè),對性能和功耗都會有影響。

568c422c-f34e-11ed-90ce-dac502259ad0.png

因為傳統(tǒng)方案在設(shè)計上需要確保沒有信號干擾,供電線路往往就是信號通路的干擾,而互聯(lián)信號通路本身也會對供電電阻產(chǎn)生影響。所以將兩者分開放到晶體管兩側(cè),也就能夠解決問題。如此,供電網(wǎng)絡(luò)可以直接連接晶體管,不需要通過上方的互聯(lián)堆棧;而信號互聯(lián)也能更為密集,信號傳輸效率,包括延遲表現(xiàn)也有了提升;電力互聯(lián)部分電阻也減少了。最終也就實現(xiàn)了性能、功耗、面積的優(yōu)化。

三星此前在SEDEX 2022上介紹說,和frontside power delivery網(wǎng)絡(luò)不同的是,BSPDN采用backside方式;frontside這一面放邏輯功能,而backside一面則用于供電或信號路由(signal routing)。主體上也是把供電網(wǎng)絡(luò)放到背面,嘗試解決傳統(tǒng)方案的各種路由擁塞問題。

就三家的放嘴炮程度(不是)來看,于backside power delivery這一技術(shù)上可能落后的是臺積電。從去年年中臺積電的歐洲技術(shù)研討會來看,2nm時代最初的N2工藝不會用上backside power delivery方案,或者叫backside power rails。臺積電當(dāng)時沒說是什么原因。不過AnandTech此前報道說,臺積電發(fā)現(xiàn)這項技術(shù)會增加不少額外工藝步驟,臺積電期望在最初的GAAFET實施上避開這些環(huán)節(jié)。

臺積電N2缺失backside power delivery可能是N2的晶體管密度提升并不大的原因之一。2026年的N2P工藝才會用上這個技術(shù),以期解決BOEL流程中via電阻增加的更多問題,當(dāng)然也會對應(yīng)的提升晶體管性能、降低功耗。將供電網(wǎng)絡(luò)和數(shù)據(jù)連接進(jìn)行解耦,在過去這么多年來都是foundry廠的技術(shù)熱點。

只不過臺積電并未提到N2P將會帶來多大程度的性能、功耗表現(xiàn)、晶體管密度的提升。AnandTech說backside power rails能夠帶來“個位數(shù)功耗表現(xiàn)提升”和“兩位數(shù)的晶體管密度提升”——如此看來,N2P相比N2會是個比較大幅度的同代演進(jìn)。

56ac5206-f34e-11ed-90ce-dac502259ad0.png

最后值得一提的是,從臺積電目前的計劃表來看,其N2工藝家族還有個N2X工藝——類似于N3時代的N3X,是個性能增強版工藝,主要面向HPC類別的應(yīng)用,比如說高端CPU處理器。具體情況未知。

從前述所有資料來看,預(yù)期臺積電N2和2GAP最早與我們正式見面需要等到2026年,早如Intel 20A的問世起碼也得到2025年了——而且這些時間的可靠性都還相當(dāng)值得懷疑。不過2nm時代的市場競爭或許會變得更加慘烈,不僅是因為器件新結(jié)構(gòu)的全面變遷和技術(shù)迭代,還在于Intel和三星都有在2nm節(jié)點與臺積電一較高下的決心。

審核編輯 :李倩

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 臺積電
    +關(guān)注

    關(guān)注

    44

    文章

    5751

    瀏覽量

    169691
  • 工藝
    +關(guān)注

    關(guān)注

    4

    文章

    681

    瀏覽量

    29426
  • 半導(dǎo)體制造
    +關(guān)注

    關(guān)注

    8

    文章

    446

    瀏覽量

    24731

原文標(biāo)題:聊聊2025年要到來的2nm工藝

文章出處:【微信號:wc_ysj,微信公眾號:旺材芯片】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    三星代工大變革:2nm全力沖刺,1.4nm量產(chǎn)延遲至2029

    此期間,三星將把主要精力聚焦于2nm工藝的優(yōu)化與市場拓展。 技術(shù)瓶頸與市場考量下的戰(zhàn)略轉(zhuǎn)變 半導(dǎo)體制程工藝的每一次進(jìn)階,都伴隨著前所未有的技術(shù)挑戰(zhàn)。1.4nm制程
    的頭像 發(fā)表于 07-03 15:56 ?207次閱讀

    臺積電2nm良率超 90%!蘋果等巨頭搶單

    當(dāng)行業(yè)還在熱議3nm工藝量產(chǎn)進(jìn)展時,臺積電已經(jīng)悄悄把2nm技術(shù)推到了關(guān)鍵門檻!據(jù)《經(jīng)濟日報》報道,臺積電2nm芯片良品率已突破 90%,實現(xiàn)重大技術(shù)飛躍!
    的頭像 發(fā)表于 06-04 15:20 ?340次閱讀

    臺積電2nm制程良率已超60%

    據(jù)外媒wccftech的報道,臺積電2nm制程取得了突破性進(jìn)展;蘋果的A20芯片或成首發(fā)客戶;據(jù)Wccftech的最新消息顯示,臺積電公司已啟動2nm測試晶圓快速交付計劃,當(dāng)前試產(chǎn)良率突破60%大關(guān)
    的頭像 發(fā)表于 03-24 18:25 ?755次閱讀

    手機芯片進(jìn)入2nm時代,首發(fā)不是蘋果?

    電子發(fā)燒友網(wǎng)綜合報道,2nm工藝制程的手機處理器已有多家手機處理器廠商密切規(guī)劃中,無論是臺積電還是三星都在積極布局,或?qū)⒂袛?shù)款芯片成為2nm工藝制程的首發(fā)產(chǎn)品。 ? 蘋果A19 或A2
    發(fā)表于 03-14 00:14 ?1599次閱讀

    臺積電加大亞利桑那州廠投資,籌備量產(chǎn)3nm/2nm芯片

    據(jù)最新消息,臺積電正計劃加大對美國亞利桑那州工廠的投資力度,旨在推廣“美國制造”理念并擴展其生產(chǎn)計劃。據(jù)悉,此次投資將著重于擴大生產(chǎn)線規(guī)模,為未來的3nm2nm等先進(jìn)工藝做準(zhǔn)備。
    的頭像 發(fā)表于 02-12 17:04 ?615次閱讀

    2025全球半導(dǎo)體產(chǎn)業(yè)十大看點

    預(yù)計達(dá)到6972億美元,同比增長11.2%。伴隨市場動能持續(xù)復(fù)蘇,十大半導(dǎo)體技術(shù)趨勢蓄勢待發(fā)。 01 2nm及以下工藝量產(chǎn) 2025,是先進(jìn)制程代工廠交付
    的頭像 發(fā)表于 01-06 10:02 ?631次閱讀

    臺積電設(shè)立2nm試產(chǎn)線

    臺積電設(shè)立2nm試產(chǎn)線 臺積電已開始在新竹寶山晶圓廠(Fab 20)設(shè)立2nm(N2)試產(chǎn)線,計劃月產(chǎn)能約3000至3500片。臺積電目前在臺灣本土建立了兩個 2 納米晶圓生產(chǎn)基地,并
    的頭像 發(fā)表于 01-02 15:50 ?871次閱讀

    2025半導(dǎo)體行業(yè)競爭白熱化:2nm制程工藝成焦點

    據(jù)外媒最新報道,半導(dǎo)體行業(yè)即將在2025迎來一場激烈的競爭。隨著技術(shù)的不斷進(jìn)步,各大晶圓代工廠將紛紛開始批量生產(chǎn)采用2nm制程工藝的芯片,并努力降低3
    的頭像 發(fā)表于 12-26 14:24 ?1882次閱讀

    臺積電2nm工藝將量產(chǎn),蘋果iPhone成首批受益者

    近日,據(jù)媒體報道,半導(dǎo)體領(lǐng)域的制程競爭正在愈演愈烈,臺積電計劃在明年大規(guī)模量產(chǎn)2nm工藝制程。這一消息無疑為整個行業(yè)注入了新的活力。 早前,有傳言稱臺積電將使用其2nm節(jié)點來制造蘋果的A19系列AP
    的頭像 發(fā)表于 12-26 11:22 ?710次閱讀

    臺積電分享 2nm 工藝深入細(xì)節(jié):功耗降低 35% 或性能提升15%!

    來源:IEEE 臺積電在本月早些時候于IEEE國際電子器件會議(IEDM)上公布了其N22nm級)制程的更多細(xì)節(jié)。該新一代工藝節(jié)點承諾實現(xiàn)24%至35%的功耗降低或15%的性能提升(在相同電壓
    的頭像 發(fā)表于 12-16 09:57 ?811次閱讀
    臺積電分享 <b class='flag-5'>2nm</b> <b class='flag-5'>工藝</b>深入細(xì)節(jié):功耗降低 35% 或性能提升15%!

    蘋果iPhone 17或沿用3nm技術(shù),2nm得等到2026了!

    有消息稱iPhone17還是繼續(xù)沿用3nm技術(shù),而此前熱議的2nm工藝得等到2026了……
    的頭像 發(fā)表于 12-02 11:29 ?973次閱讀

    聯(lián)發(fā)科攜手臺積電、新思科技邁向2nm芯片時代

    近日,聯(lián)發(fā)科在AI相關(guān)領(lǐng)域的持續(xù)發(fā)力引起了業(yè)界的廣泛關(guān)注。據(jù)悉,聯(lián)發(fā)科正采用新思科技以AI驅(qū)動的電子設(shè)計自動化(EDA)流程,用于2nm制程上的先進(jìn)芯片設(shè)計,這一舉措標(biāo)志著聯(lián)發(fā)科正朝著2nm芯片時代邁進(jìn)。
    的頭像 發(fā)表于 11-11 15:52 ?1592次閱讀

    Rapidus計劃2027量產(chǎn)2nm芯片

    Rapidus,一家致力于半導(dǎo)體制造的先鋒企業(yè),正緊鑼密鼓地推進(jìn)其2027量產(chǎn)2nm芯片的計劃。然而,這一雄心勃勃的目標(biāo)背后,是高達(dá)5萬億日元(約合336億美元)的資金需求。
    的頭像 發(fā)表于 10-14 16:11 ?682次閱讀

    消息稱三星電子再獲2nm訂單

    三星電子在半導(dǎo)體代工領(lǐng)域再下一城,成功獲得美國知名半導(dǎo)體企業(yè)安霸的青睞,承接其2nm制程的ADAS(高級駕駛輔助系統(tǒng))芯片代工項目。
    的頭像 發(fā)表于 09-12 16:26 ?780次閱讀

    臺積電2nm芯片助力 蘋果把大招留給了iPhone18

    有媒體爆料稱;蘋果公司的iPhone 17系列手機極大可能將無法搭載臺積電2nm前沿制程技術(shù)芯片,iPhone 17系列手機的處理器預(yù)計將沿用當(dāng)前的3nm工藝。2nm技術(shù)芯片可能要等待
    的頭像 發(fā)表于 07-19 18:12 ?2244次閱讀