一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

原來SpinalHDL中BlackBox封裝數(shù)組接口如此簡單

Spinal FPGA ? 來源:Spinal FPGA ? 2023-05-22 10:04 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

編 者 按

當在SpinalHDL中調(diào)用別人的RTL代碼時,需要采用BlackBox進行封裝。對于大多數(shù)場景,想必小伙伴們都已輕車熟路。今天著重來看下當RTL代碼的接口中存在數(shù)組形式的接口時如何處理。

合并數(shù)組和非合并數(shù)組 在開始之前先了解兩個概念:合并數(shù)組與非合并數(shù)組。在SystemVerilog中,關(guān)于可綜合的數(shù)組存在兩種形式:
wire [1:0][7:0] data0; //合并數(shù)組 wire [7:0] data1[1:0]; //非合并數(shù)組 ? 在仿真方面,合并數(shù)組是緊密排列的,而非合并數(shù)組則是按照內(nèi)存對齊的形式進行排列(電路綜合中則無需考慮):

a866bb9c-f70c-11ed-90ce-dac502259ad0.jpg

相應的,合并數(shù)組則可以作為一個整體進行賦值,而非合并數(shù)組則不可以:

a874c598-f70c-11ed-90ce-dac502259ad0.png

而合并數(shù)組與非合并數(shù)組,則可以通過SystemVerilog中所提供的流操作符進行相互轉(zhuǎn)換處理(是可以綜合的):

a8862f7c-f70c-11ed-90ce-dac502259ad0.png? ?

》BlackBox封裝

在了解了上面的背景知識之后,再來看如何這種數(shù)組類場景如何封裝至BlackBox。兩條規(guī)則:

1、BlackBox封裝針對數(shù)組類接口僅能支持合并數(shù)組類型。

2、當接口中存在非合并數(shù)組接口時則需手動封裝一層通過流操作符將非合并數(shù)組轉(zhuǎn)換為合并數(shù)組。

基于上面的規(guī)則,可以進行數(shù)組接口的BlackBox封裝。

看下面的RTL代碼示例:

a8a2a85a-f70c-11ed-90ce-dac502259ad0.png

該模塊輸入,輸出均為一個合并數(shù)組,實現(xiàn)功能為兩個元素的數(shù)據(jù)交換。我們在進行封裝BlackBox時可采用下面的封裝形式:

a8bcf00c-f70c-11ed-90ce-dac502259ad0.png

這里我們在BlackBox中定義接口時將合并數(shù)組data_in,data_out均定義為Bits類型,寬度為合并數(shù)組中所有元素的位寬總和(2*8).

(這里面的setInlineVerilog也可不寫,主要是懶得再創(chuàng)建一個SV文件了。關(guān)于這部分功能可參見《彩——看blackBox的inline功能》)

在進行調(diào)用時就可以和其他調(diào)用沒有區(qū)別了:

a8d9867c-f70c-11ed-90ce-dac502259ad0.png

進行仿真:

a8e007e0-f70c-11ed-90ce-dac502259ad0.png

結(jié)果非常符合預期:

a8ef52a4-f70c-11ed-90ce-dac502259ad0.png

審核編輯:湯梓紅

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 接口
    +關(guān)注

    關(guān)注

    33

    文章

    8999

    瀏覽量

    153710
  • 封裝
    +關(guān)注

    關(guān)注

    128

    文章

    8666

    瀏覽量

    145440
  • RTL
    RTL
    +關(guān)注

    關(guān)注

    1

    文章

    389

    瀏覽量

    61083
  • 代碼
    +關(guān)注

    關(guān)注

    30

    文章

    4900

    瀏覽量

    70705
  • 數(shù)組
    +關(guān)注

    關(guān)注

    1

    文章

    420

    瀏覽量

    26539

原文標題:驚!原來SpinalHDL中BlackBox封裝數(shù)組接口如此簡單

文章出處:【微信號:Spinal FPGA,微信公眾號:Spinal FPGA】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    原來單片機編程可以如此簡單

    原來單片機編程可以如此簡單
    發(fā)表于 08-11 18:54

    SpinalHDL里實現(xiàn)優(yōu)雅的添加待跟蹤波形信號

    在FPGA的開發(fā)過程,在線抓取波形往往是終極調(diào)試大法。而如何抓取信號,相信做邏輯開發(fā)的小伙伴都是輕車熟路,張口就來,無非兩種方式嘛:待跟蹤信號添加原語或者手動例化Ila。而在SpinalHDL
    發(fā)表于 06-22 14:37

    SpinalHDL的設計中集成現(xiàn)有RTL設計(IP)的渠道——BlackBox

    接口及parameter參數(shù)(這也是我們在RTL里例化IP時常用的)。我們來看SpinalHDL-doc給出的example:整個代碼里做了三件事:參數(shù)聲明、端口聲明,時鐘域映射。參數(shù)聲明在上例
    發(fā)表于 06-22 14:59

    關(guān)于SpinalHDL的驗證覆蓋率收集簡單說明

    在做RTL仿真驗證時,覆蓋率收集往往是我們在驗證需要注意的地方,本篇就SpinalHDL的驗證覆蓋率收集做一個簡單說明。sbt配置在Spinal
    發(fā)表于 06-24 15:56

    聊一聊SpinalHDL 1.6.1引入的blackbox inline功能

    BlackBox在之前的文章,曾介紹過如何封裝兼容別人的RTL代碼:SpinalHDL——集成你的RTL代碼整體的思路還是簡潔明了的,相信讀完后照著做很快就能上手。這對于保持設計的兼
    發(fā)表于 06-29 16:02

    聊聊SpinalHDL的FIFO

    顯示在Pop接口,那么此時可以選擇StreamFifoLowLatency:其時序模型為:至于里面的設計原理,建議自己去翻看一下源代碼,很簡單,重要的是將它封裝成標準的組建,減少我們真正“業(yè)務代碼”
    發(fā)表于 06-30 15:28

    SpinalHDL是如何讓仿真跑起來的

    SpinalHDL的測試代碼里也可以起多個,不過其為協(xié)程。SpinalHDL的仿真庫已經(jīng)幫我們封裝好了底層協(xié)程的處理,兩個協(xié)程之間的通信(類似systemVerilog的mailb
    發(fā)表于 07-25 15:09

    記錄一個在使用BlackBoxparameter踩到的坑

    SpinalHDL doc里面也曾提到,在創(chuàng)建BlackBox時,關(guān)于原始RTL代碼的parameter的處理方式為:嗯,看起來很簡單,我們照貓畫虎就好了,最近在寫代碼時偶然間踩到了
    發(fā)表于 08-31 14:58

    SpinalHDL的對應關(guān)系及聲明形式

    針對SpinalHDL的兩大類型Reg、Wire,來梳理下在SpinalHDL的對應關(guān)系及聲明形式。
    的頭像 發(fā)表于 07-03 11:02 ?1910次閱讀

    SpinalHDL BlackBox時鐘與復位

    SpinalHDL中使用之前已有的Verilog等代碼的時候需要將這些代碼包在一個BlackBox里面,但是如果這些代碼里面有時鐘和復位,我們需要怎么將時鐘和復位端口和SpinalHDL
    的頭像 發(fā)表于 05-04 11:13 ?1069次閱讀
    <b class='flag-5'>SpinalHDL</b> <b class='flag-5'>BlackBox</b>時鐘與復位

    當RTL代碼的接口中存在數(shù)組形式的接口時如何處理?

    當在SpinalHDL調(diào)用別人的RTL代碼時,需要采用BlackBox進行封裝。對于大多數(shù)場景,想必小伙伴們都已輕車熟路。
    發(fā)表于 07-12 16:21 ?649次閱讀
    當RTL代碼的<b class='flag-5'>接口</b>中存在<b class='flag-5'>數(shù)組</b>形式的<b class='flag-5'>接口</b>時如何處理?

    Verilog代碼封裝后門訪問

    關(guān)于仿真里的后門訪問,之前的文章《三分鐘教會你SpinalHDL仿真中的后門讀寫》中有做過介紹,其針對的都是針對以SpinalHDL的代碼進行的后門訪問。今天來看看當封裝了Veril
    的頭像 發(fā)表于 07-15 10:22 ?1184次閱讀
    Verilog代碼<b class='flag-5'>封裝</b>后門訪問

    看懂EMC整改知識:原來竟然如此簡單!(上)

    看懂EMC整改知識:原來竟然如此簡單!|深圳比創(chuàng)達EMC(上)
    的頭像 發(fā)表于 09-06 11:10 ?1283次閱讀

    看懂EMC整改知識:原來竟然如此簡單!(下)

    看懂EMC整改知識:原來竟然如此簡單(下)?相信不少人是有疑問的,今天深圳市比創(chuàng)達電子科技有限公司就跟大家解答一下!
    的頭像 發(fā)表于 09-08 11:02 ?872次閱讀
    看懂EMC整改知識:<b class='flag-5'>原來</b>竟然<b class='flag-5'>如此</b><b class='flag-5'>簡單</b>?。ㄏ拢? />    </a>
</div>                              <div   id=

    淺析SpinalHDLPipeline的復位定制

    之前有系列文章介紹了SpinalHDLPipeline的使用,最近在一個功能模塊真實的使用了這個lib。
    的頭像 發(fā)表于 03-17 17:31 ?1392次閱讀
    淺析<b class='flag-5'>SpinalHDL</b><b class='flag-5'>中</b>Pipeline<b class='flag-5'>中</b>的復位定制