一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

CMOS邏輯電路、D型鎖存器

星星科技指導(dǎo)員 ? 來源:ADI ? 作者:Doug Mercer 和 Anton ? 2023-05-29 14:16 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

目標(biāo)

本實(shí)驗(yàn)活動(dòng)的目標(biāo)是進(jìn)一步強(qiáng)化上一個(gè)實(shí)驗(yàn)活動(dòng) “ADALM2000實(shí)驗(yàn):使用CD4007陣列構(gòu)建CMOS邏輯功能” 中探討的CMOS邏輯基本原理,并獲取更多使用復(fù)雜CMOS門級(jí)電路的經(jīng)驗(yàn)。具體而言,您將了解如何使用CMOS傳輸門和CMOS反相器來構(gòu)建D型觸發(fā)器或鎖存器。

背景知識(shí)

為了在本實(shí)驗(yàn)活動(dòng)中構(gòu)建邏輯功能,需要使用 ADALP2000模擬部件套件中的CD4007 CMOS陣列和分立式NMOS和PMOS晶體管(ZVN2110A NMOS和ZVP2110A PMOS)。CD4007由3對(duì)互補(bǔ)MOSFET組成,如圖1所示。每對(duì)共用一個(gè)共柵(引腳6、3和10)。所有PMOSFET(正電源引腳14)以及NMOSFET(地引腳7)的襯底都共用。左邊的互補(bǔ)MOSFET對(duì),NMOS源極引腳連接到NMOS襯底(引腳7),PMOS源極引腳連接到PMOS襯底(引腳14)。另外兩對(duì)均為通用型。右邊的互補(bǔ)MOSFET對(duì),NMOS的漏極引腳連接到PMOS的漏極引腳,即引腳12。

wKgaomR0SR-AMIyoAABK0OSmReY039.png

圖1. CD4007功能框圖。

CD4007是一款多功能IC,我們?cè)谏弦粋€(gè)實(shí)驗(yàn)活動(dòng)中已有所了解。例如,單個(gè)CD4007可用于構(gòu)建一個(gè)反相器鏈(包括三個(gè)反相器)、一個(gè)反相器加上兩個(gè)傳輸門或其他復(fù)雜的邏輯功能,如NAND和NOR門。反相器和傳輸門尤其適合構(gòu)建D型鎖存器或主/節(jié)點(diǎn)觸發(fā)器。

靜電放電

CD4007與許多CMOS集成電路一樣,很容易被靜電放電損壞。CD4007包括二極管,可防止其受靜電放電的影響,但如果操作不當(dāng)仍可能會(huì)損壞。使用對(duì)靜電敏感的電子產(chǎn)品時(shí),通常會(huì)使用防靜電墊和腕帶。然而,在家里(正規(guī)的實(shí)驗(yàn)環(huán)境之外)工作時(shí),可能沒有這些物品。避免靜電放電的一種低成本方法是在接觸IC之前先使自己接地。在操作CD4007之前,使積聚的靜電放電將有助于確保在實(shí)驗(yàn)過程中不會(huì)損壞芯片。

材料

ADALM2000 主動(dòng)學(xué)習(xí)模塊

無焊試驗(yàn)板

1個(gè)CD4007(CMOS陣列)

2個(gè)ZVN2110A NMOS晶體管

2個(gè)ZVP2110A PMOS晶體管

說明

現(xiàn)在我們將結(jié)合使用之前練習(xí)中的反相器鏈構(gòu)建的雙傳輸門來構(gòu)建D型鎖存器,如圖2所示。兩個(gè)傳輸門協(xié)同工作以實(shí)現(xiàn)D型鎖存器。在鎖存器的透明模式下,當(dāng)CLK=0時(shí),第一個(gè)傳輸門(左)打開,同時(shí)第二個(gè)傳輸門(右)關(guān)閉。D通過第一個(gè)傳輸門和兩個(gè)串聯(lián)的反相器傳輸至輸出端(Q)。在鎖存器的保持模式下,當(dāng)CLK=1時(shí),第一個(gè)傳輸門關(guān)閉,但第二個(gè)傳輸門打開。因此,輸入端D中的任何變化都不會(huì)反映在輸出端Q上。不過,現(xiàn)已開啟的第二個(gè)傳輸門可確保通過在兩個(gè)串聯(lián)的反相器周圍形成的閉合正反饋回路來保留Q上先前的邏輯電平。在無焊試驗(yàn)板上構(gòu)建圖2所示的D型鎖存器電路。器件M1至M6采用CD4007 CMOS陣列,兩個(gè)反相器級(jí)中的每一級(jí)(反相器級(jí)M7和M8,以及M9和M10)使用一個(gè)ZVN2110A NMOS和一個(gè)ZVP2110A PMOS。電路使用ADALM2000的固定5 V電源供電。

wKgZomR0SRiASwW7AABQayWTwxg080.png

圖2. D型鎖存器。

硬件設(shè)置

在實(shí)驗(yàn)最初,將兩個(gè)AWG輸出配置直流源。根據(jù)需要,示波器通道將用于監(jiān)控電路的輸入和輸出。固定5 V電源用于為電路供電。在此實(shí)驗(yàn)中,應(yīng)禁用固定–5 V電源。

wKgaomR0SRKAUGIeAAFxB2N9nb4202.png

圖3. D型鎖存器試驗(yàn)板連接。

程序步驟

連接引腳1和9,鎖存器的D輸入端連接到AWG1的輸出端。連接引腳4和11,鎖存器的Q輸出端連接到示波器通道2。連接引腳6,作為連接到AWG2的CLK。確保打開固定5 V電源。

首先,打開AWG控制界面并將AWG2設(shè)置為0 V直流電壓,對(duì)CLK施加邏輯低電平。將AWG1設(shè)置為5 V直流電壓,對(duì)D輸入端施加邏輯高電平。

觀察示波器通道2上鎖存器的輸出端Q。示波器界面上應(yīng)顯示穩(wěn)定的5 V電壓。捕獲屏幕截圖。

wKgZomR0QyuAHn5tAABMrOadYkw214.jpg

圖4. Scopy屏幕截圖。

將AWG1設(shè)置為0 V直流電壓,對(duì)D輸入端施加邏輯低電平。觀察示波器上的輸出。這是鎖存器的透明模式。此時(shí)應(yīng)能看到示波器通道2也是0 V直流電壓?,F(xiàn)在將AWG2設(shè)置為5 V直流電壓,對(duì)CLK施加邏輯高電平。同時(shí)將AWG1設(shè)置為5 V直流電壓,對(duì)D輸入端施加邏輯高電平。

觀察示波器界面上的Q輸出。由于D輸入端之前為低電平,因此盡管將D更改為邏輯高電平,仍會(huì)顯示穩(wěn)定的低電平。捕獲屏幕截圖。這是電路的保持模式。

wKgZomR0SQuALAM-AADna7a2n5Y600.png

圖5. Scopy屏幕截圖。

現(xiàn)在將兩個(gè)AWG通道均配置為峰峰值為5V的方波。將AWG1設(shè)置為1 kHz頻率,將AWG2設(shè)置為2 kHz頻率或AWG1頻率的兩倍。將AWG2的相位設(shè)置為0度。確保將AWG設(shè)置為同步運(yùn)行。

觀察示波器界面上在上述CLK和D輸入下相應(yīng)的Q輸出。捕獲各種波形并保存截圖,用于包含在實(shí)驗(yàn)報(bào)告中。

wKgaomR0Qy-AMWKwAABV3w90--w516.jpg

圖6. Scopy屏幕截圖。

現(xiàn)在將AWG2的相位設(shè)置為90度。再次觀察示波器界面上在此時(shí)CLK和D輸入下相應(yīng)的Q輸出。與AWG2相位為0度時(shí)相比有何變化?說明原因。捕獲各種波形并保存截圖,用于包含在實(shí)驗(yàn)報(bào)告中。

wKgZomR0QzGASzdVAABPFpbwUJg559.jpg

圖7. Scopy屏幕截圖。

問題

單個(gè)D型鎖存器將使輸入信號(hào)延遲1/2時(shí)鐘周期。說明時(shí)鐘相位相反的兩個(gè)串聯(lián)D型鎖存器如何構(gòu)成主節(jié)點(diǎn)D型觸發(fā)器,可以使輸入信號(hào)延遲一個(gè)完整的時(shí)鐘周期。

如果還有CD4007陣列可用,可構(gòu)建主節(jié)點(diǎn)D型觸發(fā)器作為額外的練習(xí)。

替代形式

圖2所示的D型鎖存器使用具有NMOS和PMOS晶體管的互補(bǔ)傳輸門。單個(gè)NMOS或PMOS無法傳遞具有相同強(qiáng)度(即導(dǎo)通電阻)的高低邏輯電平。單個(gè)NMOS器件可以傳遞強(qiáng)邏輯電平0,但會(huì)傳遞弱邏輯電平1。相反,單個(gè)PMOS器件可以傳遞強(qiáng)邏輯電平1,但會(huì)傳遞弱邏輯電平0。

在許多集成電路設(shè)計(jì)案例中,內(nèi)部信號(hào)僅在內(nèi)部電路模塊之間傳遞,此時(shí)單個(gè)NMOS或PMOS晶體管傳遞的非對(duì)稱驅(qū)動(dòng)不是主要問題。在這種情況下,鎖存器中固有的正反饋可能會(huì)有所幫助。可以采用簡(jiǎn)化的D型鎖存器,即只使用6個(gè)器件而不是圖2中使用的10個(gè)器件,如圖8(鎖存器在上升沿)和9(鎖存器在下降沿)所示。

wKgaomR0SQSAOF5RAAA1rIqPbeY059.png

圖8. 6晶體管上升沿D型鎖存器。

wKgaomR0SP2AVuKiAAAyeiBgfvY919.png

圖9. 6晶體管下降沿D型鎖存器。

硬件設(shè)置

wKgaomR0SPeALZYKAAExKcNVkjc520.png

圖10. 6晶體管上升沿D型鎖存器試驗(yàn)板連接。

wKgaomR0SPGAJfbgAAEn_sEXwqM928.png

圖11. 6晶體管下降沿D型鎖存器試驗(yàn)板連接。

說明

對(duì)試驗(yàn)板進(jìn)行任何更改之前,確保關(guān)閉固定5 V電源。在無焊試驗(yàn)板上,將圖2中的電路重新配置為圖3中的電路。確保打開固定5 V電源。重復(fù)相同的步驟,將AWG1連接到D輸入端,將AWG2連接到CLK輸入端。驗(yàn)證鎖存器的工作情況,它將在輸入時(shí)鐘的適當(dāng)邊沿鎖存邏輯0和邏輯1輸入。

最后,將無焊試驗(yàn)板上的電路重新配置為圖4中的電路。確保打開固定5 V電源。重復(fù)相同的步驟,將AWG1連接到D輸入端,將AWG2連接到CLK輸入端。驗(yàn)證鎖存器的工作情況,它將在輸入時(shí)鐘的適當(dāng)邊沿鎖存邏輯0和邏輯1輸入。

替代元件選擇

使用四個(gè)獨(dú)立NMOS和PMOS晶體管(ZVN2110A和ZVP2110A)構(gòu)建的反相器對(duì)也可以由第二個(gè)CD4007 IC構(gòu)成,也可以使用例如 74HC04 或CD4049 等六反相器 IC 的 CMOS 反相器。

審核編輯:郭婷

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • CMOS
    +關(guān)注

    關(guān)注

    58

    文章

    6025

    瀏覽量

    238931
  • 鎖存器
    +關(guān)注

    關(guān)注

    8

    文章

    926

    瀏覽量

    42411
  • 觸發(fā)器
    +關(guān)注

    關(guān)注

    14

    文章

    2039

    瀏覽量

    62158
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    的主要作用有哪些?

    所謂,就是輸出端的狀態(tài)不會(huì)隨輸入端的狀態(tài)變化而變化,僅在有信號(hào)時(shí)輸入的狀態(tài)被保存到輸出,直到下一個(gè)
    的頭像 發(fā)表于 10-30 14:35 ?6.3w次閱讀
    <b class='flag-5'>鎖</b><b class='flag-5'>存</b><b class='flag-5'>器</b>的主要作用有哪些?

    數(shù)字邏輯電路下載

    ;nbsp; 組合邏輯電路設(shè)計(jì)中應(yīng)注意的問題 3.2  算術(shù)運(yùn)算電路 3.2.1  半加電路 
    發(fā)表于 05-15 21:57

    CMOS邏輯電路控制300W燈泡電路

    CMOS邏輯電路控制300W燈泡電路
    的頭像 發(fā)表于 01-21 01:31 ?3145次閱讀
    <b class='flag-5'>CMOS</b><b class='flag-5'>邏輯電路</b>控制300W燈泡<b class='flag-5'>電路</b>

    CMOS邏輯電路,CMOS邏輯電路是什么意思

    CMOS邏輯電路,CMOS邏輯電路是什么意思 CMOS是單詞的首字母縮寫,代表互補(bǔ)的金屬氧化物半導(dǎo)體(Complementary Meta
    發(fā)表于 03-08 11:31 ?3808次閱讀

    一種單CMOS三值D邊沿觸發(fā)設(shè)計(jì)

    一種單CMOS三值D邊沿觸發(fā)設(shè)計(jì)
    發(fā)表于 01-17 19:54 ?25次下載

    d邏輯圖詳情解析

    D器使用基本單元作為存儲(chǔ)部件,但它只允許在時(shí)序控制信號(hào)有效時(shí)才能改變(或編程)存儲(chǔ)存儲(chǔ)的邏輯值。因此,
    發(fā)表于 11-24 10:43 ?8.6w次閱讀
    <b class='flag-5'>d</b><b class='flag-5'>鎖</b><b class='flag-5'>存</b><b class='flag-5'>器</b><b class='flag-5'>邏輯</b>圖詳情解析

    D快速入門教程

    D是最常用于在數(shù)字系統(tǒng)中存儲(chǔ)數(shù)據(jù)的邏輯電路。它基于 S-R
    的頭像 發(fā)表于 06-29 14:14 ?1.1w次閱讀
    <b class='flag-5'>D</b><b class='flag-5'>鎖</b><b class='flag-5'>存</b><b class='flag-5'>器</b>快速入門教程

    ADALM2000實(shí)驗(yàn):CMOS邏輯電路D

    本實(shí)驗(yàn)活動(dòng)的目標(biāo)是進(jìn)一步強(qiáng)化上一個(gè)實(shí)驗(yàn)活動(dòng)“ADALM2000實(shí)驗(yàn):使用CD4007陣列構(gòu)建CMOS邏輯功能”中探討的CMOS邏輯基本原理,并獲取更多使用復(fù)雜
    的頭像 發(fā)表于 07-10 09:55 ?1044次閱讀
    ADALM2000實(shí)驗(yàn):<b class='flag-5'>CMOS</b><b class='flag-5'>邏輯電路</b>、<b class='flag-5'>D</b><b class='flag-5'>型</b><b class='flag-5'>鎖</b><b class='flag-5'>存</b><b class='flag-5'>器</b>

    時(shí)序邏輯電路有哪些 時(shí)序邏輯電路和組合邏輯電路區(qū)別

    產(chǎn)生相應(yīng)的輸出信號(hào)。本文將詳細(xì)介紹時(shí)序邏輯電路的分類、基本原理、設(shè)計(jì)方法以及與組合邏輯電路的區(qū)別。 一、時(shí)序邏輯電路的分類 時(shí)序邏輯電路主要分為三類:
    的頭像 發(fā)表于 02-06 11:18 ?1.3w次閱讀

    功率邏輯八進(jìn)制DTPIC6B273數(shù)據(jù)表

    電子發(fā)燒友網(wǎng)站提供《功率邏輯八進(jìn)制DTPIC6B273數(shù)據(jù)表.pdf》資料免費(fèi)下載
    發(fā)表于 04-09 15:46 ?0次下載
    功率<b class='flag-5'>邏輯</b>八進(jìn)制<b class='flag-5'>D</b><b class='flag-5'>型</b><b class='flag-5'>鎖</b><b class='flag-5'>存</b><b class='flag-5'>器</b>TPIC6B273數(shù)據(jù)表

    功率邏輯八進(jìn)制DTPIC6273數(shù)據(jù)表

    電子發(fā)燒友網(wǎng)站提供《功率邏輯八進(jìn)制DTPIC6273數(shù)據(jù)表.pdf》資料免費(fèi)下載
    發(fā)表于 04-09 16:01 ?0次下載
    功率<b class='flag-5'>邏輯</b>八進(jìn)制<b class='flag-5'>D</b><b class='flag-5'>型</b><b class='flag-5'>鎖</b><b class='flag-5'>存</b><b class='flag-5'>器</b>TPIC6273數(shù)據(jù)表

    是時(shí)序邏輯電路

    在數(shù)字電子學(xué)中,(Latch)和觸發(fā)(Flip-Flop)是兩種基本的存儲(chǔ)元件,它們?cè)跀?shù)字系統(tǒng)中扮演著至關(guān)重要的角色。它們的主要功能是存儲(chǔ)和保持?jǐn)?shù)據(jù)狀態(tài),以供后續(xù)處理。然而,它
    的頭像 發(fā)表于 07-23 10:16 ?760次閱讀

    常用的d型號(hào)有哪些

    D是一種常見的數(shù)字邏輯電路,用于存儲(chǔ)一個(gè)二進(jìn)制位的狀態(tài)。以下是一些常用的D
    的頭像 發(fā)表于 08-28 09:13 ?1953次閱讀

    d解決了sr的什么問題

    D(Data Latch)和SR(Set
    的頭像 發(fā)表于 08-28 09:16 ?1188次閱讀

    時(shí)序邏輯會(huì)產(chǎn)生

    時(shí)序邏輯電路本身并不直接“產(chǎn)生”,但是時(shí)
    的頭像 發(fā)表于 08-28 11:03 ?897次閱讀