一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

在微處理器系統(tǒng)里實現(xiàn)兩種簡單的FPGA配置方式

FPGA設計論壇 ? 來源:未知 ? 2023-05-30 11:00 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

編程邏輯器件(PLD)廣泛應用在各種電路設計中?;诓檎冶砑夹g、SRAM工藝的大規(guī)模PLD/FPGA,密度高且觸發(fā)器多,適用于復雜的時序邏輯,如數(shù)字信號處理和各種算法的設計。類器件使用SRAM單元存儲配置數(shù)據(jù)。配置數(shù)據(jù)決定了PLD內(nèi)部互連和功能,改變配置數(shù)據(jù),也就改變了器件的邏輯功能。SRAM編程時間短,為系統(tǒng)動態(tài)改變PLD的邏輯功能創(chuàng)造了條件。但由于SRAM的數(shù)據(jù)易失的,配置數(shù)據(jù)必須保存在PLD器件以外的非易失存儲器內(nèi),才能實現(xiàn)在線可重配置(ICR)。
1 、在應用配置(動態(tài)配置)
同一設備在實現(xiàn)不同的應用時,要求FPGA實現(xiàn)不同的功能。如手持多媒體設備,可拍攝分辨率較高的靜止圖像照,采用JPEG2000壓縮,也可傳送活動圖像,采用H.263,H.264/AVC等。單純使用軟件實現(xiàn)速度慢,需要對算法進行精細的優(yōu)化;而使用硬件實現(xiàn)則速度快,但靈活性差。為此,采用
微處理器和FPGA相結(jié)合來實現(xiàn)手持多媒體終端,微處理器實現(xiàn)程序控制,F(xiàn)PGA實現(xiàn)大量的規(guī)則運算。此外,手持設備的某些應用(如靜止圖像和活動視頻壓縮)可能并不同時實現(xiàn)。若在一片F(xiàn)PGA同時實現(xiàn)這些功能,不僅布線復雜,功能難以實現(xiàn),而且需要更大規(guī)模的FPGA。若使用不同的配置數(shù)據(jù)進行配置,使FPGA在不同時刻實現(xiàn)不同的功能,則FPGA的容量可以顯著降低,從而降低設備的體積、功耗及成本。、


圖 1 APEX FPGA的主動串行(PS)配置時序圖
使用在應用配置時,首先把應用分集,可能同時運行的應用分成一組,耗時的規(guī)則運算由FPGA實現(xiàn),其它由微處理器實現(xiàn)。把一個FPGA芯片的多個配置文件連續(xù)地存放在系統(tǒng)存儲器中,在程序執(zhí)行時,微處理器把對應特定應用的配置數(shù)據(jù)裝載到FPGA中并完成初始化,在FPGA進入用戶模式后就能實現(xiàn)特定的功能了。這種方法可以采用更小規(guī)模的FPGA,不必使用專用的昂貴配置芯片(如ALTERA的EPC1、EPC2等)來存儲配置數(shù)據(jù),因而可顯著地節(jié)省系統(tǒng)成本。
ALTERA SRAM工藝的FPGA配置方式主要分為兩大類:主動配置和被動配置。主動配置方式由PLD器件引導配置操作過程,它控制著外部存儲器和初始化過程;而被動配置方式則由外部計算機或控制器控制配置過程。根據(jù)數(shù)據(jù)線的多少又可以將PLD器件配置方式分為并行配置和串行配置兩大類。下面以ALTERA APEX20KC系列器件為例,介紹兩種在微處理器系統(tǒng)里連接簡單且使用方便的配置方式:被動串行配置和被動并行異步配置。
2、 被動串行配置(PS)
被動串行配置的主要配置引腳如下:
nSTATUS:命令狀態(tài)下為器件的狀態(tài)輸出。加電后,F(xiàn)PGA立即驅(qū)動該引腳到低電位,然后在5μs內(nèi)釋放它。NSTATUS經(jīng)過10kΩ電阻上拉到Vcc,如果配置中發(fā)生錯誤,F(xiàn)PGA將其拉低。在配置或者初始化時,若配置電路將nSTATUS拉低,F(xiàn)PGA進入錯誤狀態(tài)。
NCONFIG:配置控制輸入。低電位使器件復位,由低到高的電位跳變啟動配置。
CONF_DONF:雙向漏極開路;在配置前和配置期間為狀態(tài)輸出,F(xiàn)PGA將其驅(qū)動為低。所有配置數(shù)據(jù)無錯誤接收并且初始化時鐘周期開始后,F(xiàn)PGA將其置為三態(tài),由于有上拉電阻,所以將其變?yōu)楦唠娖?,表示配置成功。在配置結(jié)束且初始化開始時,CONF_DONE為狀態(tài)輸入:若配置電路驅(qū)動該管腳到低,則推遲初始化工作;輸入高電位則引導器件執(zhí)行初始化過程并進入用戶狀態(tài)。
DCLK:時鐘輸入,為外部數(shù)據(jù)源提供時鐘。
nCE:FPGA器件使能輸入。nCE為低時,使能配置過程。單片配置時,nCE必須始終為低。
nCEO:輸出(專用于多片器件)。FPGA配置完成后,輸出為低。在多片級聯(lián)配置時,驅(qū)動下一片的nCE端。
DATA0:數(shù)據(jù)輸入,在DATA0引腳上的一位配置數(shù)據(jù)。
PORSEL:專用輸入,用來設置上電復位(POR)的延時時間。


圖 2 使用微處理器的被動串行配置方案
nIO_PULLUP:輸入。低電平時,在配置前和配置期間使能內(nèi)部弱的上拉電阻,將用戶管腳拉至VCCIO。
幾乎所有ALTERA FPGA器件都支持被動串行配置。被動串行配置的是序圖如圖1所示,在這種配置方式中沒有握手信號,配置時鐘的工作頻率必須在器件允許的范圍,頻率沒有限制。為了開始配置,配置管腳和JTAG管腳所在的bank的VCCINT、VCCIO必需供電。FPGA上電后進入復位狀態(tài)。nCONFIG被置為低電平,使FPGA進入復位狀態(tài);nCONFIG由低到高的電位跳變啟動配置過程。整個配置包括三個階段:復位、配置和初始化。當nSTATUS或者nCONFIG為低電平時,器件脫離復位狀態(tài),并且釋放漏極開路的nSTATUS管腳。在nSTATUS釋放后,被外部電阻拉高,這時nSTATUS和nCONFIG同時為高電平,F(xiàn)PGA準備接收配置數(shù)據(jù),配置階段開始。在串行配置過程中,F(xiàn)PGA在DCLK上升沿鎖存DATA0引腳上的數(shù)據(jù)。成功接收到所有數(shù)據(jù)后,釋放CONF_DONE引腳,并被外部電阻拉高。CONF_DONE由低到高的轉(zhuǎn)變標志配置結(jié)束,初始化開始。此后,DCLK必須提供幾個周期的時鐘(具體周期數(shù)據(jù)與DCLK的頻率有關),確保目標芯片被正確初始化。初始化完成后,F(xiàn)PGA進入用戶工作模式。如果使用了可選的INIT_DONE信號,在初始化結(jié)束后,INIT_DONE被釋放,且被外部電阻拉高,這時進入用戶模式。DCLK、DATA、DATA0配置后不能三態(tài),可置高或者置低。
在配置過程中,一旦出現(xiàn)錯誤,F(xiàn)PGA將nSTATUS拉低。系統(tǒng)可以實時監(jiān)測,當識別到這個信號后,重新啟動配置過程。NCONFIG由高變低,再變高可以重新進行配置。一旦nCONFIG被置低,nSTATUS和CONF_DONE也將被FPGA置低。當nSTATUS和nCONFIG同時為高電平時,配置開始。


圖 3 使用微處理器的被動并行異步配置電路
3、 被動并行異步配置
如同被動串行配置一樣,被動并行異步配置也包括三個階段:復位、配置和初始化。被動并行異步配置電路圖如圖3所示。當nSTATUS或者nCONFIG為低電平時,器件處于復位狀態(tài)。微處理器在nCONFIG管腳產(chǎn)生一個由低到高的跳變啟動FPGA的配置。當nCONFIG變高后,器件脫離復位狀態(tài),并且釋放漏極開路的nSTATUS管腳,F(xiàn)PGA準備接收配置數(shù)據(jù),配置階段開始。在配置階段,微處理器FPGA當作存儲器,進行寫操作,即微處理器先使片選有效,然后把8比特數(shù)據(jù)送到Data[0:7]管腳上,并配置管腳RDYnBSY到低電平,表示FPGA正忙于處理配置數(shù)據(jù),微處理器可執(zhí)行其它功能。在RDYnBSY低電平期間,F(xiàn)PGA使用內(nèi)部
振蕩器時鐘處理配置數(shù)據(jù)。當FPGA準備接收下一字節(jié)的配置數(shù)據(jù)時,它驅(qū)動RDYnBSY到高電平。微處理器檢測到這一高電平,便送下一字節(jié)數(shù)據(jù)到配置管腳。為了節(jié)省一根用來檢測RDYnBSY的I/O線,可采用讀存儲器的方法讀FPGA,其中nRS為存儲器讀信號,在nRS有效期間,RDYnBSY信號被送到數(shù)據(jù)線D7上。也可以不檢測RDYnBSY,也不讀FPGA,簡單地等待延時tBUSY(max)+tRDY2WS+tW2SB之后就寫下一個配置數(shù)據(jù)字節(jié)。FPGA每處理一字節(jié)配置數(shù)據(jù)后,若發(fā)現(xiàn)錯誤就會將nSTATUS拉低,暗示配置出錯。微處理器可以檢測這一錯誤,并重新進行配置。如同被動串行配置一樣,F(xiàn)PGA在正確接收所有配置數(shù)據(jù)后,將釋放CONF_DONE信號,于是該管腳被外部上拉電阻拉高,表示配置結(jié)束,初始化開始。
4 、配置數(shù)據(jù)文件的生成
Altera的MAX+PLUS II或Quartus II
開發(fā)工具可以生成多種格式的配置文件,用于不同配置方法。不同目標器件,配置數(shù)據(jù)的大小不同。配置文件的大小一般由二進制文件(擴展名為.rbf)決定。Altera提供的軟件工具不自動生成.rbf文件,需要按照下面的步驟生成:①在MAX+PLUS II編譯狀態(tài),選擇文件菜單中的變換SRAM目標文件命令;②在變換SRAM目標文件對話框,指定要轉(zhuǎn)換的文件并且選擇輸出文件格式為.rbf(Sequential),然后予以確定。



掃描二維碼獲取

更多精彩

FPGA設計論壇







精彩推薦




至芯科技-FPGA就業(yè)培訓來襲!你的選擇開啟你的高薪之路!5月30號西安中心開課、歡迎咨詢!
簡談FPGA verilog中的repeat和while用法與例子
簡談CPUMCU、FPGA、SoC這些芯片異同之處
FPGA復位設計的常見問題






歡迎關注至芯科技

至芯官網(wǎng):www.zxopen.com

至芯科技技術論壇:www.fpgaw.com

至芯科技淘寶網(wǎng)址:

https://zxopen.taobao.com

至芯科技FPGA初級課程(B站):

https://space.bilibili.com/521850676

至芯科技FPGA在線課程(騰訊課堂):

https://zxopenbj.ke.qq.com/

至芯科技-FPGA 交流群(QQ):282124839


掃碼加入FPGA學習交流群




歡迎加入至芯科技FPGA微信學習交流群,這里有一群優(yōu)秀的FPGA工程師、學生、老師、這里FPGA技術交流學習氛圍濃厚、相互分享、相互幫助、叫上小伙伴一起加入吧!


點個


在看

你最好看






原文標題:在微處理器系統(tǒng)里實現(xiàn)兩種簡單的FPGA配置方式

文章出處:【微信公眾號:FPGA設計論壇】歡迎添加關注!文章轉(zhuǎn)載請注明出處。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關注

    關注

    1645

    文章

    22050

    瀏覽量

    618501
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    新唐科技NuMicro MA35D1微處理器介紹

    新唐 NuMicro MA35D1 是一款高性能、雙核心 Arm Cortex-A35 微處理器,能夠同時運行 RTOS 與 Linux 操作系統(tǒng)。最新的應用展示中,完美結(jié)合兩種操作
    的頭像 發(fā)表于 05-30 16:49 ?630次閱讀

    光耦知識分享 | 探討光耦微處理器及相關電路中創(chuàng)新應用與實踐

    微處理器(MCU)是一集成電路芯片,用于執(zhí)行計算機程序指令和處理數(shù)據(jù)。它是計算機系統(tǒng)的核心部件,負責執(zhí)行各種計算、邏輯和控制任務。微處理器
    的頭像 發(fā)表于 11-05 09:00 ?569次閱讀
    光耦知識分享 | 探討光耦<b class='flag-5'>在</b><b class='flag-5'>微處理器</b>及相關電路中創(chuàng)新應用與實踐

    簡單高效配置FPGA的方法

    本文描述了一簡單高效配置FPGA的方法,該方法利用微處理器從串行外圍接口(SPI)閃存配置
    的頭像 發(fā)表于 10-24 14:57 ?1621次閱讀
    一<b class='flag-5'>種</b><b class='flag-5'>簡單</b>高效<b class='flag-5'>配置</b><b class='flag-5'>FPGA</b>的方法

    處理機和微處理器的區(qū)別

    處理機和微處理器計算機領域中是個緊密相關但有所區(qū)別的概念。以下是對這個概念的詳細解析,以及它們之間的主要區(qū)別。 一、微
    的頭像 發(fā)表于 10-14 17:23 ?1273次閱讀

    Linux應用層控制外設的兩種不同的方式

    眾所周知,linux下一切皆文件,那么應用層如何控制硬件層,同樣是通過 文件I/O的方式實現(xiàn)的,那么應用層控制硬件層通常有兩種方式。
    的頭像 發(fā)表于 10-05 19:03 ?1346次閱讀
    Linux應用層控制外設的<b class='flag-5'>兩種</b>不同的<b class='flag-5'>方式</b>

    微處理器中寄存的作用

    微處理器中的寄存是計算機體系結(jié)構(gòu)中的核心組成部分,它們扮演著至關重要的角色。寄存是一高速的存儲單元,用于暫時存儲數(shù)據(jù)、指令和地址等信息,以便
    的頭像 發(fā)表于 10-05 15:07 ?1282次閱讀

    簡述微處理器的指令集架構(gòu)

    微處理器的指令集架構(gòu)(Instruction Set Architecture,ISA)是計算機體系結(jié)構(gòu)中的核心組成部分,它定義了計算機能夠執(zhí)行的指令集合、數(shù)據(jù)類型、寄存、內(nèi)存訪問方式等,是連接
    的頭像 發(fā)表于 10-05 14:59 ?1171次閱讀

    微處理器的指令集有哪些

    微處理器的指令集是微處理器設計和功能實現(xiàn)的基礎,它決定了微處理器能夠執(zhí)行哪些操作以及這些操作如何被組織和執(zhí)行。隨著計算機技術的不斷發(fā)展,微處理器
    的頭像 發(fā)表于 10-05 14:58 ?885次閱讀

    微處理器的指令集和指令系統(tǒng)有什么不同

    微處理器的指令集和指令系統(tǒng)個緊密相關但又有所區(qū)別的概念,它們微處理器的設計和運行中扮演著不同的角色。以下是對這
    的頭像 發(fā)表于 10-05 14:57 ?1129次閱讀

    兩種常見的硬件消抖實現(xiàn)方式

    由于機械按鍵操作過程中會產(chǎn)生抖動現(xiàn)象,這種抖動信號如果不加以處理,就可能導致單片機等電子設備誤判按鍵狀態(tài),從而引發(fā)錯誤操作。本文將詳細介紹兩種常見的硬件消抖實現(xiàn)
    的頭像 發(fā)表于 09-25 16:54 ?3735次閱讀
    <b class='flag-5'>兩種</b>常見的硬件消抖<b class='flag-5'>實現(xiàn)</b><b class='flag-5'>方式</b>

    微處理器人工智能方面的應用

    微處理器人工智能(AI)方面的應用日益廣泛且深入,成為了推動AI技術發(fā)展的重要力量。本文將從微處理器AI中的核心作用、具體應用案例、技術挑戰(zhàn)與解決方案、以及未來發(fā)展趨勢等多個方面進
    的頭像 發(fā)表于 08-22 14:21 ?1594次閱讀

    微處理器如何控制計算機系統(tǒng)

    微處理器,作為計算機系統(tǒng)的核心部件,承擔著控制整個計算機系統(tǒng)運行的重要任務。它不僅是計算機的運算中心,還是控制中心,負責執(zhí)行程序指令、處理數(shù)據(jù)以及協(xié)調(diào)計算機各部件之間的工作。以下將詳細
    的頭像 發(fā)表于 08-22 14:21 ?982次閱讀

    影響微處理器性能的因素

    影響微處理器性能的因素是多方面的,這些因素共同決定了微處理器處理數(shù)據(jù)、執(zhí)行指令以及協(xié)調(diào)系統(tǒng)各部件工作時的效率和能力。
    的頭像 發(fā)表于 08-22 12:31 ?2096次閱讀

    plc與傳感兩種連接方式

    工業(yè)自動化領域,PLC(可編程邏輯控制)與傳感的連接是實現(xiàn)自動化控制的關鍵環(huán)節(jié)。本文將詳細介紹PLC與傳感
    的頭像 發(fā)表于 07-25 09:36 ?2775次閱讀

    嵌入式系統(tǒng)中常用的五微處理器類型

    本文介紹了嵌入式系統(tǒng)中常用的五微處理器類型:微處理器單元(MPU)、微控制(MCU)、數(shù)字信號處理器
    的頭像 發(fā)表于 07-25 09:29 ?2657次閱讀