一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

Versal HBM系列外部參考時鐘設計指南文章

XILINX開發(fā)者社區(qū) ? 來源:XILINX開發(fā)者社區(qū) ? 2023-06-05 09:41 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

產品描述

Versal HBM 棧可通過內部 HSM0 參考時鐘來進行時鐘設置,此參考時鐘是由 CIPS 或外部時鐘源生成的。

通過 AXI NoC 配置 GUI 啟用 HBM 時,將顯示一個額外的“HBM Configuration”(HBM 配置)選項卡。以下截屏顯示 AXI NoC 配置,其中已啟用 HBM 通道并導致出現(xiàn)“HBM Configuration”選項卡:

ef35ca34-0221-11ee-90ce-dac502259ad0.jpg

在“HBM Configuration”選項卡中,用戶可以通過“HBM Clock”(HBM 時鐘)下拉菜單選擇“Internal”(內部)或“External”(外部)源,如下所示:

ef3fc390-0221-11ee-90ce-dac502259ad0.jpg

用戶可搭配 Versal HBM 系列器件來使用單棧或雙棧 HBM 器件。每個 HBM 棧都需要參考時鐘。當 AXI NoC 實例配置為同時啟用這 2 個 HBM 棧后,GUI 會自動更新 2 個時鐘源。
使用 HBM 棧時,這兩個棧應同時使用內部時鐘設置或者同時使用外部時鐘設置。使用 External 時鐘設置時,兩者應使用相同的“External Reference Clock IO Standard”(外部參考時鐘 IO 標準)選項。
示例如下:

ef4d0fe6-0221-11ee-90ce-dac502259ad0.jpg

當 HBM 棧配置為使用 Internal 時鐘設置時,工具將自動把器件配置為根據(jù)“HBM Reference Frequency for Stack”(HBM 棧參考頻率)字段中設置的頻率來生成并傳輸 HSM0 時鐘。

解決方案

為 Versal HBM 系列參考時鐘使用 External 時鐘設置時,可以選擇 LVDS 或 LVCMOS I/O 標準,如下所示:

ef5f53fe-0221-11ee-90ce-dac502259ad0.jpg

LVDS 和 LVCMOS 的最小時鐘頻率均為 100MHz,而其各自的最大時鐘頻率分別為 500MHz 或 125MHz,如下所示:

ef72fd14-0221-11ee-90ce-dac502259ad0.png

如需了解此信息以及有關 Versal HBM 器件要求的其他詳細信息,請參閱《Versal HBM 系列數(shù)據(jù)手冊:DC 和 AC 開關特性》(DS960)

https://docs.xilinx.com/r/en-US/ds960-versal-hbm

外部參考時鐘應保持穩(wěn)定運行一段時間,然后才能啟動 HBM 棧。

外部參考時鐘應持續(xù)運行,既不停止也不更改時鐘周期。
外部參考時鐘的 RMS 抖動應少于 3ps,占空比應為 50/50。
不支持擴展頻譜時鐘設置。

HBM 參考時鐘管腳名稱采用 C4CCIO_PAD0_800/801 和 C4CCIO_PAD1_800/801 格式,其中 800 和 801 表示器件上的特定 HBM 棧。PAD0 是“P”側,PAD1 則是“N”側。

下圖顯示了使用 LVDS、LVCMOS 或 Internal 時鐘設置選項時的外部電路要求。

LVDS

將 0.01μF 電容器與 P 管腳和 N 管腳串聯(lián),如下所示:

ef88d896-0221-11ee-90ce-dac502259ad0.png

LVCMOS
將 P 輸入直接連接到時鐘源,將 N 輸入接地,如下所示:

ef9941d6-0221-11ee-90ce-dac502259ad0.png

內部時鐘設置
使用內部時鐘選項時,P 輸入和 N 輸入都接地,如下所示:

efa2b82e-0221-11ee-90ce-dac502259ad0.png

重要
使用任一外部時鐘設置選項(LVDS 或 LVCMOS)時,無需其他 I/O 標準約束或用戶干預。這些端口不需要額外的 I/O 標準或 I/O 約束,所以手動添加額外標準或約束將會生成錯誤。

審核編輯:湯梓紅

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 時鐘
    +關注

    關注

    11

    文章

    1891

    瀏覽量

    133016
  • NoC
    NoC
    +關注

    關注

    0

    文章

    39

    瀏覽量

    11923
  • AXI
    AXI
    +關注

    關注

    1

    文章

    136

    瀏覽量

    17172
  • HBM
    HBM
    +關注

    關注

    2

    文章

    409

    瀏覽量

    15173
  • Versal
    +關注

    關注

    1

    文章

    169

    瀏覽量

    8053

原文標題:開發(fā)者分享|Versal HBM 系列 - 外部參考時鐘設計指南文章

文章出處:【微信號:gh_2d1c7e2d540e,微信公眾號:XILINX開發(fā)者社區(qū)】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    DSP芯片如何選擇外部時鐘?

    DSP芯片如何選擇外部時鐘?DSP的內部指令周期較高,外部晶振的主頻不夠,因此DSP大多數(shù)片內均有PLL。但每個系列不盡相同。 1)TMS320C2000
    發(fā)表于 04-07 08:44 ?2694次閱讀

    Titan系列產品時鐘用戶指南

    電子發(fā)燒友網站提供《Titan系列產品時鐘用戶指南.pdf》資料免費下載
    發(fā)表于 09-26 09:43 ?1次下載
    Titan<b class='flag-5'>系列</b>產品<b class='flag-5'>時鐘</b>用戶<b class='flag-5'>指南</b>

    Versal ACAP DDRMC-DDR4、LPDDR4和LPDDR4X外部參考時鐘設計指南

    本文旨在呈現(xiàn)使用 DDR4、LPDDR4 或 LPDDR4X 存儲器控制器的 Versal ACAP 器件的外部參考時鐘電路要求
    的頭像 發(fā)表于 07-10 16:02 ?1783次閱讀
    <b class='flag-5'>Versal</b> ACAP DDRMC-DDR4、LPDDR4和LPDDR4X<b class='flag-5'>外部</b>參考<b class='flag-5'>時鐘</b>設計<b class='flag-5'>指南</b>

    Versal ACAP收發(fā)器向導 LogiCORE IP產品指南

    電子發(fā)燒友網站提供《Versal ACAP收發(fā)器向導 LogiCORE IP產品指南.pdf》資料免費下載
    發(fā)表于 09-14 10:28 ?0次下載
    <b class='flag-5'>Versal</b> ACAP收發(fā)器向導 LogiCORE IP產品<b class='flag-5'>指南</b>

    Versal ACAP AI引擎編程環(huán)境用戶指南

    電子發(fā)燒友網站提供《Versal ACAP AI引擎編程環(huán)境用戶指南.pdf》資料免費下載
    發(fā)表于 09-14 10:10 ?0次下載
    <b class='flag-5'>Versal</b> ACAP AI引擎編程環(huán)境用戶<b class='flag-5'>指南</b>

    Versal ACAP AI核心系列指南

    電子發(fā)燒友網站提供《Versal ACAP AI核心系列指南.pdf》資料免費下載
    發(fā)表于 09-14 14:48 ?0次下載
    <b class='flag-5'>Versal</b> ACAP AI核心<b class='flag-5'>系列</b>庫<b class='flag-5'>指南</b>

    用于Versal ACAP的DPUCVDX8G產品指南

    電子發(fā)燒友網站提供《用于Versal ACAP的DPUCVDX8G產品指南.pdf》資料免費下載
    發(fā)表于 09-14 09:36 ?1次下載
    用于<b class='flag-5'>Versal</b> ACAP的DPUCVDX8G產品<b class='flag-5'>指南</b>

    Versal ACAP硬件、IP和平臺開發(fā)方法指南

    電子發(fā)燒友網站提供《Versal ACAP硬件、IP和平臺開發(fā)方法指南.pdf》資料免費下載
    發(fā)表于 09-13 15:24 ?0次下載
    <b class='flag-5'>Versal</b> ACAP硬件、IP和平臺開發(fā)方法<b class='flag-5'>指南</b>

    用于PCI Express的Versal ACAP集成塊產品指南

    電子發(fā)燒友網站提供《用于PCI Express的Versal ACAP集成塊產品指南.pdf》資料免費下載
    發(fā)表于 09-13 14:51 ?0次下載
    用于PCI Express的<b class='flag-5'>Versal</b> ACAP集成塊產品<b class='flag-5'>指南</b>

    Versal ACAP設計指南

    電子發(fā)燒友網站提供《Versal ACAP設計指南.pdf》資料免費下載
    發(fā)表于 09-13 14:40 ?2次下載
    <b class='flag-5'>Versal</b> ACAP設計<b class='flag-5'>指南</b>

    【CVM01系列】| MCU硬件設計指南時鐘電路

    【CVM01系列】| MCU硬件設計指南時鐘電路
    的頭像 發(fā)表于 09-18 10:56 ?2660次閱讀
    【CVM01<b class='flag-5'>系列</b>】| MCU硬件設計<b class='flag-5'>指南</b>:<b class='flag-5'>時鐘</b>電路

    AMD Versal HBM 自適應 SoC 已投入量產

    作者:Rob Bauer Versal Premium 和 Versal HBM 系列高級產品營銷經理 縱觀各行各業(yè)與全球范圍,尖端技術都需要對海量數(shù)據(jù)的快速處理和傳輸。有線通信需要能
    的頭像 發(fā)表于 09-20 09:10 ?1141次閱讀
    AMD <b class='flag-5'>Versal</b> <b class='flag-5'>HBM</b> 自適應 SoC 已投入量產

    Versal 自適應SoC設計指南

    電子發(fā)燒友網站提供《Versal 自適應SoC設計指南.pdf》資料免費下載
    發(fā)表于 12-14 16:22 ?1次下載
    <b class='flag-5'>Versal</b> 自適應SoC設計<b class='flag-5'>指南</b>

    Versal自適應SoC系統(tǒng)集成和 確認方法指南

    電子發(fā)燒友網站提供《Versal自適應SoC系統(tǒng)集成和 確認方法指南.pdf》資料免費下載
    發(fā)表于 01-03 10:48 ?0次下載
    <b class='flag-5'>Versal</b>自適應SoC系統(tǒng)集成和 確認方法<b class='flag-5'>指南</b>

    RX和RA系列時鐘電路和子時鐘電路設計指南

    電子發(fā)燒友網站提供《RX和RA系列時鐘電路和子時鐘電路設計指南.pdf》資料免費下載
    發(fā)表于 02-19 10:20 ?1次下載
    RX和RA<b class='flag-5'>系列</b>主<b class='flag-5'>時鐘</b>電路和子<b class='flag-5'>時鐘</b>電路設計<b class='flag-5'>指南</b>