一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

【干貨】晶體管邏輯電路的原理

億佰特物聯(lián)網(wǎng)應(yīng)用專家 ? 2022-05-27 11:01 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

晶體管是什么?

晶體管(transistor)是一種固體半導(dǎo)體器件(包括二極管、三極管、場效應(yīng)管、晶閘管等),它具有檢測、整流、放大、開關(guān)、穩(wěn)壓和信號(hào)調(diào)制等多種功能。作為交流斷路器,晶體管可以根據(jù)輸入電壓控制輸出電流。

與普通機(jī)械開關(guān)(如繼電器和開關(guān))不同,晶體管使用電信號(hào)來控制其打開和關(guān)閉,因此開關(guān)速度可以非???,實(shí)驗(yàn)室中的開關(guān)速度可以達(dá)到100GHz以上。晶體管通常是由半導(dǎo)體材料制成的固態(tài)電子器件。電流的循環(huán)可以通過添加電子來改變。這一過程使電壓變化成比例地影響輸出電流的許多變化,從而使放大倍數(shù)倍增。

除大多數(shù)電子設(shè)備外,并非所有電子設(shè)備都包含一種或多種類型的晶體管。有些晶體管單獨(dú)或通常放置在集成電路中,并且根據(jù)應(yīng)用的狀態(tài)而變化。

根據(jù)晶體管的性能,可形成晶體管的邏輯電路,在數(shù)字集成電路中運(yùn)用廣泛。

數(shù)字集成電路是對數(shù)字集成電路執(zhí)行邏輯運(yùn)算和轉(zhuǎn)換的邏輯電路。邏輯電路的基本單元是門電路和觸發(fā)電路。觸發(fā)電路主要由各種門電路組成,是數(shù)字集成電路的基本單元。

依照基本單元電路的工作特點(diǎn)不同,分為三種類型:飽和型邏輯(RTL,DTL,TTL)、抗飽和型邏輯(STTL)、非飽和型邏輯(ECL)。本文主要介紹RTL,DTL,TTL三種邏輯電路。

下面介紹一下,同類型邏輯電路(RTL,DTL,TTL)的不同特點(diǎn)。

第一種:RTL

電阻-晶體管耦合邏輯電路

1

第一種是電阻-晶體管耦合邏輯電路(RTL),它是或非門電路。當(dāng)輸入信號(hào)為高電平時(shí),輸出為低電平,輸出為低電平vol=0.2V,采用步進(jìn)連接時(shí)輸出為高電平vol=1V,電路具有速度慢、負(fù)載能力低、抗干擾能力差的特點(diǎn)。電路如下圖所示:

a23c3156-dd1e-11ec-b80f-dac502259ad0.png

圖1電阻-晶體管耦合邏輯電路

第二種:DTL

二極管-晶體管耦合邏輯電路

2

第二種是二極管-晶體管耦合邏輯電路(DTL),它是一種與非門電路。只要輸入信號(hào)為低電平,則輸出為高電平。只有當(dāng)所有輸入均為高電平時(shí),輸出才為低電平。對于RTL電路,其負(fù)載能力和抗干擾能力有所提高,但電路速度仍然很慢。

a27a7e3e-dd1e-11ec-b80f-dac502259ad0.png

圖2二極管-晶體管耦合邏輯電路

第三種:TTL

晶體管-晶體邏輯管

3

第三種就是我們用到的TTL與非門,如圖所示,由于輸入級(jí)和輸出級(jí)均由晶體管組成,故稱為晶體管-晶體邏輯管,簡稱TTL電路。其實(shí),TTL門電路也分很多種,比如說與非門、或非門、與或非門以及OC輸出的與非門。雖然種類多,但是基本的工作原理都是類似的。所以,接下來就介紹一個(gè)經(jīng)典的TTL與非門電路。

a2af76f2-dd1e-11ec-b80f-dac502259ad0.jpg

圖3 典型TTL與非門

又因?yàn)樵诰w管中參與導(dǎo)電的有兩種極性的載流電子,故這種電路屬于雙極性電路。如圖所示:

a303f51a-dd1e-11ec-b80f-dac502259ad0.png

圖4多射極晶體管的結(jié)構(gòu)及等效電路

由圖可知:

輸入級(jí):T1是多發(fā)射極晶體管,可以把它看成二極管構(gòu)成的,如圖4所示。所以根據(jù)圖中就能看出來,輸入級(jí)就是一個(gè)與門電路:C= D1·D2·D3。只有當(dāng) D1、D2、D3都為 1 時(shí),C 才會(huì)輸出 1,其余C都為 0。

中間級(jí):由三極管T2和電阻R2、R3組成。在電路的開通過程中利用T2的放大作用,為輸出管T3提供較大的基極電流,加速了輸出管的導(dǎo)通。所以,中間級(jí)的作用是提高輸出管的開通速度,改善電路的性能。

輸出級(jí):由三極管T3、T4、T5和電阻R5組成。如圖3所示,圖3中T5三極管非門電路,圖3中T3、T5是TTL與非門電路中的輸出級(jí)。從圖中可以看出,輸出級(jí)由三極管T5實(shí)現(xiàn)邏輯非的運(yùn)算。但在輸出級(jí)電路中用三極管T4、T3和R4組成的有源負(fù)載替代了三極管非門電路中的R4,目的是使輸出級(jí)具有較強(qiáng)的負(fù)載能力。其中T4可以起到三極管反向擊穿的保護(hù)作用。

TTL電平原理

4

TTL電平信號(hào)被利用的最多是因?yàn)橥ǔ?shù)據(jù)表示采用二進(jìn)制規(guī)定, +5V等價(jià)于邏輯“1”,0V等價(jià)于邏輯“0”,這被稱做TTL(Transistor- Transistor Logic 晶體管-晶體管邏輯電平)信號(hào)系統(tǒng),這是計(jì)算機(jī)處理器控制的設(shè)備內(nèi)部各部分之間通信的標(biāo)準(zhǔn)技術(shù)。

首先,由計(jì)算機(jī)處理器控制的設(shè)備內(nèi)部的數(shù)據(jù)傳輸具有低功耗要求和低熱損耗,此外,TTL電平信號(hào)直接連接到集成電路,無需昂貴的線路驅(qū)動(dòng)器接收器電路。此外,由于計(jì)算機(jī)處理器控制的設(shè)備內(nèi)部的數(shù)據(jù)傳輸以高速進(jìn)行,TTL接口的操作剛好可以滿足這一要求,所以TTL電平對于計(jì)算機(jī)處理器的控制設(shè)備是很好的選擇。

TTL型通信大多數(shù)情況下,是采用并行數(shù)據(jù)傳輸方式,而這種傳輸方式對于超過10英尺的距離就不太適用了。這是由于可靠性和成本兩面的原因。因?yàn)樵诓⑿薪涌谥写嬖谥嗪筒粚ΨQ的問題,這些問題對可靠性均有影響。

TTL輸出高電平>2.4V,輸出低電平<0.4V。在室溫下,一般輸出高電平是3.5V ,輸出低電平是0.2V。最小輸入高電平和低電平:輸入高電平>-2.0V,輸入低電平<=0.8V,噪聲容限是0.4V。

TTL電路是電流控制器件,TTL電路的速度快,傳輸延遲時(shí)間短(5-10ns),但是功耗大。

TTL器件輸出低電平要小于0.8V,高電平要大于2.4V。輸入:低于1.2V就認(rèn)為是0,高于2.0就認(rèn)為是1。

其他常見的TTL應(yīng)用是四管單元TTL與非門,STTL和LSTTL電路,LSTTL等。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • 晶體管
    +關(guān)注

    關(guān)注

    77

    文章

    10020

    瀏覽量

    141713
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    多值電場型電壓選擇晶體管結(jié)構(gòu)

    多值電場型電壓選擇晶體管結(jié)構(gòu) 為滿足多進(jìn)制邏輯運(yùn)算的需要,設(shè)計(jì)了一款多值電場型電壓選擇晶體管??刂贫M(jìn)制電路通斷需要二進(jìn)制邏輯
    發(fā)表于 04-15 10:24

    晶體管電路設(shè)計(jì)(下)

    晶體管,F(xiàn)ET和IC,F(xiàn)ET放大電路的工作原理,源極接地放大電路的設(shè)計(jì),源極跟隨器電路設(shè)計(jì),F(xiàn)ET低頻功率放大器的設(shè)計(jì)與制作,柵極接地放大電路
    發(fā)表于 04-14 17:24

    晶體管電路設(shè)計(jì)(下) [日 鈴木雅臣]

    本書主要介紹了晶體管,F(xiàn)ET和Ic,F(xiàn)ET放大電路的工作原理,源極接地放大電路的設(shè)計(jì),源極跟隨電路的設(shè)計(jì),F(xiàn)ET低頻功率放大器的設(shè)計(jì)和制作,柵極接地放大
    發(fā)表于 03-07 13:55

    晶體管電路設(shè)計(jì)與制作

    這本書介紹了晶體管的基本特性,單電路的設(shè)計(jì)與制作, 雙管電路的設(shè)計(jì)與制作,3~5電路的設(shè)計(jì)與
    發(fā)表于 02-26 19:55

    晶體管故障診斷與維修技巧 晶體管在數(shù)字電路中的作用

    可以作為開關(guān)使用,控制電流的流動(dòng)。在數(shù)字電路中,晶體管通常用于構(gòu)建邏輯門,實(shí)現(xiàn)二進(jìn)制信號(hào)的邏輯運(yùn)算。 信號(hào)放大 :晶體管還可以放大信號(hào),這對
    的頭像 發(fā)表于 12-03 09:46 ?1694次閱讀

    什么是TTL邏輯電路 TTL與CMOS的區(qū)別和優(yōu)缺點(diǎn)

    在數(shù)字電子學(xué)中,TTL和CMOS是兩種基本的邏輯電路技術(shù)。它們各自有著獨(dú)特的特點(diǎn)和應(yīng)用場景。 TTL邏輯電路 TTL(晶體管-晶體管邏輯)是
    的頭像 發(fā)表于 11-18 10:26 ?4074次閱讀

    邏輯電路芯片-組合邏輯電路芯片-時(shí)序邏輯電路芯片

    邏輯電路芯片,簡而言之,是執(zhí)行邏輯運(yùn)算的電子元件集合體,這些邏輯運(yùn)算包括與(AND)、或(OR)、非(NOT)、與非(NAND)、或非(NOR)等基本操作。這些芯片通過集成大量的晶體管
    發(fā)表于 09-30 10:47

    NMOS晶體管和PMOS晶體管的區(qū)別

    NMOS晶體管和PMOS晶體管是兩種常見的金屬氧化物半導(dǎo)體場效應(yīng)晶體管(MOSFET)類型,它們在多個(gè)方面存在顯著的差異。以下將從結(jié)構(gòu)、工作原理、性能特點(diǎn)、應(yīng)用場景等方面詳細(xì)闡述NMOS晶體管
    的頭像 發(fā)表于 09-13 14:10 ?7822次閱讀

    時(shí)序邏輯電路有記憶功能嗎

    時(shí)序邏輯電路確實(shí)具有記憶功能 。這一特性是時(shí)序邏輯電路與組合邏輯電路的本質(zhì)區(qū)別之一。
    的頭像 發(fā)表于 08-29 10:31 ?1596次閱讀

    二極邏輯電路的工作原理

    二極邏輯電路(Diode Logic Circuit)是一種使用晶體二極管作為操作開關(guān)的邏輯電路,它在數(shù)字電子電路中扮演著重要角色。
    的頭像 發(fā)表于 08-27 17:35 ?2056次閱讀

    組合邏輯電路的結(jié)構(gòu)特點(diǎn)是什么?

    組合邏輯電路是一種基本的數(shù)字電路,它由邏輯門組成,用于實(shí)現(xiàn)各種邏輯功能。組合邏輯電路的結(jié)構(gòu)特點(diǎn)主要包括以下幾個(gè)方面: 無記憶功能 :組合
    的頭像 發(fā)表于 08-11 11:14 ?1841次閱讀

    時(shí)序邏輯電路包括什么器件組成

    時(shí)序邏輯電路是一種數(shù)字電路,它根據(jù)輸入信號(hào)和電路內(nèi)部狀態(tài)的變化產(chǎn)生輸出信號(hào)。時(shí)序邏輯電路廣泛應(yīng)用于計(jì)算機(jī)、通信、控制等領(lǐng)域。 一、時(shí)序邏輯電路
    的頭像 發(fā)表于 07-30 15:02 ?2446次閱讀

    邏輯電路與時(shí)序邏輯電路的區(qū)別

    在數(shù)字電子學(xué)中,邏輯電路和時(shí)序邏輯電路是兩種基本的電路類型。它們在處理數(shù)字信號(hào)和實(shí)現(xiàn)數(shù)字系統(tǒng)時(shí)起著關(guān)鍵作用。邏輯電路主要用于實(shí)現(xiàn)基本的邏輯運(yùn)
    的頭像 發(fā)表于 07-30 15:00 ?1613次閱讀

    常用的組合邏輯電路有哪些

    組合邏輯電路是數(shù)字邏輯電路的一種,其特點(diǎn)是輸出只依賴于當(dāng)前的輸入狀態(tài),而與輸入信號(hào)的變化歷史無關(guān)。組合邏輯電路廣泛應(yīng)用于數(shù)字系統(tǒng)中,如計(jì)算機(jī)、通信設(shè)備、控制設(shè)備等。以下是對常用的組合邏輯電路
    的頭像 發(fā)表于 07-30 14:41 ?3657次閱讀

    組合邏輯電路邏輯功能的測試方法

    一、引言 組合邏輯電路是數(shù)字電路中的重要組成部分,它僅由邏輯電路(如與門、或門、非門等)和輸入/輸出端組成,不包含任何存儲(chǔ)元件。組合邏輯電路
    的頭像 發(fā)表于 07-30 14:38 ?2107次閱讀