一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

2022 Sigrity Aurora SPB 17.4 版本更新 I 支持 Clarity 和 PowerSI 引擎直接集成

深圳(耀創(chuàng))電子科技有限公司 ? 2022-08-28 16:15 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

17e7f4ba-256f-11ed-9ade-dac502259ad0.png

Allegro和 Sigrity 軟件最新發(fā)布了一系列的產(chǎn)品更新(SPB17.4 QIR4 release)。我們將通過實(shí)例講解、視頻演示讓您深入了解 Allegro PCB Editor、Allegro System Capture、Allegro Package Designer Plus(本期內(nèi)容)Sigrity Aurora(本期內(nèi)容)、Sigrity SystemSI、Sigrity SystemPI等產(chǎn)品的新功能及用法,助力提升設(shè)計質(zhì)量和設(shè)計效率。


181b8050-256f-11ed-9ade-dac502259ad0.png

Cadence Sigrity Aurora 為 PCB 設(shè)計前、設(shè)計中和布局后提供傳統(tǒng)的信號電源完整性 (SI/PI) 分析,結(jié)合 Cadence Allegro PCB 編輯和布線技術(shù),Sigrity Aurora用戶在設(shè)計初期就可以使用 “What-if” 探索環(huán)境進(jìn)行分析,從而獲得更準(zhǔn)確的設(shè)計約束并減少設(shè)計迭代。

Sigrity Aurora 直接讀寫 Allegro PCB 數(shù)據(jù)庫,可快速準(zhǔn)確地整合設(shè)計和分析結(jié)果。它提供了一個基于 SPICE 仿真器和獲得專利的 Sigrity 嵌入式混合場求解器,用于二維和三維結(jié)構(gòu)提取。同時支持兼顧電源影響(Power-Aware)的 IBIS 模型,如需要還支持晶體管級別的模型。高速信號可以在布局階段中或布局階段后,對比備選方案進(jìn)行研究,以便對所有相關(guān)信號進(jìn)行全面分析。

18373f02-256f-11ed-9ade-dac502259ad0.png

在最新的 SPB 17.4 版本中,Cadence Sigrity Aurora 主要在以下幾個方面對互連建模的仿真功能進(jìn)行了更新:

支持對未布線網(wǎng)絡(luò)的拓?fù)涮崛〖敖#?/strong>支持布線前按照預(yù)拉線曼哈頓長度拓?fù)涮崛?,并進(jìn)行信號互連搭建,進(jìn)行信號完整性仿真分析。

支持 Clarity 3D Solver 和 Sigrity PowerSI 引擎直接集成:在 Aurora 環(huán)境中,可以通過選擇需要提取的網(wǎng)絡(luò)調(diào)用 Clarity3D Solver 和 Sigrity PowerSI 引擎進(jìn)行 S參數(shù) 的仿真建模。

IR Drop 直流電壓降仿真支持自動剪切功能:自動剪切功能,可以加快仿真的速度,針對大型 PCB 的區(qū)域分析及部分電路仿真提升仿真的速度。

新增生成同軸電纜和雙絞線電纜的模型:生成同軸電纜和雙絞線建模,支持框架及及參數(shù)建模和自定義參數(shù)建模的辦法,通過修改編輯支持直接進(jìn)行信號互連拓?fù)浼靶盘柣ミB仿真。

Sigrity Aurora

互連建模仿真亮點(diǎn)——

#2 支持 Clarity 3D Solver 和 Sigrity PowerSI 引擎直接集成

Aurora_TopWbench_SPB17.4 更新之后,Clarity 3D Solver 和 Sigrity PowerSI 引擎直接集成到 Allegro 環(huán)境中,可以通過選擇需要提取的網(wǎng)絡(luò)調(diào)用 Clarity3D Solver 和 Sigrity PowerSI 引擎進(jìn)行 S參數(shù) 的仿真建模。

接下來我們使用一個實(shí)例文件來講解 S參數(shù) 的仿真建模方法。

184aaa06-256f-11ed-9ade-dac502259ad0.png

1?

實(shí)例講解 · 視頻版


建議在WIFI環(huán)境下觀看,并注意調(diào)整音量

2?

實(shí)例講解 · 圖文版

1

在 Analysis Workflows 流程中選擇 Interconnect Model Extraction Workflows 傳輸線提取流程,進(jìn)行S參數(shù)提取。

186a2160-256f-11ed-9ade-dac502259ad0.png

2

Analisis Engine Selection 選擇分析的引擎為 Sigrity PowerSI。

1877269e-256f-11ed-9ade-dac502259ad0.png

3

Component Model Setup 用來設(shè)置元件模型的參數(shù)配置, Set up Default Models 用來配置默認(rèn)的元件模型。Single Ended Pin Use 設(shè)置單端口網(wǎng)絡(luò)引腳設(shè)置, IN 輸入引腳模式設(shè)置, OUT 輸出模型設(shè)置, BI/Other 橋接其他模型設(shè)置。Differential Pin Use 設(shè)置差分端口網(wǎng)絡(luò)引腳設(shè)置,允許瀏覽 IBIS 文件修改輸入、輸出、橋接的 GPIO 引腳模型。

1888ecda-256f-11ed-9ade-dac502259ad0.png

4

支持修改模型,點(diǎn)擊 Browse 瀏覽默認(rèn)的模型文件,點(diǎn)擊 Set Search Path 可以支持設(shè)置 IBIS 的路徑,允許在修改后的 IBIS 路徑下查找新的 IBIS 文件進(jìn)行模型的配置和參數(shù)設(shè)置。

18a91bfe-256f-11ed-9ade-dac502259ad0.png

18b761e6-256f-11ed-9ade-dac502259ad0.png

5

Manage Analysis Model Libraries 用來配置和管理模型庫,允許支持對本地項(xiàng)目庫的修改和編輯管理,也允許調(diào)用 AMM 外部系統(tǒng)庫。能導(dǎo)入 AMM 外部庫,導(dǎo)入庫的清單,打開和管理分析庫文件等。

18d46b4c-256f-11ed-9ade-dac502259ad0.png

6

Launch Analysis Model Manager 用來啟動元件的模型管理器,在模型管理器窗口中,能夠?qū)?xiàng)目庫和外部的庫文件進(jìn)行查閱、編輯、刪除、修改等操作。并且可以分析模型庫中元件的參數(shù),包括電容、電阻、電感、VRM、連接器、封裝、SPICE 模型等。

18dd4f32-256f-11ed-9ade-dac502259ad0.png

7

Asign Models 用來給元件添加賦予模型,在 Analysis Model Management 窗口中可以查看。允許對元件自動生成賦予模型,也支持手動對模型進(jìn)行設(shè)置。允許從 AMM 文件元件的模型管理器選中模型,和調(diào)用 IBIS 模型文件進(jìn)行模型的設(shè)置。

190f57fc-256f-11ed-9ade-dac502259ad0.png

8

選中需要添加模型的元件,然后選擇 Browse Model按鈕,在元件的模型管理器中選取模型文件和對模型參數(shù)進(jìn)行設(shè)置。

191f4aea-256f-11ed-9ade-dac502259ad0.png

9

Reference Net 設(shè)置參考網(wǎng)絡(luò),在例子中該處文件要設(shè)置成 GND 網(wǎng)絡(luò),提取信號網(wǎng)絡(luò)是以 GND 網(wǎng)絡(luò)作為參考進(jìn)行網(wǎng)絡(luò)設(shè)置。

19616f88-256f-11ed-9ade-dac502259ad0.png

10

Select Nets 選取需要分析的網(wǎng)絡(luò),在 Net Selection 中選擇需要分析的網(wǎng)絡(luò),點(diǎn)擊右側(cè)圖標(biāo)按鈕確認(rèn),支持單網(wǎng)絡(luò)和差分網(wǎng)絡(luò)的提取分析。若分析網(wǎng)絡(luò)中存在直流電源網(wǎng)絡(luò)或者 GND 網(wǎng)絡(luò)可以點(diǎn)擊 Excluded DC Nets 按鈕進(jìn)行 DC 直流網(wǎng)絡(luò)的設(shè)置。

196f71d2-256f-11ed-9ade-dac502259ad0.png

11

Set Up Frequencies 設(shè)置仿真提取的頻率參數(shù)等, Sigrity PowerSI 設(shè)置仿真頻率范圍、開始和截至頻率、掃描頻點(diǎn)模式、頻點(diǎn)數(shù)量等。

198545ac-256f-11ed-9ade-dac502259ad0.png

12

Set Up Analysis Options 是分析的可選設(shè)置項(xiàng),Translator 設(shè)置文件轉(zhuǎn)換的參數(shù),Layout 設(shè)置 PCB 的裁切區(qū)域,Simulation 設(shè)置仿真的參數(shù),比如端口、挖空區(qū)域、電氣模型、銅皮和 NET 的選擇以及遠(yuǎn)場結(jié)果。

198deb6c-256f-11ed-9ade-dac502259ad0.png

13

View 3D Geometry 用來預(yù)覽顯示選中分析網(wǎng)絡(luò)的互連通路,可以查看分析網(wǎng)絡(luò)的所在層及網(wǎng)絡(luò)通道的屬性顯示結(jié)果。

19a36f64-256f-11ed-9ade-dac502259ad0.png

14

Set up Computer Resources 設(shè)置計算機(jī)資源,支持多核心的資源調(diào)用,這里可以按照計算機(jī) CPU 的核心數(shù)量來選擇執(zhí)行的資源配置。

19b077fe-256f-11ed-9ade-dac502259ad0.png

15

設(shè)置完成后選擇 Start Extraction 命令可以開始進(jìn)行 S參數(shù) 提取。

19dbe902-256f-11ed-9ade-dac502259ad0.png

16

S參數(shù) 提取完成后軟件會自動打開 BNP Viewer 界面,彈出提取完成的 S參數(shù) 結(jié)果。

19e70cd8-256f-11ed-9ade-dac502259ad0.png

17

報告可以對 S參數(shù) 的結(jié)果進(jìn)行分析,顯示出插損、回?fù)p、串?dāng)_的分析結(jié)果。

19fef848-256f-11ed-9ade-dac502259ad0.png

18

還可以支持 S參數(shù) 的結(jié)果報告,支持 BNP、Touchstone 格式文件保存。

1a0802c6-256f-11ed-9ade-dac502259ad0.png

19

文件保存完成以后,可以看到提取到的參數(shù)文件已經(jīng)保存在硬盤的文件目錄下。

1a2885fa-256f-11ed-9ade-dac502259ad0.png

20

選擇 Launch Topology Explorer 按鈕,可以將已經(jīng)生成的 S參數(shù) 結(jié)果文件,自動加載到 Topology Workbench 拓?fù)浞抡娼缑嬷校⑿纬?BLOCK 圖標(biāo)。

1a2f5a60-256f-11ed-9ade-dac502259ad0.png

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • SPB
    SPB
    +關(guān)注

    關(guān)注

    0

    文章

    27

    瀏覽量

    14146
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    借助Cadence工具簡化PCB設(shè)計流程

    本文中,Priya 和 Gopi 分享了如何使用集成到 Allegro X Design 平臺的 Sigrity X Aurora PCB Analysis 來縮短 PCB 設(shè)計周期,并提供了有關(guān)他們使用該軟件的經(jīng)驗(yàn)的更多見解。
    的頭像 發(fā)表于 07-01 14:34 ?605次閱讀

    統(tǒng)信Windows應(yīng)用兼容引擎V3.3.0更新

    為打破平臺界限,讓應(yīng)用體驗(yàn)無縫銜接,deepin 團(tuán)隊(duì)基于 Wine 技術(shù),推出了“統(tǒng)信 Windows 應(yīng)用兼容引擎”,支持在 deepin 和統(tǒng)信 UOS 系統(tǒng)上直接雙擊運(yùn)行 Windows
    的頭像 發(fā)表于 06-04 13:58 ?358次閱讀

    作為硬件工程師,你用那款PCB 設(shè)計軟件?超全EDA工具整理!

    (HDI)和高速信號設(shè)計。 集成原理圖、布局、仿真工具,電氣檢查功能業(yè)界領(lǐng)先。 優(yōu)點(diǎn): 高性能,適合手機(jī)、主板等復(fù)雜設(shè)計。 支持設(shè)計復(fù)用和變體管理。 缺點(diǎn): 學(xué)習(xí)曲線陡峭,需長期培訓(xùn)。 授權(quán)費(fèi)用昂貴
    發(fā)表于 05-23 13:42

    Cadence SPB OrCAD Allegro24.1安裝包

    Cadence SPB(Silicon Package Board)是一套電子設(shè)計自動化(EDA)軟件套件,主要用于集成電路、封裝和PCB的設(shè)計、仿真和驗(yàn)證。它提供了一整套從設(shè)計到生產(chǎn)的工具,支持
    發(fā)表于 05-22 16:45 ?6次下載

    XCVU080-2FFVB1760的Cadence17.4原理圖求助,謝謝!

    XCVU080-2FFVB1760的Cadence17.4原理圖求助,謝謝!
    發(fā)表于 03-31 20:14

    GPU-Z迎來2.62 版本更新發(fā)布

    近日,GPU-Z 迎來了 2.62 版本更新發(fā)布。此次更新,主要是為了適配英偉達(dá)最新推出的 RTX 50 系列顯卡,為用戶提供更全面、準(zhǔn)確的硬件信息。 在新發(fā)布的 2.62 版本中,
    的頭像 發(fā)表于 02-05 15:33 ?644次閱讀

    時隔7年的大版本更新,HDMI 2.2有哪些變化?

    ? 電子發(fā)燒友網(wǎng)報道(文/梁浩斌)HDMI終于更新2.2版本規(guī)范了!HDMI Forum(HDMI管理委員會)在CES 2025上發(fā)布了HDMI 規(guī)范2.2版本,距離HDMI 2.1版本
    的頭像 發(fā)表于 01-20 09:09 ?2921次閱讀
    時隔7年的大<b class='flag-5'>版本</b><b class='flag-5'>更新</b>,HDMI 2.2有哪些變化?

    AN-840: 通過I2C接口更新代碼

    電子發(fā)燒友網(wǎng)站提供《AN-840: 通過I2C接口更新代碼.pdf》資料免費(fèi)下載
    發(fā)表于 01-15 16:04 ?0次下載
    AN-840: 通過<b class='flag-5'>I</b>2C接口<b class='flag-5'>更新</b>代碼

    【米爾-Xilinx XC7A100T FPGA開發(fā)板試用】+04.SFP之Aurora測試(zmj)

    的兩個SFP接口通過“光模塊+光纖”實(shí)現(xiàn)回環(huán)連接,燒錄bitstream程序進(jìn)行Aurora測試。 3.1正常測試 先強(qiáng)制觸發(fā)ILA,Error計數(shù)器(gt0_error_count_i)的值為0x00
    發(fā)表于 11-14 21:29

    SOLIDWORKS 2025版本使用了全新的渲染引擎

    的革新,其中顯著的變化莫過于其全新引入的渲染引擎。這一革命性的技術(shù)更新,不僅大幅提升了渲染的質(zhì)量和速度,更讓設(shè)計師們能夠以有效作出令人驚艷的視覺效果。
    的頭像 發(fā)表于 10-14 15:42 ?942次閱讀

    直接I/O庫

    電子發(fā)燒友網(wǎng)站提供《直接I/O庫.pdf》資料免費(fèi)下載
    發(fā)表于 10-14 10:55 ?0次下載
    <b class='flag-5'>直接</b><b class='flag-5'>I</b>/O庫

    Allegro X 23.11 版本更新 I PCB 設(shè)計:梯形布線的分析性能提升

    基于AllegroX23.11版本更新,我們將通過實(shí)例講解、視頻演示讓您深入了解AllegroXSystemCapture、AllegroXPCBDesigner、AllegroXPulse產(chǎn)品
    的頭像 發(fā)表于 08-10 08:12 ?1456次閱讀
    Allegro X 23.11 <b class='flag-5'>版本</b><b class='flag-5'>更新</b> <b class='flag-5'>I</b> PCB 設(shè)計:梯形布線的分析性能提升

    【2K0300先鋒板】【v1.0.241021版本】BSP 更新,歡迎更新使用

    修改u-boot的環(huán)境變量, 否則會無法正常引導(dǎo)系統(tǒng)(需要修改環(huán)境變量)。 建議更新固件到新的版本。 1.u-boot: 1)支持單獨(dú)燒錄的dtb文件 2)默認(rèn)支持 7\'LCD(10
    發(fā)表于 08-05 19:09

    Allegro X 23.11 版本更新 I PCB 設(shè)計:與器件關(guān)聯(lián)的動態(tài)禁布區(qū)

    基于AllegroX23.11版本更新,我們將通過實(shí)例講解、視頻演示讓您深入了解AllegroXSystemCapture、AllegroXPCBDesigner、AllegroXPulse產(chǎn)品
    的頭像 發(fā)表于 08-03 08:12 ?1189次閱讀
    Allegro X 23.11 <b class='flag-5'>版本</b><b class='flag-5'>更新</b> <b class='flag-5'>I</b> PCB 設(shè)計:與器件關(guān)聯(lián)的動態(tài)禁布區(qū)

    Allegro X 23.11 版本更新 I PCB 設(shè)計:圖紙打印和時序調(diào)整

    基于AllegroX23.11版本更新,我們將通過實(shí)例講解、視頻演示讓您深入了解AllegroXSystemCapture、AllegroXPCBDesigner、AllegroXPulse產(chǎn)品
    的頭像 發(fā)表于 07-27 08:12 ?1098次閱讀
    Allegro X 23.11 <b class='flag-5'>版本</b><b class='flag-5'>更新</b> <b class='flag-5'>I</b> PCB 設(shè)計:圖紙打印和時序調(diào)整