一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

【世說設(shè)計(jì)】LDO的運(yùn)行困境:低裕量和最小負(fù)載

Excelpoint世健 ? 2022-11-02 09:34 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

01LDO裕量及其對(duì)輸出噪聲和PSRR 的影響

基于深亞微米工藝的最新千兆級(jí)模擬電路對(duì)電源電壓的要求越來越低,在有些情況下,還不到1 V。這些高頻電路往往需要較大的供電電流,因此,可能在散熱方面存在困難。設(shè)計(jì)目標(biāo)之一是使功耗降至電路性能絕對(duì)需要的水平。

開關(guān)模式DC-DC轉(zhuǎn)換器是高效的電源,有些器件效率可超過95%,但其代價(jià)是電源噪聲,通常在較寬帶寬范圍內(nèi)都存在噪聲問題。通常用低壓差線性調(diào)節(jié)器(LDO)清除供電軌中的噪聲,但也需要,在功耗和增加的系統(tǒng)熱負(fù)荷之間做出權(quán)衡。為了緩解這些問題,使用LDO 時(shí),可使輸入和輸出電壓之間在較小的壓差(裕量電壓)本文旨在討論低裕量電壓對(duì)電源抑制和總輸出噪聲的影響。

02LDO電源抑制與裕量

LDO 電源抑制比(PSRR)與裕量電壓相關(guān)——裕量電壓指輸入與輸出電壓之差。對(duì)于固定裕量電壓,PSRR隨著負(fù)載電流的提高而降低,大負(fù)載電流和小裕量電壓條件下尤其如此。圖1所示為ADM7160超低噪聲、2.5V線性調(diào)節(jié)器在200mA 負(fù)載電流和200mV、300mV、500mV 和1V 裕量電壓條件下的PSRR。隨著裕量電壓的減小,PSRR也會(huì)減小,壓差可能變得非常大。例如,在100kHz下,裕量電壓從1V 變?yōu)?00 mV,結(jié)果將使PSRR減少5dB。然而,裕量電壓的較小變化,從500mV 變?yōu)?00mV,結(jié)果會(huì)導(dǎo)致PSRR下降18dB 以上。

5db5d4b6-5789-11ed-b116-dac502259ad0.png

圖1. ADM7160 PSRR與裕量

圖2 顯示了LDO 的框圖。隨著負(fù)載電流的增加,PMOS 調(diào)整元件的增益會(huì)減小,它脫離飽和狀態(tài),進(jìn)入三極工作區(qū)。結(jié)果使總環(huán)路增益減小,導(dǎo)致PSRR下降。裕量電壓越小,增益降幅越大。隨著裕量電壓繼續(xù)減小到一個(gè)點(diǎn),此時(shí),控制環(huán)路的增 益降至1,PSRR降至0dB。

導(dǎo)致環(huán)路增益減小的另一個(gè)因素是通路中元件的電阻,包括FET的導(dǎo)通電阻、片內(nèi)互連電阻和焊線電阻??梢愿鶕?jù)壓差推算出該電阻。例如,采用WLCSP封裝的ADM7160在200mA下的最大壓差為200mV。利用歐姆定律,調(diào)整元件的電阻約為1Ω,可以把調(diào)整元件近似地當(dāng)作固定電阻與可變電阻之和。

流過該電阻的負(fù)載電流導(dǎo)致的壓差減去FET的漏極源極工作電壓。例如,在1 Ω FET條件下,200 mA的負(fù)載電流會(huì)使漏極源極電壓下降200 mV。在估算裕量為500 mV或1 V 的LDO的PSRR 時(shí),必須考慮調(diào)整元件上的壓差,因?yàn)檎{(diào)整FET的工作電壓實(shí)際上只有300 mV或800 mV。

5dbf53c4-5789-11ed-b116-dac502259ad0.png

5e24ed06-5789-11ed-b116-dac502259ad0.png

圖2. 低壓差調(diào)節(jié)器的框圖

03容差對(duì)LDO裕量的影響

客戶通常要求應(yīng)用工程師幫助他們選擇合適的LDO,以便在負(fù)載電流Z 條件下從輸入電壓Y產(chǎn)生低噪聲電壓X,但在設(shè)置這些參數(shù)時(shí),往往忽略了輸入和輸出電壓容差這個(gè)因素。隨著裕量電壓值變得越來越小,輸入和輸出電壓的容差可能對(duì)工作條件造成巨大的影響。輸入和輸出電壓的最差條件容差始終會(huì)導(dǎo) 致裕量電壓下降。例如,最差條件下的輸出電壓可能高1.5%,輸入電壓可能低3%。當(dāng)通過一個(gè)3.8 V源驅(qū)動(dòng)3.3 V的調(diào)節(jié)器時(shí),最差條件裕量電壓為336.5 mV,遠(yuǎn)低于預(yù)期值500 mV。在最差條件負(fù)載電流為200 mA的情況下,調(diào)整FET 的漏極源極電壓只有136.5 mV。在這種情況,ADM7160 PSRR可能遠(yuǎn)遠(yuǎn)低于標(biāo)稱值55 dB(10 mA時(shí))。

04壓差模式下的LDO的PSRR

客戶經(jīng)常會(huì)就LDO在壓差模式下的PSRR請(qǐng)教應(yīng)用工程師。開始時(shí),這似乎是個(gè)合理的問題,但只要看看簡(jiǎn)化的框圖,就知道這個(gè)問題毫無意義。當(dāng)LDO工作于壓差模式時(shí),調(diào)整FET 的可變電阻部分為零,輸出電壓等于輸入電壓與通過調(diào)整FET 的RDSON的負(fù)載電流導(dǎo)致的壓降之差。LDO不進(jìn)行調(diào)節(jié),而且沒有增益來抑制輸入端的噪聲;只是充當(dāng)一個(gè)電阻。FET的RDSON與輸出電容一起形成一個(gè)RC濾波器,提供少量殘余PSRR,但一個(gè)簡(jiǎn)單的電阻或鐵氧體磁珠即可完成同一任務(wù),而且更加經(jīng)濟(jì)高效。

05在低裕量工作模式下維持性能

在低裕量工作模式下,需要考慮裕量電壓對(duì)PSRR的影響,否則,會(huì)導(dǎo)致輸出電壓噪聲水平高于預(yù)期。如圖3 所示的PSRR與裕量電壓關(guān)系曲線通??稍跀?shù)據(jù)手冊(cè)中找到,而且可以用來確定給定條件下可以實(shí)現(xiàn)的噪聲抑制量。

5e2d4758-5789-11ed-b116-dac502259ad0.png

圖3. PSRR與裕量電壓的關(guān)系

然而,有時(shí)候,通過展示LDO的PSRR如何有效濾除源電壓中的噪聲,可以更加容易地看到這種信息的利用價(jià)值。下面的曲線圖展示了LDO在不同裕量電壓下時(shí),對(duì)總輸出噪聲的影響。

圖4 展示的是2.5 V ADM7160在500 mV裕量和100 mA負(fù)載條件下,相對(duì)于E3631A臺(tái)式電源的輸出噪聲,該臺(tái)式電源在20 Hz至20 MHz范圍內(nèi)的額定噪聲低于350 μV-rms。1 kHz以下的許多雜散為與60 Hz線路頻率整流相關(guān)的諧波。10kHz以上的寬雜散來自產(chǎn)生最終輸出電壓的DC-DC轉(zhuǎn)換器。1 MHz以上的雜散源于環(huán)境中與電源噪聲不相關(guān)的RF 源。在10Hz至100kHz范圍內(nèi),這些測(cè)試所用電源的實(shí)測(cè)噪聲為56 μVrms,含雜散為104μV。LDO抑制電源上的所有噪聲,輸出噪聲約為9 μV-rms。

5e99b58c-5789-11ed-b116-dac502259ad0.png

圖4. ADM7160噪聲頻譜密度(裕量為500 mV)

當(dāng)裕量電壓降至200 mV時(shí),隨著高頻PSRR接近0 dB,100 kHz以上的噪聲雜散開始穿過噪底。噪聲略升至10.8 μV rms。隨著裕量降至150 mV,整流諧波開始影響輸出噪聲,后者升至12μVrms。在大約250 kHz 處出現(xiàn)幅度適中的峰值,因而盡管總噪聲的增加量并不大,但敏感電路也可能受到不利影響。隨著裕量電壓進(jìn)一步下降,性能受到影響,與整流相關(guān)的雜散開始在噪聲頻譜中顯現(xiàn)出來。圖5所示為100-mV裕量條件下的輸出。噪聲已上升至12.5 μV rms。諧波所含能量極少,因此,雜散噪聲只是略有增加,為12.7 μV rms。

5ea5a202-5789-11ed-b116-dac502259ad0.png

圖5. ADM7160噪聲頻譜密度(裕量為100 mV)

當(dāng)裕量為75 mV時(shí),輸出噪聲受到嚴(yán)重影響,整流諧波出現(xiàn)在整個(gè)頻譜中。Rms噪聲升至18 μV rms,噪聲與雜散之和升至27μV rms。超過~200 kHz范圍的噪聲被衰減,因?yàn)長(zhǎng)DO環(huán)路無增益,充當(dāng)一個(gè)無源RC濾波器。當(dāng)裕量為65 mV時(shí),ADM7160采用壓差工作模式。如圖6 所示,ADM7160的輸出電壓噪聲實(shí)際上與輸入噪聲相同。現(xiàn)在,rms噪聲為53 μVrms,噪聲與雜散之和為109 μV rms。超過~100 kHz 范圍的噪聲被衰減,因?yàn)長(zhǎng)DO充當(dāng)一個(gè)無源RC 濾波器。

5ecb4656-5789-11ed-b116-dac502259ad0.png

圖6. ADM7160在壓差模式下的噪聲頻譜密度

06高PSRR、超低噪聲LDO

如ADM7150超低噪聲、高PSRR調(diào)節(jié)器一類的新型LDO實(shí)際上級(jí)聯(lián)了兩個(gè)LDO,因此,結(jié)果得到的PSRR約為各個(gè)級(jí)之和。這些LDO要求略高的裕量電壓,但能夠在1 MHz條件下實(shí)現(xiàn)超過60 dB的PSRR,較低頻率下,PSRR可以遠(yuǎn)超100 dB。

圖7 所示為一個(gè)5 V的ADM7150的噪聲頻譜密度,其負(fù)載電流為500 mA,裕量為800 mV。10 Hz至100 kHz范圍內(nèi),輸出噪聲為2.2 μV rms。隨著裕量降至600 mV,整流諧波開始顯現(xiàn),但當(dāng)輸出噪聲升至2.3 μV rms時(shí),其對(duì)噪聲的影響很小。

5ed2c2f0-5789-11ed-b116-dac502259ad0.png

圖7. ADM7150噪聲頻譜密度(裕量為800 mV)

當(dāng)裕量為500 mV時(shí),可在12 kHz處明顯看到整流諧波和峰值,如圖8所示。輸出電壓噪聲升至3.9 μV rms。

5ed7d470-5789-11ed-b116-dac502259ad0.png

圖8. ADM7150 噪聲頻譜密度(裕量為500 mV)

當(dāng)裕量為350 mV時(shí),LDO采用壓差工作模式。此時(shí),LDO再也不能調(diào)節(jié)輸出電壓,充當(dāng)一個(gè)電阻,輸出噪聲升至近76 μV rms,如圖9所示。只有FET的RDSON和輸出端的電容形成的極點(diǎn)衰減輸入噪聲。

5edda3e6-5789-11ed-b116-dac502259ad0.png

圖9. ADM7150在壓差模式下的噪聲頻譜密度

07結(jié)論

現(xiàn)代LDO越來越多地用于清除供電軌中的噪聲,這些供電軌通常通過可以在較寬頻譜下產(chǎn)生噪聲的開關(guān)調(diào)節(jié)器實(shí)現(xiàn)。開關(guān)調(diào)節(jié)器以超高的效率形成這些電壓軌,但本身耗能的LDO既會(huì)減少噪聲,也會(huì)導(dǎo)致效率下降。因此,應(yīng)盡量降低LDO的工作裕量電壓。

如前所述,LDO的PSRR為負(fù)載電流和裕量電壓的函數(shù),會(huì)隨負(fù)載電流的增加或裕量電壓的減少而減少,因?yàn)椋谡{(diào)整管的工作點(diǎn)從飽和工作區(qū)移至三極工作區(qū)時(shí),環(huán)路增益會(huì)下降。

通過考慮輸入源噪聲特性、PSRR 和最差條件容差,設(shè)計(jì)師可以優(yōu)化功耗和輸出噪聲,為敏感型模擬電路打造出高效的低噪聲 電源。

在裕量電壓超低的條件下,輸入和輸出電壓的最差條件容差可能對(duì)PSRR形成影響。在設(shè)計(jì)時(shí)充分考慮最差條件容差可以確保可靠的設(shè)計(jì),否則設(shè)計(jì)的具有較低的PSRR的電源解決方案,其總噪聲也會(huì)高于預(yù)期。

原文轉(zhuǎn)自亞德諾半導(dǎo)體

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • ldo
    ldo
    +關(guān)注

    關(guān)注

    35

    文章

    2308

    瀏覽量

    156176
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    TLV743P 具有使能功能的 300mA Iq 低壓差 (LDO) 穩(wěn)壓器數(shù)據(jù)手冊(cè)

    TLV743P 低壓差線性穩(wěn)壓器 (LDO) 是一款超小型、靜態(tài)電流 LDO,可提供 300 mA 電流,具有良好的線路和負(fù)載瞬態(tài)性能。該器件的典型精度為 1%。 該TLV74
    的頭像 發(fā)表于 03-03 10:38 ?560次閱讀
    TLV743P 具有使能功能的 300mA <b class='flag-5'>低</b> Iq 低壓差 (<b class='flag-5'>LDO</b>) 穩(wěn)壓器數(shù)據(jù)手冊(cè)

    TPS784-Q1 具有高精度和啟用功能的汽車類 300mA、 IQ、高 PSRR、LDO 穩(wěn)壓器數(shù)據(jù)手冊(cè)

    TPS784-Q1 超低壓差穩(wěn)壓器 (LDO) 是一款小型、靜態(tài)電流 LDO,可提供 300mA 電流,具有出色的線路和負(fù)載瞬態(tài)性能。
    的頭像 發(fā)表于 02-28 09:13 ?385次閱讀
    TPS784-Q1 具有高精度和啟用功能的汽車類 300mA、<b class='flag-5'>低</b> IQ、高 PSRR、<b class='flag-5'>LDO</b> 穩(wěn)壓器數(shù)據(jù)手冊(cè)

    數(shù)據(jù)手冊(cè)#TLV709系列 電源電流為 3.2μA 的 150mA 30V 低壓差 (LDO) 線性穩(wěn)壓器

    TLV709 低壓差 (LDO) 線性穩(wěn)壓器是一款靜態(tài)電流器件。該器件采用小型化封裝,具有寬輸入電壓范圍和低功耗運(yùn)行等優(yōu)點(diǎn)。TLV709 經(jīng)過優(yōu)化,可為電池供電應(yīng)用的微控制器和其他
    的頭像 發(fā)表于 02-27 10:39 ?504次閱讀
    數(shù)據(jù)手冊(cè)#TLV709系列 電源電流為 3.2μA 的 150mA 30V 低壓差 (<b class='flag-5'>LDO</b>) 線性穩(wěn)壓器

    Nexperia全新推出高精度和超低靜態(tài)電流的汽車級(jí)LDO系列

    可直接連接汽車電池。 這些LDO采用熱優(yōu)化設(shè)計(jì),在冷啟動(dòng)條件下,也能夠?yàn)樾畔蕵废到y(tǒng)、ADAS、遠(yuǎn)程信息處理及照明系統(tǒng)等汽車應(yīng)用中的紋波敏感負(fù)載提供穩(wěn)定電壓源。帶輸出跟隨功能的LDO具有出色的輸出保護(hù)
    發(fā)表于 02-26 11:01

    LDO應(yīng)用于無線設(shè)備的優(yōu)勢(shì) LDO技術(shù)發(fā)展趨勢(shì)分析

    的射頻(RF)電路尤為重要,因?yàn)樗鼈儗?duì)噪聲非常敏感。 良好的負(fù)載調(diào)節(jié)能力 :LDO能夠提供穩(wěn)定的輸出電壓,即使負(fù)載電流發(fā)生變化,這有助于無線設(shè)備在不同工作狀態(tài)下保持性能。 簡(jiǎn)單的外圍電路 :L
    的頭像 發(fā)表于 12-13 09:22 ?981次閱讀

    LDO電路設(shè)計(jì)中的注意事項(xiàng) LDO和線性穩(wěn)壓器哪個(gè)更好

    負(fù)載調(diào)整率是指當(dāng)負(fù)載電流變化時(shí)輸出電壓的變化,需要根據(jù)應(yīng)用選擇合適的負(fù)載調(diào)整率。 電源抑制比(PSRR) :PSRR是衡量LDO抑制輸
    的頭像 發(fā)表于 12-13 09:10 ?991次閱讀

    LDO與DC/DC的比較

    。 01、LDO介紹 LDO是低壓降的意思,這有一段說明:低壓降(LDO)線性穩(wěn)壓器的成本,噪音,靜態(tài)電流小,這些是它的突出優(yōu)點(diǎn)。它需要
    的頭像 發(fā)表于 11-21 16:43 ?866次閱讀

    如何合理設(shè)計(jì)LDO電路?LDO電路基本原理

    LDO電路設(shè)計(jì)是一項(xiàng)復(fù)雜而又關(guān)鍵的任務(wù)。在設(shè)計(jì)過程中,需要充分考慮輸入電壓范圍、輸出電壓、負(fù)載電流、壓差、穩(wěn)定性、噪聲和保護(hù)功能等因素,選擇合適的LDO芯片,并進(jìn)行合理的反饋網(wǎng)絡(luò)設(shè)計(jì)、電容和電感選擇
    的頭像 發(fā)表于 10-15 13:31 ?1814次閱讀
    如何合理設(shè)計(jì)<b class='flag-5'>LDO</b>電路?<b class='flag-5'>LDO</b>電路基本原理

    TAS3204功率運(yùn)行

    電子發(fā)燒友網(wǎng)站提供《TAS3204功率運(yùn)行.pdf》資料免費(fèi)下載
    發(fā)表于 09-30 11:43 ?0次下載
    TAS3204<b class='flag-5'>低</b>功率<b class='flag-5'>運(yùn)行</b>

    LDO線性電源轉(zhuǎn)換芯片-LDO14005

    、LDO14005靜態(tài)電流,僅8uA;14002靜態(tài)電流,在2uA以下。電流驅(qū)動(dòng)能力在150MA,全功率在0.6~0.8W,有過溫保護(hù)。 3、電源抑制比 70dB 4、同等條件下,瞬態(tài)響應(yīng)比許多
    發(fā)表于 09-29 15:38

    LDO穩(wěn)壓器的負(fù)載瞬態(tài)響應(yīng)特性

    LDO(Low-Dropout Regulator)穩(wěn)壓器的負(fù)載瞬態(tài)響應(yīng)特性是指當(dāng)負(fù)載電流突然變化時(shí),LDO穩(wěn)壓器能夠快速響應(yīng)并調(diào)整其輸出電壓以保持穩(wěn)定的性能。這一特性對(duì)于確保電子系統(tǒng)
    的頭像 發(fā)表于 09-11 14:15 ?3001次閱讀

    LDO的輸出電流和負(fù)載電流有什么區(qū)別

    在探討LDO(Low Dropout Regulator,低壓差線性穩(wěn)壓器)的輸出電流和負(fù)載電流之間的區(qū)別時(shí),我們需要明確這兩個(gè)概念在電路中的具體含義和作用。
    的頭像 發(fā)表于 09-11 10:52 ?2255次閱讀

    請(qǐng)教如何測(cè)試OP放大器的相位?

    請(qǐng)教如何測(cè)試OP放大器的相位。定義為在開環(huán)的情況下0DB所對(duì)應(yīng)的DEG與180的差。但是也有看到提到閉環(huán)情況下測(cè)試。
    發(fā)表于 08-16 15:12

    請(qǐng)問相位度怎么看?

    在穩(wěn)定性分析中,相位要求大于45°。請(qǐng)問上圖中的環(huán)路增益曲線的相位是68.59°還是(180°-68.59°)?
    發(fā)表于 08-08 06:30

    電源輸入電壓范圍太小導(dǎo)致的設(shè)備運(yùn)行故障

    電源輸入電壓范圍太小導(dǎo)致的設(shè)備運(yùn)行故障某設(shè)備批量生產(chǎn)并銷售后,在某個(gè)客戶處多臺(tái)設(shè)備出現(xiàn)故障。調(diào)試發(fā)現(xiàn),故障發(fā)生的共同原因是單板上的一顆電源芯片損壞。多臺(tái)損壞的單板中,有的表現(xiàn)為輸入電壓引腳和接地
    的頭像 發(fā)表于 07-11 08:17 ?2000次閱讀
    電源輸入電壓范圍<b class='flag-5'>裕</b><b class='flag-5'>量</b>太小導(dǎo)致的設(shè)備<b class='flag-5'>運(yùn)行</b>故障