一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

FPGA設計如何最優(yōu)化

FPGA快樂學習 ? 來源:FPGA快樂學習 ? 2023-06-25 15:46 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

這是筆者去年某個時間節(jié)點的感悟,由于工作繁忙,寫完后擱置一邊了。而對于“設計最優(yōu)化”這個議題,筆者也一直深感功力不夠,不敢多做闡釋。但是,不管怎樣,若能每隔幾年都好好做些反思回顧,讓自己對“設計最優(yōu)化”的認知再做一些提升,也算是給當下的自己一個“設計最優(yōu)化”吧。基于此,把去年的文章略作梳理,分享給大家。

之所以想寫點什么,是基于近期的一些工作觸動。兩年前,由于公司人力資源的需要,筆者從當時基本穩(wěn)定的FPGA設計中抽出身來,大部分的精力投入到了產品的算法開發(fā)中。而在那個當兒,正好做了一個算法的FPGA實現評估,整個設計,包括代碼、仿真基本做完了。在當時,目標是用有限的FPGA資源實現一個復雜的圖像處理算法,可以說是絞盡腦汁做了很多實際的FPGA設計優(yōu)化。

時過境遷,經過兩年算法的學習研究和工程實踐后,基于系統(tǒng)最優(yōu)化的一些考慮,又重新回到原點,需要再次評估和實現當年那個圖像處理算法的FPGA版本。而當重新審查當年的那些設計代碼時,忽然感受到當時一些設計細節(jié)做得尤為精妙,雖然大多數方法其實是一些經典的通用的優(yōu)化方法——用加法和流水線設計減少乘法器數量;用移位比較以及流水線的方式定制化一個資源占用率極低的除法器;用查找表實現指數運算;甚至嘗試過自己實現開根號的邏輯源碼……當然,我并不是覺得這些設計已經登峰造極,做到設計最佳了。反而,讓我重新思考FPGA的設計最優(yōu)化問題。做算法的經歷,讓我感受到了CPU的強大算力;但是一些實時應用場景下,又讓我感受到了CPU在面對一個復雜和大計算量的算法時的力不從心。做FPGA的經歷,讓我即便是在寫著跑在CPU上的代碼,也處心積慮的考慮速度性能問題——能用加法或移位就絕不用乘法、能用乘法就絕不用除法、能查表的就絕不直接進行指數或根號等復雜的運算……總而言之,不做一次多余的或不必要的復雜的運算。

對于FPGA的工程實現而言,設計本身并沒有絕對的最優(yōu)化。對于一些沒有實用性要求的研究或評估,對于FPGA的器件資源、實時的速度性能或許不會太在意。但是對于必須產品化的工程實現來說,目標通常是在FPGA器件的資源有限制、吞吐量有要求的情況下完成既定功能。FPGA的資源,通常包括FPGA內部的邏輯資源、乘法器資源、片內存儲器資源、布局布線資源以及其它諸如時鐘、高速接口等專用資源。FPGA的數據吞吐量,通常表現為FPGA在單位時間內的平均處理能力或瞬時最大處理能力,這可能涉及FPGA片內或片外存儲器的讀寫訪問速度、滿足必須的并行運算處理所需的資源可用性、達到設計目標的最低FPGA時鐘頻率的時序性能等。

由此看來,FPGA的設計最優(yōu)化,并不意味著最高的絕對精度、最快的處理速度或最大的數據吞吐量,也不意味著最高的資源利用率或最低的實現資源……純粹的研究或評估,或許可以只關注某一方面的最佳性能;但對于FPGA的產品實現而言,在眾多的限制條件下,各方面性能達到一個動態(tài)平衡,讓我們的目標FPGA器件物盡其用,或許才是我們這些務實的工程師所追求的“最優(yōu)化設計”。
責任編輯:彭菁

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯系本站處理。 舉報投訴
  • FPGA設計
    +關注

    關注

    9

    文章

    428

    瀏覽量

    27247
  • 存儲器
    +關注

    關注

    38

    文章

    7643

    瀏覽量

    166817
  • 圖像處理
    +關注

    關注

    27

    文章

    1326

    瀏覽量

    57873

原文標題:設計最優(yōu)化

文章出處:【微信號:FPGA快樂學習,微信公眾號:FPGA快樂學習】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    氮化鎵電源芯片U8722CAS打嗝模式實現噪音和紋波最優(yōu)化

    氮化鎵電源芯片U8722CAS打嗝模式實現噪音和紋波最優(yōu)化打嗝模式本質為電源保護機制(如短路保護),優(yōu)化需在保障可靠性的前提下進行。高頻噪聲問題需協同芯片設計、封裝工藝及PCB布局綜合解決。氮化鎵
    的頭像 發(fā)表于 06-12 15:46 ?255次閱讀
    氮化鎵電源芯片U8722CAS打嗝模式實現噪音和紋波<b class='flag-5'>最優(yōu)化</b>

    Microchip發(fā)布PolarFire Core FPGA和SoC產品

    當前市場中,物料清單(BOM)成本持續(xù)攀升,開發(fā)者需在性能和預算間實現優(yōu)化。鑒于中端FPGA市場很大一部分無需集成串行收發(fā)器,Microchip Technology Inc.(微芯科技公司)正式發(fā)布PolarFire Core現場可編程門陣列(
    的頭像 發(fā)表于 05-23 14:02 ?419次閱讀

    利用ADI μModule穩(wěn)壓器優(yōu)化FPGA電源設計

    數據中心、圖像處理和通信設備中使用的 FPGA 性能正在迅速提高,市場上也在不斷推出新設備。因此需要為 FPGA 提供低壓和大電流電源,而且設計難度也在增加。在此背景下,模塊型電源集成電路備受關注
    的頭像 發(fā)表于 05-23 10:22 ?482次閱讀
    利用ADI μModule穩(wěn)壓器<b class='flag-5'>優(yōu)化</b><b class='flag-5'>FPGA</b>電源設計

    VirtualLab Fusion應用:參數優(yōu)化文檔介紹

    的環(huán)境中。另一方面,過高的溫度值將增加“跳出”已檢測到的全局最小值的周圍的可能性。 *這種全局優(yōu)化算法的名稱及其參數類似于冶金退火,如果選擇明智的冷卻過程,退火過程將達到接近最優(yōu)的低能狀態(tài)。 **它通常會
    發(fā)表于 02-28 08:44

    如何優(yōu)化BP神經網絡的學習率

    訓練過程中發(fā)生震蕩,甚至無法收斂到最優(yōu)解;而過小的學習率則會使模型收斂速度緩慢,容易陷入局部最優(yōu)解。因此,正確設置和調整學習率對于訓練高效、準確的神經網絡模型至關重要。 二、學習率優(yōu)化算法 梯度下降法及其變種 : 標準梯
    的頭像 發(fā)表于 02-12 15:51 ?863次閱讀

    如何優(yōu)化 CPLD 性能

    CPLD(復雜可編程邏輯器件)是一種介于簡單PLD(可編程邏輯器件)和FPGA(現場可編程門陣列)之間的可編程邏輯器件。它們通常用于實現中等復雜度的數字電路設計。優(yōu)化CPLD性能可以通過以下幾個方面
    的頭像 發(fā)表于 01-23 10:03 ?524次閱讀

    FPGA在AI方面有哪些應用

    提供了強有力的支持。 一、FPGA 在深度學習中的應用 深度學習是 AI 的重要分支,涉及海量的數據運算。FPGA 能夠針對深度學習算法中的卷積、池化等核心運算進行硬件加速優(yōu)化。例如,在圖像識別任務中,將卷積神經網絡部署到
    的頭像 發(fā)表于 01-06 17:37 ?1330次閱讀

    自動排產系統(tǒng):如何實現生產計劃優(yōu)化的關鍵策略

    自動排產系統(tǒng)通過集成和分析數據、考慮多種約束條件制定最優(yōu)計劃、實時監(jiān)控和調整生產計劃、優(yōu)化資源配置和利用以及提高生產效率和響應速度等方式來實現生產計劃優(yōu)化。這些優(yōu)化措施不僅提高了企業(yè)的
    的頭像 發(fā)表于 12-20 09:11 ?838次閱讀
    自動排產系統(tǒng):如何實現生產計劃<b class='flag-5'>優(yōu)化</b>的關鍵策略

    FPGA與ASIC的區(qū)別 FPGA性能優(yōu)化技巧

    FPGA與ASIC的區(qū)別 FPGA(現場可編程門陣列)和ASIC(專用集成電路)是兩種不同的集成電路技術,它們在多個方面存在顯著的區(qū)別: FPGA ASIC 基本定義 由通用的邏輯單元組成,可以通過
    的頭像 發(fā)表于 12-02 09:51 ?962次閱讀

    如何優(yōu)化FPGA設計的性能

    優(yōu)化FPGA(現場可編程門陣列)設計的性能是一個復雜而多維的任務,涉及多個方面和步驟。以下是一些關鍵的優(yōu)化策略: 一、明確性能指標 確定需求 :首先,需要明確FPGA設計的性能指標,包
    的頭像 發(fā)表于 10-25 09:23 ?931次閱讀

    FPGA應用于人工智能的趨勢

    高速和低功耗 : FPGA通過優(yōu)化硬件結構和算法實現,能夠在處理復雜的人工智能任務時保持高速和低功耗,這對于資源有限的嵌入式系統(tǒng)和移動設備尤為重要。 靈活性 : FPGA的可編程性使得它能夠根據特定的需求進行定制化設計,適應不
    的頭像 發(fā)表于 10-25 09:20 ?1931次閱讀

    FPGA做深度學習能走多遠?

    的發(fā)展前景較為廣闊,但也面臨一些挑戰(zhàn)。以下是一些關于 FPGA 在深度學習中應用前景的觀點,僅供參考: ? 優(yōu)勢方面: ? 高度定制化的計算架構:FPGA 可以根據深度學習算法的特殊需求進行優(yōu)化,例如
    發(fā)表于 09-27 20:53

    25G/28G重定時器與轉接驅動器在常見應用中的最優(yōu)化實現

    電子發(fā)燒友網站提供《25G/28G重定時器與轉接驅動器在常見應用中的最優(yōu)化實現.pdf》資料免費下載
    發(fā)表于 09-06 11:26 ?0次下載
    25G/28G重定時器與轉接驅動器在常見應用中的<b class='flag-5'>最優(yōu)化</b>實現

    FPGA如何消除時鐘抖動

    FPGA(現場可編程門陣列)設計中,消除時鐘抖動是一個關鍵任務,因為時鐘抖動會直接影響系統(tǒng)的時序性能、穩(wěn)定性和可靠性。以下將詳細闡述FPGA中消除時鐘抖動的多種方法,這些方法涵蓋了從硬件設計到軟件優(yōu)化的各個方面。
    的頭像 發(fā)表于 08-19 17:58 ?2669次閱讀

    優(yōu)化 FPGA HLS 設計

    優(yōu)化 FPGA HLS 設計 用工具用 C 生成 RTL 的代碼基本不可讀。以下是如何在不更改任何 RTL 的情況下提高設計性能。 介紹 高級設計能夠以簡潔的方式捕獲設計,從而
    發(fā)表于 08-16 19:56