一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線(xiàn)課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

如何保證差分線(xiàn)的長(zhǎng)度和寬度一致?

冬至子 ? 來(lái)源:小小馬奔奔 ? 作者:秦風(fēng)純?nèi)?/span> ? 2023-06-30 15:28 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

12. 如何保證差分線(xiàn)的長(zhǎng)度和寬度一致?

軟件自動(dòng)控制,通過(guò)設(shè)定相關(guān)規(guī)則來(lái)控制走線(xiàn)。

圖片

圖片

13. 高速數(shù)據(jù)總線(xiàn)的走線(xiàn)需要注意什么?阻抗控制?

高速數(shù)據(jù)線(xiàn)有些需要做阻抗控制,根據(jù)層疊算出阻抗,正負(fù)10%的容差,50、90、100Ω一般都是正負(fù)10%,串?dāng)_,拉開(kāi)間距,帶狀線(xiàn)的阻抗計(jì)算需要將相鄰兩層的pannel都計(jì)算進(jìn)去,X-section計(jì)算,設(shè)定線(xiàn)寬和厚度

圖片

14. 電源層對(duì)上下相鄰層產(chǎn)生什么樣的影響?

若是信號(hào)走線(xiàn)的話(huà),回流路徑總按感抗最小的地方回流,只要是平面都可作為回流,并不是說(shuō)一定要是地平面才可以,如電源平面也是回流平面。

15. 走線(xiàn)長(zhǎng)度考慮

重要的 1/4 。 1/4是指PCB****的走線(xiàn)長(zhǎng)度要小于這根線(xiàn)上信號(hào)波長(zhǎng)的 1/4 ,因?yàn)?strong>1/4的波長(zhǎng)的走線(xiàn)就是一個(gè)非常好的發(fā)射天線(xiàn)。

一般建議小于1/20λ 才是最佳走線(xiàn)長(zhǎng)度。如 100M 頻率的走線(xiàn), 波長(zhǎng)為 **3M;1/4λ=75cm ;走線(xiàn)長(zhǎng)度最好不要超過(guò) 1/20*λ=15cm 。

16. 如何確定下面線(xiàn)的間距

圖片

同類(lèi)型的信號(hào)線(xiàn)干擾很小,可以不用考慮干擾,只需要考慮生產(chǎn)工藝能做到多小,如Camera的兩條DataLine,只要滿(mǎn)足生產(chǎn)工藝要求就可以,間距就可以離的比較近些,看具體情況處理間距。所謂要考慮串?dāng)_主要是針對(duì)不同類(lèi)型信號(hào)之間的間距,同類(lèi)信號(hào)只考慮生產(chǎn)工藝問(wèn)題。而不同類(lèi)信號(hào)就考慮3W原則。

17. 下面RF區(qū)域走線(xiàn)主要考慮的問(wèn)題是什么?

圖片

要點(diǎn)就是必須要控制阻抗到50Ω,這里覆銅的話(huà)因?yàn)閮?nèi)層有可能因?yàn)樽呔€(xiàn)限制而無(wú)法打孔倒地,而導(dǎo)致孤立銅皮存在,孤立銅皮有可能造成天線(xiàn)效應(yīng),所以挖空。

18. 下面電源部分分割的原因?

圖片

這樣做肯定是不利的,但是因?yàn)檫@是電源走線(xiàn),因其載流較大導(dǎo)致線(xiàn)寬太大而不能在別的層走線(xiàn),萬(wàn)不得已才在地層走電源線(xiàn)。但是因?yàn)檫€有另外一層地提供完整的平面,所以此處分割沒(méi)有造成大的問(wèn)題。

19. 如下射頻部分下面挖空的主要目的是什么?

圖片

這里覆銅的話(huà),可能因?yàn)閮?nèi)層有可能因?yàn)樽呔€(xiàn)限制無(wú)法打孔倒地,而導(dǎo)致孤立銅皮存在,孤立銅皮有可能造成天線(xiàn)效應(yīng),所以挖空處理較好。

圖片

VTCXO在Top層挖空的主要目的是減少?gòu)腜A傳導(dǎo)過(guò)來(lái)的熱量。

20. PCB Layout中如何查看器件的高度和坐標(biāo)?

在設(shè)計(jì)之初,如何確定整個(gè)板子的厚度(PCB+器件后的,以防組裝成型后太過(guò)厚重)?PCB厚度通常為多少?厚度的多少會(huì)影響什么電氣性能?

高度通過(guò)下圖來(lái)確認(rèn)

圖片

在Find欄選擇Shape

厚度主要由結(jié)構(gòu)確定,我們PCB厚度通常為1mm,比方國(guó)外可以做到0.7mm,都是受限于工藝水平

21.考察一個(gè)PCB板廠的資質(zhì)主要考慮它們的哪些能力?

線(xiàn)能走多寬,線(xiàn)間距,阻焊控制能力等等~

22. 如何確定走線(xiàn)覆銅的厚度?

根據(jù)板廠庫(kù)存(備貨)哪種厚度的板多,就按哪種來(lái)做,不然若板廠的庫(kù)存少的話(huà),它們需要去備料,會(huì)增加時(shí)間,交期這些。如板廠庫(kù)存多的是xx盎司的板材,而我們需要xxx盎司的板材的話(huà),就會(huì)增加備料時(shí)間,交期延遲等,所以要綜合考慮,除非是板廠的材料無(wú)法滿(mǎn)足需要,不然總按板廠庫(kù)存量來(lái)設(shè)計(jì)覆銅厚度。

23.電源層電源線(xiàn)走線(xiàn)的考慮是什么?過(guò)孔多大?

考慮載流能力,根據(jù)載流能力計(jì)算過(guò)孔大小和線(xiàn)寬。8mil VIA,18mil的PAD通常載流能力為700mA,目前我們最大的孔為這么大,跟加工能力有關(guān)。手機(jī)通常最大的孔為8mil VIA,18mil PAD。1A走線(xiàn)=40mil,電流與線(xiàn)寬不是線(xiàn)性的,但還是可以以這個(gè)經(jīng)驗(yàn)來(lái)推算一下,然后留一定余量。

24. Layout之前看器件Datasheet主要看Datasheet的哪些參數(shù)?

主要看引腳信號(hào)屬于什么類(lèi)型,以便于確定走線(xiàn)時(shí)候需要注意的事項(xiàng)。

25. 如何方便走線(xiàn)就如何放置元件的方向?

Yes

26. BGA里面打孔方式,結(jié)合SMT,那種方式比較好?

打孔的話(huà)應(yīng)該打在PAD的正中間,之前的板子因?yàn)閂IA稍微有點(diǎn)偏移,SMT反映較難貼片**。**

27. PCB表面處理技術(shù)及優(yōu)劣,實(shí)際環(huán)境下對(duì)PCB的影響?

不同的情況適用于不同的場(chǎng)合,如有鉛和pb-free等,根據(jù)產(chǎn)品要求來(lái)定義,我們手機(jī)板常做沉金和OSP的處理,沉金抗氧化能力好,OSP暴露在空氣中的話(huà)抗氧化能力不如沉金,所以按需求用沉金和OSP處理。

28. 常說(shuō)的通孔板是什么意思?手機(jī)設(shè)計(jì)成通孔板的原因是什么?

從TOP一直打穿到BOTTOM,優(yōu)點(diǎn)就是便宜,功能性的手機(jī)可用通孔板做,但是Smartphone由于信號(hào)要求,不能做通孔板。手機(jī)通孔板主要就是因?yàn)榈投藱C(jī)要求不高,便宜。

29. 有些接地過(guò)孔是從Top-Bottom的,這樣做的目的是什么?

便宜,且可以將所有的地一次性連接起來(lái)**。**

**30. die **

(plural dies or dice) A square of silicon thatcontains an integrated circuit. Die often is used synonymously with chip. die就是ic 未封裝前的晶粒 , 是從硅晶片 (wafer) 上用激光切割下 , 把****die 焊在框架上 , 再在die上面焊接上金線(xiàn)后形成****ic 裸芯片 , 再拿去塑封 . 半導(dǎo)體大圓片 (Wafer) 分割而成的小片 (Die) 。它可有一個(gè)或多個(gè)電路 , 但作為一個(gè)單位封裝而成DIE是個(gè)單詞,它的原本意義有模的意思,引申為管芯,模片的意思。

31. Layout時(shí)候的封裝如何和SCH結(jié)合起來(lái)?

先做好封裝后再在SCH中填寫(xiě)****footprint

32. 檢查封裝的時(shí)候都是檢查一些什么東西?

根據(jù)Datasheet對(duì)比****尺寸

33. 在原理圖庫(kù)中做元件封裝時(shí)定義引腳都為Passive的缺點(diǎn)是什么?

是否有必要將所有的引腳都規(guī)定為如下示中的幾個(gè)形式?

圖片

為了省事,通常用****Passive

34. 如下參數(shù)如何理解?

圖片

特征阻抗,感抗,容抗,延遲,自由阻抗。

要正確查看阻抗的話(huà),遵守下圖步驟。

圖片

35. 能否查看某網(wǎng)絡(luò)的單獨(dú)的阻抗是多少?

和分布參數(shù)查看一樣

圖片

36. PolarPA的過(guò)孔?

主要是考慮載流能力和余量,8mil VIA,18mil的PAD通常載流能力為700mA,目前我們最大的孔為這么大,跟加工能力有關(guān),手機(jī)通常最大的孔為8mil VIA,18mil PAD。

37. 如下PA Power Line走線(xiàn)重疊的原因

圖片

38. 如何查看屏蔽框?

圖片

通常為這層

39. 如何查看射頻走線(xiàn)的阻抗,如何根據(jù)層疊來(lái)計(jì)算和控制阻抗?

CM圖標(biāo)定義差分阻抗等,在查看阻抗之前一定要先設(shè)定參考平面,不然用分布參數(shù)查看功能得出的結(jié)果會(huì)有問(wèn)題。

圖片

40. 差分走線(xiàn)規(guī)則設(shè)定(根據(jù)需要手動(dòng)設(shè)定)

圖片

圖片

41.通孔板

通孔板是沒(méi)有埋、盲孔的,即所有過(guò)孔都是從TopBottom貫通的。

42. Datasheet參考

很重要的一點(diǎn)是詳細(xì)參閱相關(guān)DatasheetHW Training文檔和User Guide來(lái) Layout 。 務(wù)必按這些要求來(lái)進(jìn)行相關(guān) Layout 。

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • PCB設(shè)計(jì)
    +關(guān)注

    關(guān)注

    396

    文章

    4801

    瀏覽量

    90432
  • Layout
    +關(guān)注

    關(guān)注

    15

    文章

    414

    瀏覽量

    63347
  • 電源線(xiàn)
    +關(guān)注

    關(guān)注

    1

    文章

    378

    瀏覽量

    22653
  • SCH
    SCH
    +關(guān)注

    關(guān)注

    1

    文章

    45

    瀏覽量

    26837
  • 差分線(xiàn)
    +關(guān)注

    關(guān)注

    0

    文章

    38

    瀏覽量

    9108
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    請(qǐng)問(wèn)如何保證多片AD1278的通道之間相位一致性?

    讀取手冊(cè),發(fā)現(xiàn)要保證多片AD1278的通道之間相位一致性需要兩點(diǎn):1、CLK一致;2、SYNC_N同時(shí)拉高。 我的情況: 1、各個(gè)AD1278的CLK來(lái)著不同的時(shí)鐘源,即分別采用10ppm
    發(fā)表于 01-14 06:02

    PCI-E的分線(xiàn)怎么走

    請(qǐng)教大家,下PCI-E和BGA之間的分線(xiàn)因到BGA時(shí)長(zhǎng)度一致,需要走蛇形線(xiàn).但蛇形線(xiàn)又走的太長(zhǎng),相當(dāng)與整個(gè)
    發(fā)表于 04-10 22:01

    PADS PCB功能使用技巧系列 —— 如何走分線(xiàn)?

    SI8000軟件粗略估算下,如下圖所示,對(duì)于阻抗要求高的可與PCB廠家溝通確定。(4)選擇其中的個(gè)引腳,按F3或單擊工具欄上 圖標(biāo),即可開(kāi)始分對(duì)布線(xiàn)(與常規(guī)布線(xiàn)一致),如下圖所
    發(fā)表于 01-12 15:38

    高速PCB設(shè)計(jì)中的分線(xiàn)對(duì)

    對(duì)是專(zhuān)門(mén)針對(duì)互補(bǔ)信號(hào)設(shè)計(jì)的。  只是保證走線(xiàn)總長(zhǎng)度相等,而不是確保走線(xiàn)的每段都相等?! ?b class='flag-5'>差分線(xiàn)對(duì)的布線(xiàn)跨越電源或地平面的間隙?! ≡谑褂米?/div>
    發(fā)表于 09-04 16:31

    請(qǐng)問(wèn)分線(xiàn)布線(xiàn)每對(duì)等長(zhǎng)需要的長(zhǎng)度限制范圍是多少?

    下:比如說(shuō)AD1_PAD1_N與AD2_PAD2_N這兩對(duì)之間的差距小于150mil?還是還是對(duì)分線(xiàn)中的P線(xiàn)和N線(xiàn)的相差長(zhǎng)度小于150mil? 問(wèn)題2:我在PCB布線(xiàn)上遇到了難題,
    發(fā)表于 01-04 10:00

    高頻分線(xiàn)布線(xiàn)的長(zhǎng)度匹配方式

    般大于5Gbps的高速分信號(hào)對(duì)干擾和抖動(dòng)等都很敏感,因此在設(shè)計(jì)高速分信號(hào)線(xiàn)布線(xiàn)時(shí),應(yīng)盡量選用性能良好的微帶線(xiàn)和帶狀線(xiàn),在整個(gè)信號(hào)通路上保持一致的阻抗特性。對(duì)
    發(fā)表于 05-23 09:08

    請(qǐng)問(wèn)分線(xiàn)等長(zhǎng)的間隙是線(xiàn)寬度的3W還是多少?

    分線(xiàn)等長(zhǎng)的間隙是線(xiàn)寬度的3W還是?圖片中的S1和S2的間隙是線(xiàn)寬度的3倍?
    發(fā)表于 06-13 00:52

    分線(xiàn)傳輸線(xiàn)長(zhǎng)度有關(guān)的問(wèn)題

    或者只有直流份量,如圖1所示。如果分線(xiàn)的正負(fù)傳輸線(xiàn)長(zhǎng)度不等,造成傳輸時(shí)間不一致,實(shí)際上就是信號(hào)在時(shí)間軸上的不對(duì)稱(chēng),在終端負(fù)載電阻上就能觀察到圖2所示的波形。顯然此時(shí)的正負(fù)波形不能?chē)?yán)格
    發(fā)表于 11-04 09:40

    OCP互連一致方案應(yīng)用

    基于STM32的USB OTG數(shù)據(jù)通信的實(shí)現(xiàn)_OCP互連有助于支持基于消息的一致方案。集中的一致管理器可以串化從單獨(dú)內(nèi)核發(fā)出的一致消息.
    發(fā)表于 09-09 10:27 ?1.4w次閱讀

    工程師頭疼的分線(xiàn)傳輸線(xiàn)長(zhǎng)度問(wèn)題資料下載

    電子發(fā)燒友網(wǎng)為你提供工程師頭疼的分線(xiàn)傳輸線(xiàn)長(zhǎng)度問(wèn)題資料下載的電子資料下載,更有其他相關(guān)的電路圖、源代碼、課件教程、中文資料、英文資料、參考設(shè)計(jì)、用戶(hù)指南、解決方案等資料,希望可以幫
    發(fā)表于 04-02 08:55 ?11次下載
    工程師頭疼的<b class='flag-5'>差</b><b class='flag-5'>分線(xiàn)</b>傳輸線(xiàn)<b class='flag-5'>長(zhǎng)度</b><b class='flag-5'>差</b>問(wèn)題資料下載

    Altium Designer走分線(xiàn)出現(xiàn)網(wǎng)格是什么原因?

    長(zhǎng)度。 圖 1 分走線(xiàn)出現(xiàn)網(wǎng)格走線(xiàn) 當(dāng)出現(xiàn)這種錯(cuò)誤時(shí),首先打開(kāi)規(guī)則管理器查看規(guī)則所設(shè)置的未耦合長(zhǎng)度為多少,如圖2所示。因?yàn)樵谧?b class='flag-5'>差分時(shí)首尾兩端或者在
    的頭像 發(fā)表于 12-10 07:45 ?2310次閱讀

    如何保證緩存一致

    “ 本文的參考文章是2022年HOT 34上Intel Rob Blakenship關(guān)于CXL緩存一致性的篇介紹?!?/div>
    的頭像 發(fā)表于 10-19 17:42 ?1681次閱讀
    如何<b class='flag-5'>保證</b>緩存<b class='flag-5'>一致</b>性

    鐵軌鋁磁環(huán)電感性能一致的原因

    電子發(fā)燒友網(wǎng)站提供《鐵軌鋁磁環(huán)電感性能一致的原因.docx》資料免費(fèi)下載
    發(fā)表于 11-13 16:22 ?1次下載

    鎖相環(huán)的輸入輸出相位一致嗎?

    鎖相環(huán)是保證相位一致,還是相位差一致?鎖相環(huán)的輸入輸出相位一致嗎? 鎖相環(huán)(PLL)是種回路控制系統(tǒng),用于保持輸出信號(hào)的相位與參考信號(hào)的相
    的頭像 發(fā)表于 01-31 15:45 ?1862次閱讀

    一致性校正與邊緣融合拼接

    電子發(fā)燒友網(wǎng)站提供《一致性校正與邊緣融合拼接.pdf》資料免費(fèi)下載
    發(fā)表于 04-10 18:02 ?0次下載