為了理解電源噪聲門(mén)口,我們需要了解這些術(shù)語(yǔ)以及它們對(duì)ADC的含義?;旧?,這些術(shù)語(yǔ)告訴我們通過(guò)電源打開(kāi)門(mén)的距離。抑制越小,噪聲通過(guò)電源輸入進(jìn)入ADC的門(mén)就越大。
首先,我們將檢查PSRR-DC和PSRR-AC。下面的圖 1 從概念上顯示了每個(gè)。ADC的PSRR-DC是ADC增益或失調(diào)誤差的變化與電源電壓變化的比值。
圖1
直流時(shí)的電源抑制比 (PSRR)
這是一個(gè)靜態(tài)變化,而不是圖2所示的時(shí)變變化,圖<>顯示了PSRR-AC。PSRR-AC的使用更為廣泛,因?yàn)锳DC的電源電壓通常得到很好的調(diào)節(jié),并且PSRR-DC對(duì)整體性能的影響不大。
圖2
交流電源抑制比 (PSRR)
PSRR-AC可以更深入地了解ADC性能,因?yàn)楦哳l噪聲信號(hào)通常更難從電源線中濾除。這些信號(hào)可以從許多不同的機(jī)制耦合到電源層和線路上。無(wú)論它們耦合到ADC電源線的哪個(gè)位置,PSRR-AC都會(huì)告訴我們轉(zhuǎn)換器抑制這些信號(hào)的程度。PSRR-AC使設(shè)計(jì)人員了解電源噪聲對(duì)輸入信號(hào)的影響或增加多少。
這可以如圖3所示進(jìn)行測(cè)量。對(duì)于PSRR-AC,信號(hào)注入電源輸入端(如圖所示為AVDD,但也可以是DVDD),而ADC的模擬輸入端沒(méi)有輸入信號(hào)。結(jié)果將是ADC輸出端的FFT中出現(xiàn)雜散,該雜散位于注入信號(hào)的頻率處,并且相對(duì)于注入信號(hào)的幅度處于一些減小的幅度。雜散與注入信號(hào)的輸入幅度之比給出了PSRR-AC值。
圖3
PSRR-AC 和 PSMR 測(cè)量條件
以類(lèi)似于PSRR-AC的方式,PSMR是通過(guò)注入電源輸入的信號(hào)來(lái)測(cè)量的。但是,對(duì)于PSMR,輸入信號(hào)也施加到ADC的模擬輸入。參見(jiàn)圖 4。在這種情況下,注入的信號(hào)將與模擬輸入信號(hào)混合,并在兩個(gè)信號(hào)的乘積處導(dǎo)致FFT中產(chǎn)生雜散(f輸入± f注入).PSMR再次是FFT中注入信號(hào)的幅度與產(chǎn)生的雜散幅度之比。但在這種情況下,由于FFT中有兩個(gè)雜散,因此通常在計(jì)算中使用兩個(gè)雜散中較大的一個(gè)。
圖4
PSRR-AC 和 PSMR 測(cè)量條件
審核編輯:郭婷
-
電源
+關(guān)注
關(guān)注
185文章
18364瀏覽量
256194 -
噪聲
+關(guān)注
關(guān)注
13文章
1140瀏覽量
48130 -
adc
+關(guān)注
關(guān)注
99文章
6698瀏覽量
549158
發(fā)布評(píng)論請(qǐng)先 登錄
PSMR與PSRR不同在哪里?
如何根據(jù)ADC與DAC的PSRR值,來(lái)確定ADC與DAC供電的電源的紋波和噪聲?
ADC電源的噪聲要求
高速ADC電源設(shè)計(jì)方案
高速ADC的電源設(shè)計(jì)
高速ADC電源設(shè)計(jì)的各種測(cè)試測(cè)量方法,該如何挑選?
優(yōu)化信號(hào)鏈的電源系統(tǒng) — 多少電源噪聲可以接受?
教你辨別電源的噪聲性能是否足夠?
如何計(jì)算信號(hào)處理鏈中負(fù)載最大可接受電源噪聲?
模數(shù)轉(zhuǎn)換器的電源抑制比和電源調(diào)制比的分析

電源調(diào)制比(PSMR)理論

電源調(diào)制比揭秘:PSMR與PSRR有何不同

電源調(diào)制比揭秘:PSMR與PSRR有何不同

高速ADC的電源拓?fù)浣Y(jié)構(gòu)設(shè)計(jì)方案

評(píng)論