一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

混合信號FPGA的智能型驗(yàn)證流程

jf_pJlTbmA9 ? 來源:Actel ? 作者:Actel ? 2023-10-27 17:02 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

文章出處:作者Actel公司 Michael Mertz和Venkatesh Narayanan

為了因應(yīng)市場對于較高性能、較小的系統(tǒng)尺寸及降低成本和電源的需求,系統(tǒng)設(shè)計(jì)者正將較高層級的混合信號功能整合在他們的系統(tǒng)單芯片(SoC)設(shè)計(jì)中。隨著這些SoC設(shè)計(jì)上的混合信號組件數(shù)量增加了,基本的功能驗(yàn)證對于硅初期能否成功也愈來愈重要。FPGA在系統(tǒng)整合難題上加入了一個新特點(diǎn),改善了系統(tǒng)整合面,如整體的系統(tǒng)成本、可靠性、可組態(tài)性、上市時間等。在核心上,此新范例-可編程系統(tǒng)單芯片(programmable system chip, PSC)整合FPGA電閘,內(nèi)嵌快閃和模擬功能在單一的可程序化組件中,提供了具真正程序能力的理想低成本路徑,而且系統(tǒng)設(shè)計(jì)者可以用來快速地設(shè)計(jì)和研發(fā)復(fù)雜的混合信號系統(tǒng)。

關(guān)鍵準(zhǔn)則

如業(yè)界分析師所言,F(xiàn)PGA正成為現(xiàn)代高度整合的SoC系統(tǒng)選擇的工具。原因很明顯。由于硅架構(gòu)是預(yù)先組裝的,因此沒有NRE成本,且任何可能影響產(chǎn)品性能或裝置可靠度的制程變化都應(yīng)已解決。芯片整體作業(yè)中大部分的復(fù)雜度(包括寄生RLC對時序的影響等)特性都已完整調(diào)整,且規(guī)格上的數(shù)據(jù)已考慮到這些。因此所有的驗(yàn)證循環(huán)都可以致力于設(shè)計(jì)的適當(dāng)功能性上。下一個需要的是可以盡量減少特征化和強(qiáng)化設(shè)計(jì)功能性目標(biāo)時間的驗(yàn)證方法。此項(xiàng)減少是透過組合智能型模型(抽出不會影響整體系統(tǒng)行為的較不重要細(xì)節(jié))將所產(chǎn)生的模型置入已完全了解的流程中。

復(fù)雜度增加

現(xiàn)場可程序化是系統(tǒng)整合全新的一面。此新的整合層級較深入且有以下幾個優(yōu)點(diǎn):系統(tǒng)設(shè)計(jì)者可移除系統(tǒng)的許多組件而將該功能整合在單一PSB中,大幅簡化系統(tǒng)設(shè)計(jì);組件大幅減少就會有明顯小許多的尺寸;且微控制器核心的整合會免除主處理器的周邊任務(wù),降低系統(tǒng)處理的工作量要求。

新一代的PSC是第一個如此進(jìn)入可程序化邏輯市場的代表。它是第一個以FPGA提供的硬件可重組態(tài)性的基本好處結(jié)合閃存、混合信號功能性以及微控制器技術(shù)。日益復(fù)雜的內(nèi)容開啟了更小的整合裝置之許多可能,但FPGA設(shè)計(jì)者也立即有了額外的挑戰(zhàn),其中一項(xiàng)就是對付混合信號設(shè)計(jì)的復(fù)雜性。很少FPGA設(shè)計(jì)者有機(jī)會在這些領(lǐng)域中取得深刻的經(jīng)驗(yàn),因此什么是管理這些計(jì)劃的復(fù)雜度并確保它們第一次就成功的方法呢?


此一跨范圍的專業(yè)技術(shù)必須包裹在工具流程中。工具必須做得夠聰明來管理重要細(xì)節(jié)(如接口、組態(tài)和初始化需求)以便連結(jié)不同的組件并放在同一作業(yè)中。理想上此新系統(tǒng)功能性的復(fù)雜設(shè)計(jì)內(nèi)容匯集基本上和傳統(tǒng)工具流程完全一樣的工具流程。
智能型流程

不僅是ASIC/FPGA設(shè)計(jì)者對系統(tǒng)/模擬設(shè)計(jì)的實(shí)際經(jīng)驗(yàn)很少,大部分的系統(tǒng)設(shè)計(jì)者也同樣沒有數(shù)字邏輯的設(shè)計(jì)經(jīng)驗(yàn)。因此,日益純熟的設(shè)計(jì)內(nèi)容需要智能型的工具流程。這意味著工具有智能去組態(tài)和啟動不同的系統(tǒng)組件,正確地將它們結(jié)合,并將令人卻步的所有跨范圍復(fù)雜度驗(yàn)證任務(wù)弄簡單給工程師。在這種情況下,他們就必須產(chǎn)生一個FPGA。從前端(和實(shí)作步驟相反)開始,此復(fù)雜性就在3個重要區(qū)域中被管理:組件模型、設(shè)計(jì)實(shí)例(instantiation)以及驗(yàn)證流程。

組件模型

當(dāng)制作以硅為目標(biāo)的組件模型時,對于細(xì)節(jié)組件行為對照驗(yàn)證系統(tǒng)正確作業(yè)所需的時間的取舍需謹(jǐn)慎為之。這在PLD架構(gòu)的模擬組件中尤其重要,依此零件的預(yù)先組裝天性即使是已解決的問題還是會被呈現(xiàn)。在最高層級的抽取中,所有的模擬組件都是依據(jù)數(shù)字組件將嚴(yán)格的數(shù)字行為規(guī)范覆蓋在模擬行為模式上。竅門是抽出組件的完整行為細(xì)節(jié),只留下能決定符合特定設(shè)計(jì)目標(biāo)系統(tǒng)所需的功能。在PSC流程方面,依據(jù)實(shí)際硅的特征化數(shù)據(jù)的規(guī)格上具有模擬功能的電子特征,如信號整合度、A/D傳輸功能以及耦合效應(yīng)等。包括輸入預(yù)先縮放、差動增益、遲滯、A/D控制功能及輸出行動等基本的模擬交換行為會被抽出,并放入適合在數(shù)字仿真器中特征化系統(tǒng)層級行為的粗略數(shù)字行為模式中。

設(shè)計(jì)實(shí)例

此一復(fù)雜且純熟系統(tǒng)的設(shè)計(jì)實(shí)例需要有足夠智能讓設(shè)計(jì)者快速行動的靈活設(shè)計(jì)產(chǎn)生環(huán)境?;旧洗?,可達(dá)目標(biāo)裝置的邏輯資源所允許的最大值。這些受到自身繪圖組態(tài)器支持的非常靈活資源是可以擷取、組態(tài)、并例舉在設(shè)計(jì)中的,全都是非常簡單的pick-and-click動作,不需要直接HDL編碼。同時工具鏈會創(chuàng)造骨架,將想要的資源互連,并自動創(chuàng)造必要的控制機(jī)制。
智能的以GUI為基礎(chǔ)的工具是在不需要直接使用者引導(dǎo)的背景下達(dá)成這些步驟的。這些工具的焦點(diǎn)都在容易使用,并提供快速的設(shè)計(jì)發(fā)展。當(dāng)然它并不排除傳統(tǒng)的HDL代碼發(fā)展,后者是熟悉HDL的使用者所不可或缺的,他們在計(jì)算電閘時需要最大的最佳化設(shè)計(jì),或是需要廣泛的設(shè)計(jì)客制化。


驗(yàn)證

傳統(tǒng)的混合信號ASIC發(fā)展遵循由下而上的方法。它牽涉到兩個不同的小組:一個研發(fā)數(shù)字部分的寫入RTL代碼,而另一個在晶體管層級實(shí)作模擬電路。在驗(yàn)證方面,設(shè)計(jì)者一般使用Verilog-AMS或VHDL-AMS的高層級全芯片仿真以驗(yàn)證系統(tǒng)層級的行為,如功能、性能和遲滯等。這需要和最終電路關(guān)系密切的模擬行為模式。然而驗(yàn)證接口層級議題、時序、信號整合度和電源等晶體管層級的模擬還是需要晶體管層級的模擬。這也可以幫助避免模型和電路之間的不準(zhǔn)確性或不當(dāng)關(guān)聯(lián)。最近幾年出現(xiàn)了新等級的工具,允許混合信號共同仿真環(huán)境在指定的SoC中驗(yàn)證混合信號組件。

在PSC流程中,混合信號仿真是沒有必要的。對待組件內(nèi)的模擬功能像開架式分離組件一般。就像組件廠商一樣,數(shù)據(jù)規(guī)格所提供的模擬功能電子特征的許多信息依據(jù)實(shí)際硅的特征化數(shù)據(jù)。抽出詳細(xì)的模擬行為后所產(chǎn)生的模式在全數(shù)字仿真器(如ModelSim等)中,就完全可以達(dá)到系統(tǒng)層級的驗(yàn)證。模擬輸入是以真實(shí)或位向量值呈現(xiàn)在仿真測試基準(zhǔn)中,一般是以測試基準(zhǔn)工具產(chǎn)生的。

有了此層級的抽出,針對混合信號FPGA所提供的基本驗(yàn)證方法和沿著標(biāo)準(zhǔn)處理的數(shù)字FPGA基本上是相同的。

典型的PSC設(shè)計(jì)者會在設(shè)計(jì)過程中執(zhí)行以下步驟:在Libero中產(chǎn)生并整合系統(tǒng)功能區(qū)塊;透過Synplify或Synplify PRO合成設(shè)計(jì);利用ModelSim驗(yàn)證設(shè)計(jì);利用Libero Designer將設(shè)計(jì)編輯在Fusion PSC中以利后端實(shí)作;在ModelSim中利用后批注(back-annotated)時序再次驗(yàn)證。

此基本流程讓Fusion使用者可以利用經(jīng)證實(shí)的方法,在設(shè)計(jì)過程中的任何階段驗(yàn)證混合信號PSC的系統(tǒng)層級行為,就宛如全數(shù)字芯片般簡單。此流程依據(jù)客戶設(shè)計(jì)中整合其余數(shù)字系統(tǒng)的某個模擬輸入組合執(zhí)行仿真系統(tǒng)層級行為必要的工作。

SoC發(fā)展概念上需要各式各樣的專業(yè)技術(shù),包括模擬設(shè)計(jì)、數(shù)字邏輯設(shè)計(jì)以及系統(tǒng)/結(jié)構(gòu)定義等。隨著整合層級的上升,此課題迅速地變得異常復(fù)雜,且FPGA發(fā)展常常牽涉到通常沒有這類專業(yè)的一小組邏輯/FPGA設(shè)計(jì)工程者。■

審核編輯 黃宇

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1645

    文章

    22050

    瀏覽量

    618523
  • 混合信號
    +關(guān)注

    關(guān)注

    0

    文章

    508

    瀏覽量

    65369
  • soc
    soc
    +關(guān)注

    關(guān)注

    38

    文章

    4392

    瀏覽量

    222776
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    廣州郵科智能型逆變電源:重塑電力轉(zhuǎn)換的“智慧大腦”

    在科技日新月異的今天,電力轉(zhuǎn)換技術(shù)作為連接不同電源形式與用電設(shè)備的關(guān)鍵橋梁,正經(jīng)歷著前所未有的變革。其中,智能型逆變電源以其高效、靈活、智能的特點(diǎn),逐漸成為各行各業(yè)電力需求解決方案中的明星產(chǎn)品,引領(lǐng)著電力轉(zhuǎn)換領(lǐng)域的新潮流。
    的頭像 發(fā)表于 06-24 15:25 ?160次閱讀

    FPGA EDA軟件的位流驗(yàn)證

    位流驗(yàn)證,對于芯片研發(fā)是一個非常重要的測試手段,對于純軟件開發(fā)人員,最難理解的就是位流驗(yàn)證。在FPGA芯片研發(fā)中,位流驗(yàn)證是在做什么,在哪些階段需要做位流
    的頭像 發(fā)表于 04-25 09:42 ?1327次閱讀
    <b class='flag-5'>FPGA</b> EDA軟件的位流<b class='flag-5'>驗(yàn)證</b>

    ZGF(S)智能型直流高壓發(fā)生器操作使用

    智能型直流高壓發(fā)生器系列,主要適用于電力部門、工礦、冶金、鋼鐵等企業(yè)動力部門對氧化鋅避雷器、電力電纜、變壓器、斷路器、發(fā)電機(jī)等高壓電氣設(shè)備進(jìn)行直流耐壓試驗(yàn)或直流泄露電流試驗(yàn)。
    發(fā)表于 04-16 17:04 ?0次下載

    Cadence助力Orca Semiconductor實(shí)現(xiàn)模擬混合信號設(shè)計(jì)流程

    通過互聯(lián)網(wǎng)實(shí)現(xiàn)互聯(lián)互通的設(shè)備,正在徹底改變?nèi)藗兊娜粘I罘绞?。Orca Semiconductor 是一家模擬混合信號半導(dǎo)體制造商,專注于為智能手表等可穿戴設(shè)備以及工業(yè)自動化領(lǐng)域提供定制模擬 IC。
    的頭像 發(fā)表于 03-18 09:36 ?378次閱讀

    是德示波器混合信號調(diào)試

    在現(xiàn)代電子設(shè)計(jì)與調(diào)試中,測試設(shè)備的選擇至關(guān)重要,尤其是在處理復(fù)雜的混合信號時,傳統(tǒng)的示波器往往面臨諸多局限性。隨著電子技術(shù)的快速發(fā)展,越來越多的設(shè)計(jì)需要同時處理模擬信號與數(shù)字信號,這對
    的頭像 發(fā)表于 02-12 17:58 ?396次閱讀
    是德示波器<b class='flag-5'>混合</b><b class='flag-5'>信號</b>調(diào)試

    使用HLS流程設(shè)計(jì)和驗(yàn)證圖像信號處理設(shè)備

    STMicroelectronics成像部門負(fù)責(zé)向消費(fèi)者、工業(yè)、安全和汽車市場提供創(chuàng)新的成像技術(shù)和產(chǎn)品。該團(tuán)隊(duì)精心制定了一套通過模板實(shí)現(xiàn)的High-Level Synthesis(HLS)高層次綜合流程,使得上述產(chǎn)品能夠迅速上市。對于汽車市場,該流程符合ISO 26262
    的頭像 發(fā)表于 01-08 14:39 ?679次閱讀
    使用HLS<b class='flag-5'>流程</b>設(shè)計(jì)和<b class='flag-5'>驗(yàn)證</b>圖像<b class='flag-5'>信號</b>處理設(shè)備

    混合信號示波器的原理和應(yīng)用

    的波形數(shù)據(jù)點(diǎn)數(shù)。較大的存儲深度可以提供更長的波形捕獲時間和更詳細(xì)的波形分析。 二、混合信號示波器的應(yīng)用 電路設(shè)計(jì): 混合信號示波器可以幫助工程師驗(yàn)
    發(fā)表于 12-26 16:03

    芯華章發(fā)布FPGA驗(yàn)證系統(tǒng)新品HuaProP3

    近日,國內(nèi)EDA(電子設(shè)計(jì)自動化)領(lǐng)域的佼佼者芯華章公司,正式對外宣布其最新研發(fā)的FPGA驗(yàn)證系統(tǒng)——HuaProP3已正式面世。這款產(chǎn)品的推出,標(biāo)志著芯華章在FPGA驗(yàn)證技術(shù)上的又一
    的頭像 發(fā)表于 12-13 11:12 ?846次閱讀

    智能型電磁流量計(jì)的特點(diǎn)與應(yīng)用

    應(yīng)用 : ??? SKLD系列 智能型電磁流量計(jì) 利用恒流低頻三值矩形波或雙頻矩形波勵磁,既有矩形波磁場的優(yōu)點(diǎn),又克服了正弦波磁場的缺點(diǎn);還可以消除電源電壓波動、電源頻率變化及勵磁線圈阻抗變化所造成
    的頭像 發(fā)表于 11-26 10:24 ?616次閱讀

    利用實(shí)數(shù)建模簡化混合信號驗(yàn)證流程

    混合信號設(shè)計(jì)在半導(dǎo)體設(shè)計(jì)飛速發(fā)展的過程中發(fā)揮著關(guān)鍵作用。混合信號設(shè)計(jì)將模擬與數(shù)字電路無縫集成至一個 SoC 上,為用戶提供了顯著的性能、尺寸和能效優(yōu)勢。
    的頭像 發(fā)表于 11-21 15:48 ?854次閱讀
    利用實(shí)數(shù)建模簡化<b class='flag-5'>混合</b><b class='flag-5'>信號</b><b class='flag-5'>驗(yàn)證</b><b class='flag-5'>流程</b>

    GB/T 7251.8-2020低壓成套開關(guān)設(shè)備和控制設(shè)備第8部分:智能型成套設(shè)備通用技術(shù)要求

    (高清版)GBT 7251.8-2020 低壓成套開關(guān)設(shè)備和控制設(shè)備 第8部分:智能型成套設(shè)備通 用技術(shù)要求
    發(fā)表于 10-29 17:01 ?3次下載

    ZGF智能型直流高壓發(fā)生器使用技巧說明

    湖北省一、應(yīng)用范圍HDZG智能型直流高壓發(fā)生器主要適用于電力部門、工礦、冶金、鋼鐵等企業(yè)動力部門對氧化鋅避雷器、電力電纜、變壓器、斷路器、發(fā)電機(jī)等高壓電氣設(shè)備進(jìn)行直流耐壓試驗(yàn)或直流泄露電流試驗(yàn)
    的頭像 發(fā)表于 08-06 15:03 ?565次閱讀
    ZGF<b class='flag-5'>智能型</b>直流高壓發(fā)生器使用技巧說明

    HDZG智能型直流高壓發(fā)生器的操作方法

    一、HDZG智能型直流高壓發(fā)生器簡介HDZG智能型直流高壓發(fā)生器是在華頂電力推出的一代智能化產(chǎn)品。該主要特點(diǎn)及功能對比傳統(tǒng)的優(yōu)勢有:①采用大屏幕點(diǎn)陣液晶顯示屏,并具有AI對話功能;②氧化鋅避雷器
    的頭像 發(fā)表于 08-06 14:58 ?608次閱讀
    HDZG<b class='flag-5'>智能型</b>直流高壓發(fā)生器的操作方法

    智能型電機(jī)防晃電裝置

    DCM621KH 智能型電機(jī)防晃電裝置融合了先進(jìn)的電力電子、曲線擬合、以及同期起動技術(shù),采用獨(dú)特的檢測方法和邏輯判斷,實(shí)時檢測電網(wǎng)電壓及接觸器運(yùn)行狀態(tài)。當(dāng)晃電發(fā)生時裝置由內(nèi)部超級電容供電維持正常工作
    的頭像 發(fā)表于 08-06 14:27 ?583次閱讀
    <b class='flag-5'>智能型</b>電機(jī)防晃電裝置

    安科瑞WHD智能型溫濕度控制器RS485通訊 WHD20R-11

    安科瑞WHD智能型溫濕度控制器RS485通訊主要用于中高壓開關(guān)柜、端子箱、環(huán)網(wǎng)柜、箱變等設(shè)備內(nèi)部溫度和濕度的調(diào)節(jié)控制??捎行Х乐挂虻蜏?、高溫造成的設(shè)備故障以及受潮或結(jié)露引起的爬電、閃絡(luò)事故的發(fā)生。WHD智能型系列。
    的頭像 發(fā)表于 07-26 15:17 ?896次閱讀
    安科瑞WHD<b class='flag-5'>智能型</b>溫濕度控制器RS485通訊 WHD20R-11