一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

基于FPGA芯片的SERDES接口電路設(shè)計(jì)

FPGA設(shè)計(jì)論壇 ? 來源:未知 ? 2023-07-27 16:10 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

串行接口常用于芯片至芯片和電路板至電路板之間的數(shù)據(jù)傳輸。隨著系統(tǒng)帶寬不斷增加至多吉比特范圍,并行接口已經(jīng)被高速串行鏈接,或SERDES (串化器/ 解串器)所取代。起初, SERDES 是獨(dú)立的ASSP 或ASIC 器件。在過去幾年中已經(jīng)看到有內(nèi)置SERDES 的FPGA 器件系列,但多見于高端FPGA芯片中,而且價(jià)格昂貴。
本方案是以CME的低功耗系列FPGA的HR03為平臺(tái),實(shí)現(xiàn)8/10b的SerDes接口,包括SERDES收發(fā)單元,通過完全數(shù)字化的方法實(shí)現(xiàn)SERDES的CDR(Clock Data Recovery,時(shí)鐘數(shù)據(jù)恢復(fù)),完成100~200Mhz的板間SERDES單通道通信,該SERDES接口方案具有成本低、靈活性高、研發(fā)周期短等特點(diǎn)。
1 硬件接口:

wKgaomToNgSAZJo-AABjkHvFT18775.jpg

硬件的接口如上圖所示,主要包括發(fā)送與接收模塊。
發(fā)送模塊包括8b/10b編碼器,并串轉(zhuǎn)換器,鎖相環(huán)(PLL)頻率合成器和發(fā)送器,接收模塊包括 8b/10b解碼器,Comma 檢測(cè)器,串并轉(zhuǎn)換器,時(shí)鐘數(shù)據(jù)恢復(fù)器(CDR)和接收器。
8b/10b編碼器用于將從上層協(xié)議芯片發(fā)送過來的字節(jié)信號(hào)映射成直流平衡的 10 位8b/10b 編碼,并串轉(zhuǎn)換用于將 10 位編碼結(jié)果串行化,并串轉(zhuǎn)換所需的高速、低抖動(dòng)時(shí)鐘由鎖相環(huán)提供,發(fā)送器用于將 CMOS 電平的高速串行碼流轉(zhuǎn)換成抗噪聲能力較強(qiáng)的差分信號(hào),經(jīng)背板連接或光纖信道發(fā)送到接收機(jī)。
在接收端,接收器將接收到的低擺幅差分信號(hào)還原為 CMOS 電平的串行信號(hào),CDR 從串行信號(hào)中抽取時(shí)鐘信息,完成對(duì)串行數(shù)據(jù)的采樣,串并轉(zhuǎn)換利用 CDR 恢復(fù)的時(shí)鐘,將串行信號(hào)轉(zhuǎn)換成 10 位的并行數(shù)據(jù),Comma 檢測(cè)器檢測(cè)特殊的 Comma 字符,調(diào)整字邊界,字邊界正確的并行數(shù)據(jù)經(jīng)過 8b/10b 解碼,還原為字節(jié)信號(hào),傳送到上層協(xié)議芯片,完成整個(gè)信息傳輸過程。
實(shí)際的設(shè)計(jì)中,CDR部分是由純邏輯電路完成的,為設(shè)計(jì)的的部分,下面將介紹數(shù)字CDR在HR03的實(shí)現(xiàn)方案。
2 數(shù)字CDR:
CDR模塊作用是從數(shù)據(jù)中恢復(fù)嵌入的時(shí)鐘,然后接收器按照恢復(fù)的時(shí)鐘進(jìn)行數(shù)據(jù)位對(duì)齊并通過comma進(jìn)行字對(duì)齊。,將數(shù)據(jù)進(jìn)行8b/10b解碼,供系統(tǒng)使用。
本方案采用同頻多相的時(shí)鐘采樣方法,具體實(shí)現(xiàn)過程利用PLL產(chǎn)生4個(gè)時(shí)鐘頻率相同,相位相差90度的時(shí)鐘,分別為clk0、clk90、clk180、clk270,這四個(gè)時(shí)鐘輸出完全同步,利用4個(gè)時(shí)鐘對(duì)數(shù)據(jù)進(jìn)行采樣,以獲得4倍過采樣的效果,具體的實(shí)現(xiàn)過程如下圖所示:

wKgaomToNgSAGNj5AACLewpQejw193.jpg

在數(shù)據(jù)時(shí)鐘恢復(fù)時(shí),將到來的數(shù)據(jù)分別輸入到四個(gè)觸發(fā)器,分別用4個(gè)不同的相位進(jìn)行采樣,要注意保證從輸入引腳到四個(gè)觸發(fā)器的延遲基本一致。
列觸發(fā)器的觸發(fā)分別由時(shí)鐘CLK0、CLK90、CLK180、CLK270的上升沿觸發(fā),按照這樣的方式來觸發(fā)就可以得到四個(gè)數(shù)據(jù)采樣點(diǎn)。這樣就將原始時(shí)鐘周期分成了四個(gè)單獨(dú)的90度的區(qū)域,如果系統(tǒng)時(shí)鐘為200MHz,上圖所示的電路就相當(dāng)于產(chǎn)生了800MHz 的采樣速率。
僅通過一階的觸發(fā)器,輸出的采樣數(shù)據(jù)存在亞穩(wěn)態(tài)的問題,因此需對(duì)采樣點(diǎn)作進(jìn)一步的處理。這里可將四個(gè)采樣點(diǎn)通過進(jìn)一步的觸發(fā),除掉亞穩(wěn)態(tài)的問題,從而使采樣點(diǎn)移到下一個(gè)相同的時(shí)鐘域。通常,亞穩(wěn)態(tài)的去除要經(jīng)過兩三級(jí)的處理,這就使得在有效數(shù)據(jù)輸出前會(huì)有數(shù)位無效的數(shù)據(jù),在數(shù)據(jù)采樣的個(gè)階段,電路檢測(cè)數(shù)據(jù)線上數(shù)據(jù)的傳輸。當(dāng)檢測(cè)到有數(shù)據(jù)傳輸時(shí),對(duì)傳輸數(shù)據(jù)的有效性進(jìn)行確認(rèn)。確認(rèn)數(shù)據(jù)有效后,輸出高電平來指示采樣點(diǎn)有數(shù)據(jù)傳輸。

wKgaomToNgSAKGFGAABxpVYRnE4419.jpg

因?yàn)榻K有四個(gè)輸出,所以需要一個(gè)復(fù)用器來選擇數(shù)據(jù)。發(fā)送數(shù)據(jù)與采樣時(shí)鐘的對(duì)應(yīng)關(guān)系如上圖所示,其對(duì)應(yīng)關(guān)系分為4種情況,每種情況下對(duì)應(yīng)一個(gè)的采樣時(shí)鐘,系統(tǒng)通過對(duì)數(shù)據(jù)邊沿位置信息的判斷,來確定哪路時(shí)鐘為采樣時(shí)鐘,并利用復(fù)用器從選定的時(shí)鐘域中選擇數(shù)據(jù)位,例如檢測(cè)電路確定從時(shí)鐘域A中采樣的數(shù)據(jù)有效,那么將時(shí)鐘域A中采樣的數(shù)據(jù)通過輸出端輸出。
3 結(jié)束語:
通過對(duì)純數(shù)字電路的CDR電路,在沒有硬核的支持下,完成了FPGA上SERDES的接口設(shè)計(jì),并通過實(shí)驗(yàn)的傳輸測(cè)試,在HR03的FPGA上,可完成100~200Mbps的數(shù)據(jù)傳輸。

wKgaomToNgSAG8M9AAAJM7aZU1A921.png ? ?

wKgaomToNgSASjcnAABUdafP6GM431.jpg

掃碼加微信邀請(qǐng)您加入FPGA學(xué)習(xí)交流群

wKgaomToNgWAKTLRAAACXWrmhKE281.png

歡迎加入至芯科技FPGA微信學(xué)習(xí)交流群,這里有一群優(yōu)秀的FPGA工程師、學(xué)生、老師、這里FPGA技術(shù)交流學(xué)習(xí)氛圍濃厚、相互分享、相互幫助、叫上小伙伴一起加入吧!

點(diǎn)個(gè)在看你最好看


原文標(biāo)題:基于FPGA芯片的SERDES接口電路設(shè)計(jì)

文章出處:【微信公眾號(hào):FPGA設(shè)計(jì)論壇】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。


聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1645

    文章

    22050

    瀏覽量

    618662

原文標(biāo)題:基于FPGA芯片的SERDES接口電路設(shè)計(jì)

文章出處:【微信號(hào):gh_9d70b445f494,微信公眾號(hào):FPGA設(shè)計(jì)論壇】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    FPGA與高速ADC接口簡(jiǎn)介

    本文介紹FPGA與高速ADC接口方式和標(biāo)準(zhǔn)以及JESD204與FPGA高速串行接口
    的頭像 發(fā)表于 06-12 14:18 ?1736次閱讀
    <b class='flag-5'>FPGA</b>與高速ADC<b class='flag-5'>接口</b>簡(jiǎn)介

    SerDes到SoC,全場(chǎng)景適配的FCom差分晶振設(shè)計(jì)全解

    芯片匹配方案 在差分晶體振蕩器的系統(tǒng)設(shè)計(jì)中,確保時(shí)鐘信號(hào)與接收芯片的電氣特性完美匹配,是保證整體時(shí)序穩(wěn)定與抖動(dòng)抑制的關(guān)鍵。FCom在長(zhǎng)期產(chǎn)品應(yīng)用過程中,歸納出覆蓋SerDes、高速ADC/DAC
    發(fā)表于 05-30 11:53

    FPGA從0到1學(xué)習(xí)資料集錦

    多個(gè)乘加器并行工作的速度可以遠(yuǎn)遠(yuǎn)超過一個(gè)高速乘加器。 SERDES:高速串行接口。將來 PCI-E、XAUI、HT、S-ATA 等高速串行接口會(huì)越來越多。有了 SERDES 模塊,
    發(fā)表于 05-13 15:41

    什么是SerDesSerDes有哪些應(yīng)用?

    SerDes是一種功能塊,用于對(duì)高速芯片間通信中使用的數(shù)字化數(shù)據(jù)進(jìn)行序列化和反序列化。用于高性能計(jì)算(HPC)、人工智能(AI)、汽車、移動(dòng)和物聯(lián)網(wǎng)(IoT)應(yīng)用的現(xiàn)代片上系統(tǒng)(SoC)都實(shí)現(xiàn)了
    的頭像 發(fā)表于 03-27 16:18 ?2313次閱讀
    什么是<b class='flag-5'>SerDes</b>?<b class='flag-5'>SerDes</b>有哪些應(yīng)用?

    JESD204B有專用于ADC/DAC和FPGA或ASIC的接口嗎?

    請(qǐng)問各位大俠:JESD204B專用于ADC/DAC和FPGA或ASIC的接口嗎,該接口同Rapid/PCIe的物理層Serdes接口有何區(qū)
    發(fā)表于 02-08 09:10

    使用FPGA對(duì)40G以太網(wǎng)接口芯片Serdes進(jìn)行測(cè)試的方法

    Serdes的高速以太網(wǎng)接口流片后如果功能不正常,可以采用帶有相同接口類型的FPGA進(jìn)行測(cè)試定位問題。本文簡(jiǎn)單的介紹一種通過FPGA來對(duì)基
    的頭像 發(fā)表于 01-09 16:10 ?1949次閱讀
    使用<b class='flag-5'>FPGA</b>對(duì)40G以太網(wǎng)<b class='flag-5'>接口</b><b class='flag-5'>芯片</b><b class='flag-5'>Serdes</b>進(jìn)行測(cè)試的方法

    使用FPGA的LVDS_serdes模式驅(qū)動(dòng)DP83867E,可以不使用PHY芯片上自帶的SGMII_SCO(625MHz)的時(shí)鐘嗎?

    使用FPGA的LVDS_serdes模式驅(qū)動(dòng)這個(gè)PHY芯片,但是可以不使用PHY芯片上自帶的SGMII_SCO(625MHz)的時(shí)鐘嗎?現(xiàn)在我用的是CYCLONE 10GX的
    發(fā)表于 11-29 08:07

    lvds接口和HDMI的區(qū)別 lvds接口電路設(shè)計(jì)技巧

    接口)在多個(gè)方面存在顯著差異,同時(shí)LVDS接口電路設(shè)計(jì)也有其特定的技巧。 LVDS接口與HDMI的區(qū)別 信號(hào)傳輸方式 : LVDS接口采用低
    的頭像 發(fā)表于 11-21 16:06 ?2660次閱讀

    DS1302芯片FPGA之間SPI通信原理

    本文通過以DS1302芯片為基礎(chǔ),介紹該芯片FPGA之間SPI通信原理,詳細(xì)描述硬件設(shè)計(jì)原理及FPGA SPI接口驅(qū)動(dòng)設(shè)計(jì)。
    的頭像 發(fā)表于 10-24 14:16 ?1564次閱讀
    DS1302<b class='flag-5'>芯片</b>與<b class='flag-5'>FPGA</b>之間SPI通信原理

    國(guó)科微斬獲“強(qiáng)芯中國(guó)創(chuàng)新IC”獎(jiǎng)項(xiàng),車載SerDes芯片漸入佳境

    科微車載SerDes芯片榮獲“強(qiáng)芯中國(guó)2024新銳產(chǎn)品”獎(jiǎng)。這一榮譽(yù)不僅表明國(guó)科微車載SerDes芯片在汽車電子市場(chǎng)嶄露頭角,也傳遞了國(guó)科微構(gòu)建第二增長(zhǎng)曲線的戰(zhàn)略轉(zhuǎn)型路徑漸入佳境。 “
    的頭像 發(fā)表于 09-30 11:45 ?832次閱讀
    國(guó)科微斬獲“強(qiáng)芯中國(guó)創(chuàng)新IC”獎(jiǎng)項(xiàng),車載<b class='flag-5'>SerDes</b><b class='flag-5'>芯片</b>漸入佳境

    接口芯片的譯碼電路設(shè)計(jì)一般采用什么方法

    接口芯片的譯碼電路設(shè)計(jì)是數(shù)字電路設(shè)計(jì)中的一個(gè)重要部分,它涉及到將輸入信號(hào)轉(zhuǎn)換為特定的輸出信號(hào),以便于后續(xù)電路的處理。譯碼
    的頭像 發(fā)表于 09-30 11:32 ?789次閱讀

    ASP4644在FPGA SERDES供電中的應(yīng)用

    ASP4644是一款高集成度、四輸出的降壓型模組穩(wěn)壓器,專為需要低紋波和高效率的供電場(chǎng)合設(shè)計(jì),如FPGASERDES供電。本文將探討如何利用ASP4644的特性實(shí)現(xiàn)FPGASERDES
    發(fā)表于 08-16 14:55

    SerDes芯片SCS5501/SCS5502兼容MAX9295A/MAX96717

    SerDes芯片SCS5501/SCS5502兼容MAX9295A/MAX96717
    的頭像 發(fā)表于 07-29 17:37 ?1431次閱讀
    <b class='flag-5'>SerDes</b><b class='flag-5'>芯片</b>SCS5501/SCS5502兼容MAX9295A/MAX96717

    解讀MIPI A-PHY與車載Serdes芯片技術(shù)與測(cè)試

    上一期,《汽車芯片標(biāo)準(zhǔn)體系建設(shè)指南》技術(shù)解讀與功率芯片測(cè)量概覽中,我們給大家介紹了工信部印發(fā)的《汽車芯片標(biāo)準(zhǔn)體系建設(shè)指南》涉及到的重點(diǎn)芯片與測(cè)試領(lǐng)域解讀,本期繼續(xù)給大家做延展,我們解讀
    的頭像 發(fā)表于 07-24 10:14 ?4424次閱讀
    解讀MIPI A-PHY與車載<b class='flag-5'>Serdes</b><b class='flag-5'>芯片</b>技術(shù)與測(cè)試

    FPGA電路設(shè)計(jì)的一些技巧

    設(shè)計(jì)  FPGA芯片在選擇時(shí)要盡可能挑選兼容性好的封裝。那么,在硬件電路設(shè)計(jì)時(shí),還要考慮到怎樣兼容多種多芯片的難題。比如,EP2C8Q208C8和EP2C5Q208 這兩個(gè)規(guī)格型號(hào)的
    發(fā)表于 07-21 20:20