一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

芯片設(shè)計(jì)全流程概述

穎脈Imgtec ? 2023-07-31 18:01 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

來(lái)源:大同學(xué)吧 -蛙哥


芯片設(shè)計(jì)分為前端設(shè)計(jì)和后端設(shè)計(jì),前端設(shè)計(jì)(也稱邏輯設(shè)計(jì))和后端設(shè)計(jì)(也稱物理設(shè)計(jì))并沒有統(tǒng)一嚴(yán)格的界限,涉及到與工藝有關(guān)的設(shè)計(jì)就是后端設(shè)計(jì)。

2d71e802-2f89-11ee-bbcf-dac502259ad0.png

1、規(guī)格制定

芯片規(guī)格,也就像功能列表一樣,是客戶向芯片設(shè)計(jì)公司(稱為Fabless,無(wú)晶圓設(shè)計(jì)公司)提出的設(shè)計(jì)要求,包括芯片需要達(dá)到的具體功能和性能方面的要求。

2、詳細(xì)設(shè)計(jì)

Fabless根據(jù)客戶提出的規(guī)格要求,拿出設(shè)計(jì)解決方案和具體實(shí)現(xiàn)架構(gòu),劃分模塊功能。

3、HDL編碼

使用硬件描述語(yǔ)言(VHDL,Verilog HDL,業(yè)界公司一般都是使用后者)將模塊功能以代碼來(lái)描述實(shí)現(xiàn),也就是將實(shí)際的硬件電路功能通過(guò)HDL語(yǔ)言描述出來(lái),形成RTL(寄存器傳輸級(jí))代碼。

4、仿真驗(yàn)證

仿真驗(yàn)證就是檢驗(yàn)編碼設(shè)計(jì)的正確性,檢驗(yàn)的標(biāo)準(zhǔn)就是第一步制定的規(guī)格??丛O(shè)計(jì)是否精確地滿足了規(guī)格中的所有要求。規(guī)格是設(shè)計(jì)正確與否的黃金標(biāo)準(zhǔn),一切違反,不符合規(guī)格要求的,就需要重新修改設(shè)計(jì)和編碼。設(shè)計(jì)和仿真驗(yàn)證是反復(fù)迭代的過(guò)程,直到驗(yàn)證結(jié)果顯示完全符合規(guī)格標(biāo)準(zhǔn)。

5、邏輯綜合――Design Compiler仿真驗(yàn)證通過(guò),進(jìn)行邏輯綜合。邏輯綜合的結(jié)果就是把設(shè)計(jì)實(shí)現(xiàn)的HDL代碼翻譯成門級(jí)網(wǎng)表netlist。綜合需要設(shè)定約束條件,就是你希望綜合出來(lái)的電路在面積,時(shí)序等目標(biāo)參數(shù)上達(dá)到的標(biāo)準(zhǔn)。邏輯綜合需要基于特定的綜合庫(kù),不同的庫(kù)中,門電路基本標(biāo)準(zhǔn)單元(standard cell)的面積,時(shí)序參數(shù)是不一樣的。所以,選用的綜合庫(kù)不一樣,綜合出來(lái)的電路在時(shí)序,面積上是有差異的。一般來(lái)說(shuō),綜合完成后需要再次做仿真驗(yàn)證(這個(gè)也稱為后仿真,之前的稱為前仿真)。

邏輯綜合工具Synopsys的Design Compiler。

6、STA

Static Timing Analysis(STA),靜態(tài)時(shí)序分析,這也屬于驗(yàn)證范疇,它主要是在時(shí)序上對(duì)電路進(jìn)行驗(yàn)證,檢查電路是否存在建立時(shí)間(setup time)和保持時(shí)間(hold time)的違例(violation)。這個(gè)是數(shù)字電路基礎(chǔ)知識(shí),一個(gè)寄存器出現(xiàn)這兩個(gè)時(shí)序違例時(shí),是沒有辦法正確采樣數(shù)據(jù)和輸出數(shù)據(jù)的,所以以寄存器為基礎(chǔ)的數(shù)字芯片功能肯定會(huì)出現(xiàn)問(wèn)題。

STA工具有Synopsys的Prime Time。

7、形式驗(yàn)證

這也是驗(yàn)證范疇,它是從功能上(STA是時(shí)序上)對(duì)綜合后的網(wǎng)表進(jìn)行驗(yàn)證。常用的就是等價(jià)性檢查方法,以功能驗(yàn)證后的HDL設(shè)計(jì)為參考,對(duì)比綜合后的網(wǎng)表功能,他們是否在功能上存在等價(jià)性。這樣做是為了保證在邏輯綜合過(guò)程中沒有改變?cè)菻DL描述的電路功能。

形式驗(yàn)證工具有Synopsys的Formality。

從設(shè)計(jì)程度上來(lái)講,前端設(shè)計(jì)的結(jié)果就是得到了芯片的門級(jí)網(wǎng)表電路。

Backend design flow :

1、DFT
Design For Test,可測(cè)性設(shè)計(jì)。芯片內(nèi)部往往都自帶測(cè)試電路,DFT的目的就是在設(shè)計(jì)的時(shí)候就考慮將來(lái)的測(cè)試。DFT的常見方法就是,在設(shè)計(jì)中插入掃描鏈,將非掃描單元(如寄存器)變?yōu)閽呙鑶卧?。關(guān)于DFT,有些書上有詳細(xì)介紹,對(duì)照?qǐng)D片就好理解一點(diǎn)。DFT工具Synopsys的DFT Compiler

2、布局規(guī)劃(FloorPlan)布局規(guī)劃就是放置芯片的宏單元模塊,在總體上確定各種功能電路的擺放位置,如IP模塊,RAM,I/O引腳等等。布局規(guī)劃能直接影響芯片最終的面積。工具為Synopsys的Astro

3、CTSClock Tree Synthesis,時(shí)鐘樹綜合,簡(jiǎn)單點(diǎn)說(shuō)就是時(shí)鐘的布線。由于時(shí)鐘信號(hào)在數(shù)字芯片的全局指揮作用,它的分布應(yīng)該是對(duì)稱式的連到各個(gè)寄存器單元,從而使時(shí)鐘從同一個(gè)時(shí)鐘源到達(dá)各個(gè)寄存器時(shí),時(shí)鐘延遲差異最小。這也是為什么時(shí)鐘信號(hào)需要單獨(dú)布線的原因。CTS工具有Synopsys的Physical Compiler。

4、布線(Place & Route)

這里的布線就是普通信號(hào)布線了,包括各種標(biāo)準(zhǔn)單元(基本邏輯門電路)之間的走線。比如我們平常聽到的0.13um工藝,或者說(shuō)90nm工藝,實(shí)際上就是這里金屬布線可以達(dá)到的最小寬度,從微觀上看就是MOS管的溝道長(zhǎng)度。工具有Synopsys的Astro。

5、寄生參數(shù)提取由于導(dǎo)線本身存在的電阻,相鄰導(dǎo)線之間的互感,耦合電容在芯片內(nèi)部會(huì)產(chǎn)生信號(hào)噪聲,串?dāng)_和反射。這些效應(yīng)會(huì)產(chǎn)生信號(hào)完整性問(wèn)題,導(dǎo)致信號(hào)電壓波動(dòng)和變化,如果嚴(yán)重就會(huì)導(dǎo)致信號(hào)失真錯(cuò)誤。提取寄生參數(shù)進(jìn)行再次的分析驗(yàn)證,分析信號(hào)完整性問(wèn)題是非常重要的。工具Synopsys的Star-RCXT。

6、版圖物理驗(yàn)證

對(duì)完成布線的物理版圖進(jìn)行功能和時(shí)序上的驗(yàn)證,驗(yàn)證項(xiàng)目很多,如LVS(Layout Vs Schematic)驗(yàn)證,簡(jiǎn)單說(shuō),就是版圖與邏輯綜合后的門級(jí)電路圖的對(duì)比驗(yàn)證;DRC(Design Rule Checking):設(shè)計(jì)規(guī)則檢查,檢查連線間距,連線寬度等是否滿足工藝要求, ERC(Electrical Rule Checking):電氣規(guī)則檢查,檢查短路和開路等電氣 規(guī)則違例;等等。

工具為Synopsys的Hercules。

實(shí)際的后端流程還包括電路功耗分析,以及隨著制造工藝不斷進(jìn)步產(chǎn)生的DFM可制造性設(shè)計(jì))問(wèn)題,在此不贅述了。

物理版圖驗(yàn)證完成也就是整個(gè)芯片設(shè)計(jì)階段完成,下面的就是芯片制造了。物理版圖以GDS II的文件格式交給芯片代工廠(稱為Foundry)在晶圓硅片上做出實(shí)際的電路,再進(jìn)行封裝和測(cè)試,就得到了我們實(shí)際看見的芯片。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 芯片
    +關(guān)注

    關(guān)注

    460

    文章

    52520

    瀏覽量

    441147
  • 電路
    +關(guān)注

    關(guān)注

    173

    文章

    6027

    瀏覽量

    175089
  • 設(shè)計(jì)
    +關(guān)注

    關(guān)注

    4

    文章

    822

    瀏覽量

    70556
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    一文看懂芯片的設(shè)計(jì)流程

    引言:前段時(shí)間給大家做了芯片設(shè)計(jì)的知識(shí)鋪墊(關(guān)于芯片設(shè)計(jì)的一些基本知識(shí)),今天這篇,我們正式介紹芯片設(shè)計(jì)的具體流程芯片分為數(shù)字
    的頭像 發(fā)表于 07-03 11:37 ?205次閱讀
    一文看懂<b class='flag-5'>芯片</b>的設(shè)計(jì)<b class='flag-5'>流程</b>

    智能無(wú)人設(shè)備從IP核到系統(tǒng)的流程功能安全問(wèn)題初探

    功能安全是為許多智能無(wú)人設(shè)備保駕護(hù)航的重要措施,因此需要引起從IP到芯片和系統(tǒng)等各環(huán)節(jié)的重視,除了獲得由權(quán)威機(jī)構(gòu)在進(jìn)行流程審核,覆蓋開發(fā)流程、測(cè)試報(bào)告及安全案例完整性之后獲得ASIL
    的頭像 發(fā)表于 05-15 14:52 ?223次閱讀
    智能無(wú)人設(shè)備從IP核到系統(tǒng)的<b class='flag-5'>全</b><b class='flag-5'>流程</b>功能安全問(wèn)題初探

    PCBA 加工環(huán)節(jié)大盤點(diǎn),報(bào)價(jià)流程及周期深度剖析

    一站式PCBA加工廠家今天為大家講講PCBA加工主要包括哪些環(huán)節(jié)?PCBA加工報(bào)價(jià)流程與周期解析。在電子制造領(lǐng)域,PCBA加工(Printed Circuit Board Assembly)是實(shí)現(xiàn)
    的頭像 發(fā)表于 05-15 09:13 ?230次閱讀

    芯知識(shí)|廣州唯創(chuàng)電子語(yǔ)音芯片開發(fā)流程解析:從選型到量產(chǎn)的實(shí)踐指南

    三大核心展開。通過(guò)模塊化設(shè)計(jì)與完善的開發(fā)支持體系,開發(fā)者可在30天內(nèi)完成從概念驗(yàn)證到批量生產(chǎn)的流程。二、系統(tǒng)化開發(fā)流程詳解1.芯片選型:需求驅(qū)動(dòng)的精準(zhǔn)匹配1.1
    的頭像 發(fā)表于 05-13 08:19 ?196次閱讀
    芯知識(shí)|廣州唯創(chuàng)電子語(yǔ)音<b class='flag-5'>芯片</b>開發(fā)<b class='flag-5'>全</b><b class='flag-5'>流程</b>解析:從選型到量產(chǎn)的實(shí)踐指南

    電源開關(guān)EMC電磁兼容性測(cè)試整改:測(cè)試到優(yōu)化的流程

    南柯電子|電源開關(guān)EMC電磁兼容性測(cè)試整改:測(cè)試到優(yōu)化的流程
    的頭像 發(fā)表于 04-16 11:26 ?455次閱讀
    電源開關(guān)EMC電磁兼容性測(cè)試整改:測(cè)試到優(yōu)化的<b class='flag-5'>全</b><b class='flag-5'>流程</b>

    憶聯(lián)PCIe 5.0 SSD支撐大模型流程訓(xùn)練

    當(dāng)前,大模型流程訓(xùn)練對(duì)數(shù)據(jù)存儲(chǔ)系統(tǒng)的要求已突破傳統(tǒng)邊界。企業(yè)級(jí)SSD作為AI算力基礎(chǔ)設(shè)施的核心組件,其高可靠性、高性能及智能化管理能力,正成為支撐大模型訓(xùn)練效率與穩(wěn)定性的關(guān)鍵。 從海量數(shù)據(jù)的預(yù)處理
    的頭像 發(fā)表于 03-11 10:26 ?425次閱讀
    憶聯(lián)PCIe 5.0 SSD支撐大模型<b class='flag-5'>全</b><b class='flag-5'>流程</b>訓(xùn)練

    MES系統(tǒng)打通采購(gòu)、生產(chǎn)、庫(kù)存流程

    利用MES系統(tǒng)生產(chǎn)管理系統(tǒng),實(shí)現(xiàn)了生產(chǎn)車間、倉(cāng)庫(kù)、采購(gòu)等獨(dú)立的生產(chǎn)主體的一體化管理,提高生產(chǎn)管理的效率。將MES系統(tǒng)和ERP系統(tǒng)結(jié)合在一起,形成一個(gè)企業(yè)的流程的生產(chǎn)計(jì)劃。
    的頭像 發(fā)表于 02-25 13:41 ?501次閱讀
    MES系統(tǒng)打通采購(gòu)、生產(chǎn)、庫(kù)存<b class='flag-5'>全</b><b class='flag-5'>流程</b>

    芯片失效分析的方法和流程

    ? 本文介紹了芯片失效分析的方法和流程,舉例了典型失效案例流程,總結(jié)了芯片失效分析關(guān)鍵技術(shù)面臨的挑戰(zhàn)和對(duì)策,并總結(jié)了芯片失效分析的注意事項(xiàng)。
    的頭像 發(fā)表于 02-19 09:44 ?1219次閱讀

    芯片封測(cè)架構(gòu)和芯片封測(cè)流程

    在此輸入導(dǎo)芯片封測(cè)芯片封測(cè)是一個(gè)復(fù)雜且精細(xì)的過(guò)程,它涉及多個(gè)步驟和環(huán)節(jié),以確保芯片的質(zhì)量和性能。本文對(duì)芯片封測(cè)架構(gòu)和芯片封測(cè)流程進(jìn)行
    的頭像 發(fā)表于 12-31 09:15 ?1481次閱讀
    <b class='flag-5'>芯片</b>封測(cè)架構(gòu)和<b class='flag-5'>芯片封測(cè)流程</b>

    保偏光纖流程處理儀表技術(shù)說(shuō)明書

    電子發(fā)燒友網(wǎng)站提供《保偏光纖流程處理儀表技術(shù)說(shuō)明書.pdf》資料免費(fèi)下載
    發(fā)表于 12-02 16:30 ?0次下載

    數(shù)字設(shè)計(jì)ic芯片流程

    主要介紹芯片的設(shè)計(jì)流程 ? ? ? ? ? ? ? ? ? ? ? ? ? ? ? ? ? ? ? ?? ? ? ? ? ? ? ? ? ? ? ? ? ? &
    發(fā)表于 11-20 15:57 ?0次下載

    芯片制造流程簡(jiǎn)述

    ? “兵馬未動(dòng),糧草先行”,各路IC英雄是否備好了Hamburger&Chips來(lái)迎接下一次的遠(yuǎn)征。其實(shí),在芯片制造過(guò)程中,每一個(gè)步驟都像是制作漢堡一樣層次分明:從最基礎(chǔ)的晶圓開始,像是漢堡
    的頭像 發(fā)表于 10-08 17:04 ?2987次閱讀
    <b class='flag-5'>芯片</b>制造<b class='flag-5'>全</b><b class='flag-5'>流程</b>簡(jiǎn)述

    【「數(shù)字IC設(shè)計(jì)入門」閱讀體驗(yàn)】+ 數(shù)字IC設(shè)計(jì)流程

    :將芯片設(shè)計(jì)結(jié)果交出去進(jìn)行生產(chǎn)制造。 上述這些只是芯片設(shè)計(jì)過(guò)程中的主要節(jié)點(diǎn),細(xì)節(jié)還有很多,如果驗(yàn)證測(cè)試中不通過(guò),就需要從數(shù)字前端設(shè)計(jì)開始找原因,之后再經(jīng)歷一次流程測(cè)試,可見IC設(shè)計(jì)
    發(fā)表于 09-25 15:51

    PCBA加工流程解析:電子制造的關(guān)鍵環(huán)節(jié)

    一站式PCBA智造廠家今天為大家講講PCBA加工流程的關(guān)鍵環(huán)節(jié)有那些?PCBA加工電子制造的關(guān)鍵環(huán)節(jié)流程解析。在電子制造行業(yè)中,PCBA加工作為核心環(huán)節(jié)之一,承擔(dān)著將電子元器件焊接到電路板上并組裝
    的頭像 發(fā)表于 09-18 09:51 ?1271次閱讀

    芯片底部填充工藝流程有哪些?

    芯片底部填充工藝流程有哪些?底部填充工藝(Underfill)是一種在電子封裝過(guò)程中廣泛使用的技術(shù),主要用于增強(qiáng)倒裝芯片(FlipChip)、球柵陣列(BGA)、芯片級(jí)封裝(CSP)等
    的頭像 發(fā)表于 08-09 08:36 ?2348次閱讀
    <b class='flag-5'>芯片</b>底部填充工藝<b class='flag-5'>流程</b>有哪些?