一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

【華秋干貨鋪】PCB布線技巧升級:高速信號篇

華秋電子 ? 2023-08-03 17:31 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

如下表所示,接口信號能工作在8Gbps及以上速率,由于速率很高,PCB布線設(shè)計(jì)要求會更嚴(yán)格,在前幾篇關(guān)于PCB布線內(nèi)容的基礎(chǔ)上,還需要根據(jù)本篇內(nèi)容的要求來進(jìn)行PCB布線設(shè)計(jì)。

1ffef197d55f434cac5df3e54f4f04d0~noop.image?_iz=58558&from=article.pc_detail&x-expires=1691658324&x-signature=zKeH0cLIRMmSmYZHdJrTNjt%2FjAU%3D

高速信號布線時盡量少打孔換層,換層優(yōu)先選擇兩邊是GND的層面處理。盡量收發(fā)信號布線在不同層,如果空間有限,需收發(fā)信號走線同層時,應(yīng)加大收發(fā)信號之間的布線距離。

針對以上高速信號還有如下方面的要求:

01

BGA焊盤區(qū)域挖參考層

如果接口的工作速率≥8Gbps,建議在BGA區(qū)域,挖掉這些信號正下方的L2層參考層,以減小焊盤的電容效應(yīng),挖空尺寸R=10mil。

如果接口的工作速率<8Gbps,例如DP接口只工作在5.4Gbps,那么不用挖BGA區(qū)域的參考層,如下圖所示。

61ec5b45c3aa4d87883655d93df05515~noop.image?_iz=58558&from=article.pc_detail&x-expires=1691658324&x-signature=ij9uheHflm6OmiUzP7QjKJYKYF0%3D

02

避免玻纖編織效應(yīng)

PCB基板是由玻璃纖維和環(huán)氧樹脂填充壓合而成。玻璃纖維的介電常數(shù)大約是6,樹脂的介電常數(shù)一般不到3。在路徑長度和信號速度方面發(fā)生的問題,主要是由于樹脂中的玻璃纖維增強(qiáng)編織方式引起的。

較為普通的玻璃纖維編織中的玻璃纖維束是緊密絞合在一起的,因此束與束之間留出的大量空隙需要用樹脂填充,PCB中的平均導(dǎo)線寬度要小于玻璃纖維的間隔,因此一個差分對中的一條線可能有更多的部分在玻璃纖維上、更少的部分在樹脂上,另一條線則相反(樹脂上的部分比玻璃纖維上的多)。這樣會導(dǎo)致D+和D-走線的特性阻抗不同,兩條走線的時延也會不同,導(dǎo)致差分對內(nèi)的時延差進(jìn)而影響眼圖的質(zhì)量。

8440db725fd244a89edbf60cd58bbd05~noop.image?_iz=58558&from=article.pc_detail&x-expires=1691658324&x-signature=2PyQBV8LQSmjipj9HUOAPNQfRbM%3D

當(dāng)接口的信號速率達(dá)到8Gbps,且走線長度超過1.5inch,需謹(jǐn)慎處理好玻纖編織效應(yīng)。建議采用以下方式之一來避免玻纖編織效應(yīng)帶來的影響。

方式一:改變走線角度,如按10°~ 35°,或PCB生產(chǎn)加工時,將板材旋轉(zhuǎn)10°以保證所有走線都不與玻纖平行,如下圖所示。

a340116b5b9f4945b671a1b90207aa05~noop.image?_iz=58558&from=article.pc_detail&x-expires=1691658324&x-signature=W79Jd4DwWHm2orN1oiLOgwpbjig%3D

方式二:使用下圖走線,則W至少要大于3倍的玻纖編織間距,推薦值W=60mil,θ=10°,L=340mil。

ef50d04067a24e5ea515b76f44201d6d~noop.image?_iz=58558&from=article.pc_detail&x-expires=1691658324&x-signature=ObxpDneSVFkbxANelywxGr9E1Ns%3D

03

差分過孔建議

1、高速信號盡量少打孔換層,換層時需在信號孔旁邊添加GND過孔。地過孔數(shù)量對差分信號的信號完整性影響是不同的。無地過孔、單地過孔以及雙地過孔可依次提高差分信號的信號完整性。

2、選擇合理的過孔尺寸。對于多層一般密度的PCB設(shè)計(jì)來說,選用0.25mm/0.51mm/0.91mm(鉆孔/焊盤/POWER隔離區(qū))的過孔較好;對于一些高密度的PCB也可以使用0.20mm/0.46mm/0.86mm 的過孔,也可以嘗試盲埋孔設(shè)計(jì)。

3、過孔中心距的變化,對差分信號的信號完整性影響是不同的。對于差分信號,過孔中心距過大或過小,均會對信號完整性產(chǎn)生不利影響。

4、如果接口的工作速率≥8Gbps,那么這些接口差分對的過孔尺寸建議根據(jù)實(shí)際疊層進(jìn)行仿真優(yōu)化。

ac38f939672e46ff9f439817b088f96d~noop.image?_iz=58558&from=article.pc_detail&x-expires=1691658324&x-signature=uyIuBdRJA%2FNZtXTz0OKENhwnVkI%3D

以下給出基于EVB一階HDI疊層的過孔參考尺寸:

R_Drill=0.1mm (鉆孔半徑)

R_Pad=0.2mm (過孔焊盤半徑)

D1:差分過孔中心間距

D2:表層到底層的反焊盤尺寸

D3:信號過孔與回流地過孔的中心間距

4508f0c807434ca38410e76247351a0e~noop.image?_iz=58558&from=article.pc_detail&x-expires=1691658324&x-signature=CC0U%2BO%2BlV2nGNmB8j7bkRJpX6ZM%3D

04

耦合電容優(yōu)化建議

1、耦合電容的放置,按照設(shè)計(jì)指南要求放置。如果沒有設(shè)計(jì)指南時,若信號是IC到IC,耦合電容靠近接收端放置;若信號是IC到連接器,耦合電容請靠近連接器放置。

2、盡可能選擇小的封裝尺寸,減小阻抗不連續(xù)。

3、如果接口的信號工作速率≥8Gbps,那么這些接口的差分隔直電容建議按如下方式進(jìn)行優(yōu)化:

1)根據(jù)接口選擇挖空一層或者兩層地平面,如果挖空電容焊盤正下方L2地參考層,需要隔層參考,即L3層要為地參考層;

2)如果挖空L2和L3地參考層,那么L4層要為地參考層。挖空尺寸需根據(jù)實(shí)際疊層通過仿真確定;以下給出基于EVB一階HDI疊層的參考尺寸。

【注】D1:差分耦合電容之間的中心距;L:挖空長度;H:挖空寬度。

f9a8d2d80c2745caa7f3ce76844d83d0~noop.image?_iz=58558&from=article.pc_detail&x-expires=1691658324&x-signature=T18DFqUIrrrdjp3z6GrNMKfN8Zg%3D

4、在耦合電容四周打4個地通孔以將L2~L4層的地參考層連接起來,如下圖所示。

a9b0214a80bd4ec18ebaa3da78038ade~noop.image?_iz=58558&from=article.pc_detail&x-expires=1691658324&x-signature=1%2Ft0W0OZyJrnfvGG6o2JCAee9oY%3D

05

ESD優(yōu)化建議

1、ESD保護(hù)器件的寄生電容必須足夠低,以允許高速信號傳輸而不會降級。

2、ESD需放置在被保護(hù)的IC之前,但盡量與連接器/觸點(diǎn)PCB側(cè)盡量靠近;放置在與信號線串聯(lián)任何電阻之前;放置在包含保險(xiǎn)絲在內(nèi)的過濾或調(diào)節(jié)器件之前。

3、如果接口的信號工作速率≥8Gbps,那么這些接口的差分對ESD器件建議按以下方式優(yōu)化。挖空ESD焊盤正下方L2和L3地參考層,L4層作為隔層參考層,需要為地平面。挖空尺寸需結(jié)合 ESD型號并根據(jù)實(shí)際疊層通過仿真確定。

以下給出基于基于EVB一階HDI疊層的所用ESD型號為ESD73034D的參考尺寸:

24cf1717b1db432299021f4b2f8ab8cd~noop.image?_iz=58558&from=article.pc_detail&x-expires=1691658324&x-signature=vmDke%2FYWLuX0q8UlXau2SSxV%2FKA%3D

4、同時在每個ESD四周打4個地通孔,以將L2~L4層的地參考層連接起來,如下圖所示。

98c7f512432b4f1a81c34af0ae37c937~noop.image?_iz=58558&from=article.pc_detail&x-expires=1691658324&x-signature=m%2FR6SfSU9Fd9PVGfssdTEQS2CpM%3D

06

連接器優(yōu)化建議

1、在連接器內(nèi)走線要中心出線。如果高速信號在連接器有一端信號沒有與GND相鄰PIN時,設(shè)計(jì)時應(yīng)在其旁邊加GND孔。

2、如果接口的信號工作速率≥8Gbps,那么這些接口的連接器要能符合相應(yīng)的標(biāo)準(zhǔn)要求(如HDMI2.1/DP1.4/PCI-E3.0協(xié)議標(biāo)準(zhǔn))。推薦使用這些廠商的連接器:Molex、Amphenol、HRS等等。

3、根據(jù)接口選擇挖空一層或者兩層地平面,如果挖空連接器焊盤正下方的L2地參考層,需隔層參考,即L3層要作為地參考層;如果挖空L2和L3的地參考層,那么L4層需要為地平面,作為隔層參考層。挖空尺寸需結(jié)合連接器型號并根據(jù)實(shí)際疊層通過仿真確定。

4、建議在連接器的每個地焊盤各打2個地通孔,且地孔要盡可能靠近焊盤。

以下給出基于EVB一階HDI疊層的挖空參考尺寸:

673461f3d6094797956938378c0e2812~noop.image?_iz=58558&from=article.pc_detail&x-expires=1691658324&x-signature=l5WlgEkZQgMGGP%2FAOvAwSN09cpQ%3D

連接器推薦布線方式:

b7af79db53034dd8b5bdbc011506e001~noop.image?_iz=58558&from=article.pc_detail&x-expires=1691658324&x-signature=%2FB1VsE0jCHVnYksuD8B3GMyHEpo%3D

93cbdc70d2434ec0916c42514e80dabf~noop.image?_iz=58558&from=article.pc_detail&x-expires=1691658324&x-signature=MMdE964epD2P%2BvjG5Qyv5yV0KiA%3D

設(shè)計(jì)完P(guān)CB后,一定要做分析檢查,才能讓生產(chǎn)更順利,這里推薦一款可以一鍵智能檢測PCB布線布局最優(yōu)方案的工具:華秋DFM軟件,只需上傳PCB/Gerber文件后,點(diǎn)擊一鍵DFM分析,即可根據(jù)生產(chǎn)的工藝參數(shù)對設(shè)計(jì)的PCB板進(jìn)行可制造性分析。

華秋DFM軟件是國內(nèi)首款免費(fèi)PCB可制造性和裝配分析軟件,擁有300萬+元件庫,可輕松高效完成裝配分析。其PCB裸板的分析功能,開發(fā)了19大項(xiàng),52細(xì)項(xiàng)檢查規(guī)則,PCBA組裝的分析功能,開發(fā)了10大項(xiàng),234細(xì)項(xiàng)檢查規(guī)則

基本可涵蓋所有可能發(fā)生的制造性問題,能幫助設(shè)計(jì)工程師在生產(chǎn)前檢查出可制造性問題,且能夠滿足工程師需要的多種場景,將產(chǎn)品研制的迭代次數(shù)降到最低,減少成本。

7aa23d4e41f34e9883e9b22463164376~noop.image?_iz=58558&from=article.pc_detail&x-expires=1691658324&x-signature=88UD8gOL99Qp6PW8mVs63do4duk%3D

華秋DFM軟件下載地址(復(fù)制到電腦瀏覽器打開):

https://dfm.elecfans.com/uploads/software/promoter/HQDFM%20V3.7.0_DFMGZH.zip

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4368

    文章

    23492

    瀏覽量

    409785
  • PCB布線
    +關(guān)注

    關(guān)注

    22

    文章

    472

    瀏覽量

    42752
  • 高速信號
    +關(guān)注

    關(guān)注

    1

    文章

    246

    瀏覽量

    18099
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    高速PCB布局/布線的原則

    目錄:一、布線的一般原則1、PCB板知識2、5-5原則3、20H原則4、3W/4W/10W原則(W:Width)5、重疊電源與地線層規(guī)則6、1/4波長規(guī)則7、芯片引腳布線二、信號走線下
    的頭像 發(fā)表于 05-28 19:34 ?1181次閱讀
    <b class='flag-5'>高速</b><b class='flag-5'>PCB</b>布局/<b class='flag-5'>布線</b>的原則

    高層數(shù)層疊結(jié)構(gòu)PCB布線策略

    高層數(shù) PCB布線策略豐富多樣,具體取決于 PCB 的功能。這類電路板可能涉及多種不同類型的信號,從低速數(shù)字接口到具有不同信號完整性要求
    的頭像 發(fā)表于 05-07 14:50 ?634次閱讀
    高層數(shù)層疊結(jié)構(gòu)<b class='flag-5'>PCB</b>的<b class='flag-5'>布線</b>策略

    高速PCB板的電源布線設(shè)計(jì)

    隨著集成電路工藝和集成度的不斷提高,集成電路的工作電壓越來越低,速度越來越快。進(jìn)入新的時代后,這對于PCB板的設(shè)計(jì)提出了更高的要求。本文正是基于這種背景下,對高速PCB設(shè)計(jì)中最重要的環(huán)節(jié)之一一電源
    發(fā)表于 04-29 17:31

    受控阻抗布線技術(shù)確保信號完整性

    核心要點(diǎn)受控阻抗布線通過匹配走線阻抗來防止信號失真,從而保持信號完整性。高速PCB設(shè)計(jì)中,元件與走線的阻抗匹配至關(guān)重要。
    的頭像 發(fā)表于 04-25 20:16 ?682次閱讀
    受控阻抗<b class='flag-5'>布線</b>技術(shù)確保<b class='flag-5'>信號</b>完整性

    建議收藏,這31條PCB設(shè)計(jì)布線技巧

    相信大家在做PCB設(shè)計(jì)時,都會發(fā)現(xiàn)布線這個環(huán)節(jié)必不可少,而且布線的合理性,也決定了PCB的美觀度和其生產(chǎn)成本的高低,同時還能體現(xiàn)出電路性能和散熱性能的好壞,以及是否可以讓器件的性能達(dá)到
    發(fā)表于 04-19 10:46

    PCB設(shè)計(jì)整板銅說明

    PCB(印制電路板)設(shè)計(jì)中,整板銅是一個需要仔細(xì)考慮的問題。銅,即在PCB的空白區(qū)域覆蓋銅膜,這一做法既有其顯著的優(yōu)勢,也可能帶來一些潛在的問題。是否整板
    的頭像 發(fā)表于 04-14 18:36 ?583次閱讀

    一文告訴你為什么不要隨便在高速線旁邊銅!

    1. 阻抗突變與信號反射 問題:高速信號線依賴精確的阻抗控制(如50Ω或100Ω差分)。鄰近銅會改變信號線與參考平面(如地平面)的耦合關(guān)系
    發(fā)表于 04-07 10:52

    銅在PCB設(shè)計(jì)中的關(guān)鍵作用:從地線阻抗到散熱性能

    一站式PCBA智造廠家今天為大家講講銅在pcb設(shè)計(jì)中的作用有哪些?銅在PCB設(shè)計(jì)中的作用及其注意事項(xiàng)。在完成PCB設(shè)計(jì)的所有內(nèi)容之后,通
    的頭像 發(fā)表于 01-15 09:23 ?879次閱讀
    <b class='flag-5'>鋪</b>銅在<b class='flag-5'>PCB</b>設(shè)計(jì)中的關(guān)鍵作用:從地線阻抗到散熱性能

    104條關(guān)于PCB布局布線的小技巧

    在電子產(chǎn)品設(shè)計(jì)中,PCB布局布線是重要的一步,PCB布局布線的好壞將直接影響電路的性能。 現(xiàn)在,雖然有很多軟件可以實(shí)現(xiàn)PCB自動布局
    的頭像 發(fā)表于 01-07 09:21 ?1099次閱讀
    104條關(guān)于<b class='flag-5'>PCB</b>布局<b class='flag-5'>布線</b>的小技巧

    深度解析:PCB高速信號傳輸中的阻抗匹配與信號完整性

    一站式PCBA智造廠家今天為大家PCB設(shè)計(jì)中什么是高速信號?PCB設(shè)計(jì)中為什么高頻會出現(xiàn)信號失真。在電子設(shè)備制造中,
    的頭像 發(fā)表于 12-30 09:41 ?669次閱讀

    高速PCB信號完整性設(shè)計(jì)與分析

    高速PCB信號完整性設(shè)計(jì)與分析
    發(fā)表于 09-21 11:51 ?4次下載

    秋DFM軟件再升級,熱門功能搶先體驗(yàn)

    DFM軟件的 SMT分析功能 ,匹配元件庫后,從仿真圖中查看空貼的器件位置。 ★ 新增等長線計(jì)算工具 在高頻、高速信號線或有阻抗線的PCB文件中,時長需要控制等長而去人工計(jì)算,這樣的方式繁瑣且費(fèi)時
    發(fā)表于 09-11 20:23

    求助,關(guān)于雙面板運(yùn)放PCB銅遇到的疑問求解

    1,在單極性運(yùn)放PCB銅設(shè)計(jì)時,思路:bottom layer 銅(電源地),TOP layer銅(信號地),
    發(fā)表于 08-16 08:12

    PCB想要做好銅,這幾點(diǎn)不容忽視!

    一站式PCBA智造廠家今天為大家講講高速PCB設(shè)計(jì)當(dāng)中鋪銅處理方法有哪些?高速PCB設(shè)計(jì)銅的正確處理方法。在
    的頭像 發(fā)表于 07-30 09:21 ?1007次閱讀

    高速ADC PCB布局布線技巧分享

    高速模擬信號鏈設(shè)計(jì)中,印刷電路板(PCB)布局布線需??要考慮許多選項(xiàng),有些選項(xiàng)比其它選項(xiàng)更重要,有些選項(xiàng)??則取決于應(yīng)用。最終的答案各不相同,但在所有情況下,??設(shè)計(jì)工程師都應(yīng)盡量
    的頭像 發(fā)表于 07-24 08:42 ?1488次閱讀
    <b class='flag-5'>高速</b>ADC <b class='flag-5'>PCB</b>布局<b class='flag-5'>布線</b>技巧分享