8層通孔板1.6mm厚度疊層與阻抗設(shè)計(jì)
在8層通孔板疊層設(shè)計(jì)中,頂層信號(hào) L1 的參考平面為 L2,底層信號(hào) L8 的參考平面為 L7。
建議層疊為TOP-Gnd-Signal-Power-Gnd-Signal-Gnd-Bottom,基銅厚度建議全部采用1oZ,厚度為1.6mm。
板厚推薦疊層如下圖(上)所示(8層通孔1.6mm厚度推薦疊層),阻抗線寬線距如下圖(下)所示(8層通孔1.6mm厚度各阻抗線寬線距)。


10層1階HDI板1.6mm厚度疊層與阻抗設(shè)計(jì)
在10層1階板疊層設(shè)計(jì)中,頂層信號(hào)L1的參考平面為L(zhǎng)2,底層信號(hào)L10的參考平面為L(zhǎng)9。
建議層疊為TOP-Signal/Gnd-Gnd/Power-Signal-Gnd/Power-Gnd/Power-Gnd/Power-Signal-Gnd-Bottom,其中L1,L2,L9,L10,建議采用1oZ,其它內(nèi)層采用HoZ。
板厚推薦疊層如下圖(上)所示(10層1階HDI板疊層設(shè)計(jì)),阻抗線寬線距如下圖(下)所示(10層1階HDI板阻抗設(shè)計(jì))。


10層2階HDI板1.6mm厚度疊層與阻抗設(shè)計(jì)
在10層2階板疊層設(shè)計(jì)中,頂層信號(hào)L1的參考平面為L(zhǎng)2,底層信號(hào)L10的參考平面為L(zhǎng)9。
建議層疊為TOP-Gnd-Signal-Gnd-Power-Signal/Pow -Gnd-Signal-Gnd-Bottom,其中L1,L2,L3,L8,L9,L10,建議采用1oZ,其它內(nèi)層采用HoZ。
板厚推薦疊層如下圖(上)所示(10層2階HDI板疊層設(shè)計(jì)),阻抗線寬線距如下圖(中、下)所示(10層2階HDI板單端、差分阻抗設(shè)計(jì)圖)。



DDR電路阻抗線與阻抗要求
所有通道數(shù)據(jù)DQ、DM單端信號(hào)阻抗40歐姆,如果疊層無(wú)法滿足40歐目標(biāo)阻抗,至少保證阻抗?jié)M足45ohm±10%,40歐目標(biāo)阻抗信號(hào)余量會(huì)更大,45歐目標(biāo)阻抗信號(hào)余量會(huì)更小,如下圖是CH0與CH1通道數(shù)據(jù)DQ、DM阻抗線。

所有通道地址、控制單端信號(hào)阻抗40歐姆,如下圖是CH0與CH1通道地址、控制阻抗線。

CKE單端信號(hào)阻抗50歐姆,如下圖是CH0與CH1通道CKE阻抗線。

所有通道數(shù)據(jù)鎖存信號(hào)DQS與時(shí)鐘差分信號(hào)阻抗80歐姆,如果疊層無(wú)法滿足80歐目標(biāo)阻抗,至少保證阻抗?jié)M足90ohm±10%,如下圖是CH0與CH1通道DQS與CLK差分阻抗線。

阻抗的知識(shí)點(diǎn)非常多,相信大家也竟然為此困擾,這里推薦一款可以一鍵智能計(jì)算阻抗自動(dòng)疊層的工具:華秋DFM軟件,使用其阻抗計(jì)算功能,可以高效輕松反算和計(jì)算所需阻抗和線寬線距等。
華秋DFM軟件是國(guó)內(nèi)首款免費(fèi)PCB可制造性和裝配分析軟件,擁有300萬(wàn)+元件庫(kù),可輕松高效完成裝配分析。其PCB裸板的分析功能,開(kāi)發(fā)了19大項(xiàng),52細(xì)項(xiàng)檢查規(guī)則,PCBA組裝的分析功能,開(kāi)發(fā)了10大項(xiàng),234細(xì)項(xiàng)檢查規(guī)則。
基本可涵蓋所有可能發(fā)生的制造性問(wèn)題,能幫助設(shè)計(jì)工程師在生產(chǎn)前檢查出可制造性問(wèn)題,且能夠滿足工程師需要的多種場(chǎng)景,將產(chǎn)品研制的迭代次數(shù)降到最低,減少成本。

華秋DFM軟件下載地址(復(fù)制到電腦瀏覽器打開(kāi)):
https://dfm.elecfans.com/uploads/software/promoter/HQDFM%20V3.7.0_DFMGZH.zip
專屬福利
上方鏈接下載還可享多層板首單立減50元
每月1次4層板免費(fèi)打樣
并領(lǐng)取多張無(wú)門檻“元器件+打板+貼片”優(yōu)惠券
審核編輯 黃宇
-
電路
+關(guān)注
關(guān)注
173文章
6024瀏覽量
174741 -
阻抗
+關(guān)注
關(guān)注
17文章
970瀏覽量
47169 -
DDR
+關(guān)注
關(guān)注
11文章
732瀏覽量
66582 -
疊層
+關(guān)注
關(guān)注
0文章
29瀏覽量
10093
發(fā)布評(píng)論請(qǐng)先 登錄
淺談PCB疊層設(shè)計(jì)原則及阻抗設(shè)計(jì)

DDR電路的疊層與阻抗設(shè)計(jì)
DDR電路的疊層與阻抗設(shè)計(jì)!
PCB疊層設(shè)計(jì)
PCB疊層設(shè)計(jì)及阻抗計(jì)算
PCB設(shè)計(jì)中疊層算阻抗時(shí)需注意哪些事項(xiàng)?
PCB阻抗控制和疊層設(shè)計(jì)
總結(jié)了PCB設(shè)計(jì)疊層算阻抗的4大注意事項(xiàng) 幫助提高計(jì)算效率

一文輕松搞定PCB疊層和阻抗設(shè)計(jì)
【華秋干貨鋪】一文輕松搞定PCB疊層和阻抗設(shè)計(jì)

RK3588 PCB推薦疊層及阻抗設(shè)計(jì)

評(píng)論