一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

如何判定雜散來(lái)源?

analog_devices ? 來(lái)源:未知 ? 2023-08-21 18:20 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

直接數(shù)據(jù)頻率合成器(DDS)因能產(chǎn)生頻率捷變且殘留相位噪聲性能卓越而著稱。另外,多數(shù)用戶都很清楚DDS輸出頻譜中存在的雜散噪聲,比如相位截?cái)嚯s散以及與相位-幅度轉(zhuǎn)換過(guò)程相關(guān)的雜散等。此類雜散是實(shí)際DDS設(shè)計(jì)中的 有限相位和幅度分辨率造成的結(jié)果。

其他雜散源與集成DAC相關(guān)——DAC的采樣輸出產(chǎn)生基波和相關(guān)諧波的鏡像頻率。另外,因DAC非理想的開關(guān)屬性可能導(dǎo)致低階諧波的功率水平升高。最后一種雜散源是在系統(tǒng)時(shí)鐘頻率的基波與任何內(nèi)部分諧波時(shí)鐘(例如,ADI直接數(shù)字頻率合成器提供的SYNC_CLK)之間產(chǎn)生的混頻產(chǎn)物。

上述雜散噪聲的全部已知來(lái)源都可根據(jù)相對(duì)于DDS/DAC輸出處基波信號(hào)的頻率偏移進(jìn)行預(yù)測(cè)。以下內(nèi)容旨在幫助您確定DDS輸出信號(hào)頻譜中的雜散源。如果通過(guò)改變DDS頻率調(diào)諧字使雜散與DDS/DAC相關(guān),則并不難確定雜散源。這是因?yàn)楦淖冋{(diào)諧字時(shí),上述所有雜散噪聲的頻率偏移均隨基波變化。

如何確定DDS輸出信號(hào)頻譜中的雜散源例如,24 MHz基波有一個(gè)72 MHz的三階諧波。如果DDS系統(tǒng)時(shí)鐘為100 MHz,則三階諧波與系統(tǒng)時(shí)鐘的產(chǎn)物會(huì)折回到至28 MHz,與基波僅偏移4 MHz。如果基波增加10 KHz至24.010 MHz,則新的后疊積將偏移基波3.97MHz,這是可以提前預(yù)測(cè)的。 如果無(wú)論頻率調(diào)諧字如何變化,雜散相對(duì)基波的頻率偏移均保持不變,則DDS/DAC不是雜散源。相反,如果雜散相對(duì)基波的頻率偏移隨DDS調(diào)諧改變而變化,則DDS/DAC很可能是雜散源。通過(guò)確保頻率調(diào)諧字變化包括頻率調(diào)諧字的截?cái)嗖糠趾臀唇財(cái)嗖糠郑蔀榘l(fā)現(xiàn)雜散源帶來(lái)方便。截?cái)嗖糠忠话銥檎{(diào)諧字的14位至19位(MSB)。

當(dāng)DDS頻率調(diào)諧字發(fā)生變化時(shí),相對(duì)基波(載波)的頻率偏移不發(fā)生改變的雜散一般分為兩類:

  • 要么以某種方式耦合至DDS電源
  • 要么是驅(qū)動(dòng)DDS的參考時(shí)鐘源上的一個(gè)元件。

注意,如果DDS的內(nèi)部參考時(shí)鐘乘法器(PLL)被啟用,則DDS輸出同樣存在相對(duì)于基波的固定邊帶雜散,其頻率偏移等于參考時(shí)鐘頻率。

參考時(shí)鐘源雜散

圖1所示為DDS的500 MHz參考時(shí)鐘,由一個(gè)100 KHz音實(shí)現(xiàn)10%的AM調(diào)制。該參考時(shí)鐘源是一款Rohde andSchwartz具有調(diào)制功能的SMA信號(hào)發(fā)生器。圖1中的灰色線為無(wú)調(diào)制條件下的參考時(shí)鐘。

067b4576-400b-11ee-ac96-dac502259ad0.jpg

圖1. DDS的500 MHz參考時(shí)鐘

(由一個(gè)100 kHz音(藍(lán)色線)實(shí)現(xiàn)10%的AM調(diào)制)

圖2中,同一100 KHz音以完全相同的頻率偏移傳輸?shù)紻DS/DAC輸出,不受調(diào)諧字頻率影響。圖2中的頻率調(diào)諧字表現(xiàn)出四個(gè)相互疊加的不同DDS載波。注意,在全部四個(gè)載波改變時(shí),參考時(shí)鐘雜散的頻率偏移保持不變;但該雜散的幅度以20 log(x)為單位發(fā)生變化,其中,x為參考時(shí)鐘頻率與DDS載波頻率之比。

068cfbc2-400b-11ee-ac96-dac502259ad0.jpg

圖2. 四個(gè)DDS輸出載波表現(xiàn)出100 kHz雜散產(chǎn)生的效應(yīng),該雜散對(duì)DDS的參考時(shí)鐘(500 MHz)進(jìn)行AM調(diào)制

開關(guān)電源雜散

圖3和圖4展示了DDS電源上的雜散(如開關(guān)電源)與DDS輸出之間的關(guān)系。注意,如前所述,在相對(duì)于相同的載波變化時(shí),它們也保持相同的固定頻率偏移。

06a6f5b8-400b-11ee-ac96-dac502259ad0.jpg

圖3. 四個(gè)DDS輸出載波表現(xiàn)出150 kHz雜散產(chǎn)生的效應(yīng),該雜散對(duì)DDS的電源進(jìn)行AM調(diào)制

圖4為DDS電源的實(shí)際時(shí)域,其中,一個(gè)150 kHz調(diào)制音施加于DDS電源之上,以仿真電源開關(guān)雜散。

06c0987e-400b-11ee-ac96-dac502259ad0.png

圖4. 150 kHz音(16 mV p-p)通過(guò)一個(gè)函數(shù)發(fā)生器施加于DDS電源之

DDS參考時(shí)鐘或電源(一般為AVDD)上的雜散會(huì)對(duì)DDS輸出產(chǎn)生一定的影響。結(jié)果,當(dāng)載波變化時(shí),以載波為中心的邊帶將保持不變。因此,調(diào)諧字發(fā)生變化時(shí),如果在DAC/DDS輸出中觀察到固定雜散,則應(yīng)檢查參考時(shí)鐘源和DDS電源中是否存在雜散。

06dfe940-400b-11ee-ac96-dac502259ad0.gif ? ?查看往期內(nèi)容↓↓↓


原文標(biāo)題:如何判定雜散來(lái)源?

文章出處:【微信公眾號(hào):亞德諾半導(dǎo)體】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。


聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 亞德諾
    +關(guān)注

    關(guān)注

    6

    文章

    4680

    瀏覽量

    16322

原文標(biāo)題:如何判定雜散來(lái)源?

文章出處:【微信號(hào):analog_devices,微信公眾號(hào):analog_devices】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    IGBT功率模塊動(dòng)態(tài)測(cè)試中夾具散電感的影響

    在IGBT功率模塊的動(dòng)態(tài)測(cè)試中,夾具的散電感(Stray Inductance,Lσ)是影響測(cè)試結(jié)果準(zhǔn)確性的核心因素。散電感由測(cè)試夾具的layout、材料及連接方式引入,會(huì)導(dǎo)致開關(guān)波形畸變、電壓尖峰升高及損耗測(cè)量偏差。
    的頭像 發(fā)表于 06-04 15:07 ?673次閱讀
    IGBT功率模塊動(dòng)態(tài)測(cè)試中夾具<b class='flag-5'>雜</b>散電感的影響

    stm32G474的flash模式如何判定

    是2k. 手冊(cè)判定依據(jù):讀取flash option register,其中BFB2位是0,表示是單bank模式。 而我這邊不管是打印出寄存器狀態(tài)值,還是用cube工具讀出來(lái),都是BFB2為0
    發(fā)表于 03-12 08:18

    高速信號(hào)如何判定?常見的高速信號(hào)有哪些?

    隨著信息技術(shù)的飛速發(fā)展,高速信號(hào)在互聯(lián)網(wǎng)傳輸、計(jì)算機(jī)內(nèi)部通信、移動(dòng)通信及衛(wèi)星通信等領(lǐng)域中廣泛應(yīng)用。那么,如何判定一個(gè)信號(hào)是否為高速信號(hào)呢?,常見的高速信號(hào)類型有哪些呢? 高速信號(hào)判定方法 1.一般
    的頭像 發(fā)表于 02-11 15:14 ?614次閱讀
    高速信號(hào)如何<b class='flag-5'>判定</b>?常見的高速信號(hào)有哪些?

    ADS5407散較差的原因?

    的SFDR(無(wú)散動(dòng)態(tài)范圍)比較差,只有40~50dbc,而官方手冊(cè)上描述的SFDR在70dbc以上,我們做了以下措施: 修改了時(shí)鐘輸入端的匹配網(wǎng)絡(luò),前期ADS5407時(shí)鐘輸入信號(hào)特別差,如下圖所示: 修改
    發(fā)表于 01-08 06:30

    邊帶散和開關(guān)散的含義是什么?會(huì)對(duì)電路造成什么影響?

    我在看ADC供電部分的時(shí)候,看到邊帶散和開關(guān)散這兩詞不知道它的含義。請(qǐng)問下大家它們的含義以及它們將會(huì)對(duì)電路造成什么影響? 謝謝大家了?。。。?!
    發(fā)表于 12-31 06:32

    DAC3482存在散怎么解決?

    當(dāng)前DTRU產(chǎn)品中使用了DAC3482,故障率達(dá)到12%,從FPGA側(cè)IQ數(shù)據(jù)到達(dá)DAC3482,從3482出口處測(cè)量到的信號(hào),發(fā)現(xiàn)近端存在散。具體見下圖所示。 另外做了如下實(shí)驗(yàn): 1、將
    發(fā)表于 12-16 06:23

    使用ADC12DJ3200做采樣系統(tǒng)時(shí),發(fā)現(xiàn)SFDR受限于交織散,有什么方法降低Fs/2-Fin處的散?

    我在使用ADC12DJ3200做采樣系統(tǒng)時(shí),發(fā)現(xiàn)SFDR受限于交織散,在開了前景校準(zhǔn)和offset filtering后,F(xiàn)s/4和Fs/2處的散明顯變小,但是Fs/2-Fin散仍然很大。請(qǐng)問有什么方法降低Fs/2-Fi
    發(fā)表于 12-13 15:14

    DAC39J82輸出信號(hào)在140MHz頻率存在散怎么解決?

    在使用DAC39J82過(guò)程中我們發(fā)現(xiàn)DAC芯片在輸出是0—500M頻率信號(hào)時(shí),在120MHZ以下沒有沒有散問題。在150M,200M,300M 頻率下也沒有散問題。但在140M有散,
    發(fā)表于 11-22 06:07

    DAC38J84測(cè)試時(shí)有散和諧波怎么解決?

    DAC38J84測(cè)試時(shí)有散和諧波,散的大小影響了SFDR,目前輸出60/50/70MHz IF點(diǎn)頻信號(hào)。在這些頻點(diǎn)中散點(diǎn)均有出現(xiàn),通過(guò)大量測(cè)試,這些散點(diǎn)有一定規(guī)律,下圖是60
    發(fā)表于 11-18 06:37

    LMX2594如何降低整數(shù)邊界散?

    我的參考頻率為80MHz,鑒相頻率為160MHz,現(xiàn)在散為80 的整數(shù)倍,是否為整數(shù)邊界散?如何降低整數(shù)邊界散?如何計(jì)算哪些點(diǎn)的整數(shù)邊界散高?哪些點(diǎn)的整數(shù)邊界
    發(fā)表于 11-11 08:02

    散有什么影響?散從哪里來(lái)?

    說(shuō)到射頻的難點(diǎn)不得不提散,散也是射頻被稱為“玄學(xué)”的來(lái)源。散也是學(xué)習(xí)射頻必經(jīng)的一個(gè)難點(diǎn)。本篇文章就來(lái)講一下散。
    的頭像 發(fā)表于 11-05 09:59 ?4537次閱讀
    <b class='flag-5'>雜</b>散有什么影響?<b class='flag-5'>雜</b>散從哪里來(lái)?

    時(shí)鐘散對(duì)高速DAC性能的影響

    電子發(fā)燒友網(wǎng)站提供《時(shí)鐘散對(duì)高速DAC性能的影響.pdf》資料免費(fèi)下載
    發(fā)表于 10-17 11:10 ?0次下載
    時(shí)鐘<b class='flag-5'>雜</b>散對(duì)高速DAC性能的影響

    什么是無(wú)散動(dòng)態(tài)范圍 (SFDR)?為什么 SFDR 很重要?

    有多種不同的規(guī)格可用于表征電路線性度。SFDR 指標(biāo)是一種常用的規(guī)范。該指標(biāo)定義為所需信號(hào)幅度與感興趣帶寬內(nèi)散的比率(圖 1)。 圖 1. 顯示 SFDR 指標(biāo)的圖表。 對(duì)于 ADC,SFDR
    發(fā)表于 09-11 15:48

    如何判定電流互感器的極性

    判定電流互感器的極性是一個(gè)關(guān)鍵步驟,它對(duì)于確保電力系統(tǒng)的正常運(yùn)行和準(zhǔn)確性至關(guān)重要。電流互感器的極性決定了電流和電壓的方向關(guān)系,錯(cuò)誤的極性連接可能導(dǎo)致測(cè)量錯(cuò)誤、保護(hù)裝置誤動(dòng)作等嚴(yán)重后果。以下將詳細(xì)闡述如何判定電流互感器的極性,包括常用的方法、步驟及注意事項(xiàng)。
    的頭像 發(fā)表于 09-09 16:54 ?4532次閱讀

    LMX2531整數(shù)散優(yōu)化的案例分析

    電子發(fā)燒友網(wǎng)站提供《LMX2531整數(shù)散優(yōu)化的案例分析.pdf》資料免費(fèi)下載
    發(fā)表于 08-27 09:21 ?0次下載
    LMX2531整數(shù)<b class='flag-5'>雜</b>散優(yōu)化的案例分析