一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

SPICE中的PDN阻抗仿真與分析

凡億PCB ? 來源:Altium ? 作者:Altium ? 2023-10-11 07:45 ? 次閱讀

高速信號行為、RF信號傳播和PDN仿真PCB中最難仿真的部分。在這些電磁現(xiàn)象中,高速信號傳播和RF傳播需要電磁場求解器工具來提取有用的結(jié)果。在電路仿真中需要考慮的寄生效應(yīng)和設(shè)計(jì)特定效應(yīng)過多。盡管我們很努力,但信息實(shí)在太多了,在這兩種情況下難以建模。

PDN仿真有些不同,因?yàn)橐抡娴南嚓P(guān)頻率范圍較低,對于大多數(shù)設(shè)備而言通常小于10GHz。這意味著可以使用SPICE仿真而不是完整的電磁場求解器仿真,為相對較小的電路板上支持中速數(shù)字元件的PDN建模。只要電路板足夠小或頻率足夠低以至于可以忽略傳播,就可以通過SPICE仿真收獲有用的結(jié)果。

如果您以前從未這樣做過,我將展示如何設(shè)置以及您可能會收獲什么樣的結(jié)果。通過仿真連接到PDN的負(fù)載元件中的開關(guān)動(dòng)作,可提取某些有用的數(shù)據(jù)來描述您的PDN,甚至可以計(jì)算其網(wǎng)絡(luò)參數(shù)。在下方我將展示的仿真中,目標(biāo)是提?。?/p>

PDN阻抗頻譜

在負(fù)載元件的輸入引腳處測量的瞬態(tài)響應(yīng)

這些參數(shù)如何隨著電容值的變化而變化

對相對低速和小型電路板的限制很重要,我將詳述這到底意味著什么。

設(shè)置PDN仿真

用于描述PDN阻抗和計(jì)算瞬態(tài)響應(yīng)的標(biāo)準(zhǔn)仿真如下圖所示。我已將其放置在Altium 365 Viewer中,以便用戶可以瀏覽設(shè)計(jì)并查看仿真是如何設(shè)置的。

仿真原理圖是使用一組未按任何特定順序選擇的去耦電容器創(chuàng)建的。起初我一直把這個(gè)數(shù)字保持在較低水平,但稍后我將在的仿真中增加這個(gè)數(shù)字,這樣我們就可以看到增加電容會如何影響結(jié)果。在繼續(xù)的同時(shí),我們將調(diào)整其他參數(shù)。

等效電路模型

此原理圖是使用Altium Designer中內(nèi)置的仿真通用元件庫中的元件設(shè)置的。如果不是Altium Designer用戶,您當(dāng)然可以使用SPICE包或其他原理圖編輯器中的通用元件,在任何其他仿真程序中重新創(chuàng)建。正如我在原理圖中指出的那樣,整體仿真由四個(gè)部分組成:

穩(wěn)壓器:這是為PDN供電的穩(wěn)壓器模塊或電路。我已包括其標(biāo)稱輸出電阻和電感。

衰減:這是去耦電容器部分。電容器將ESL和ESR作為分立元件包括在內(nèi),只是為了清楚地顯示它們。請注意,您還可以將這些值定義為屬性面板中這些元件的參數(shù)。

平面:本節(jié)定義了我們的電源/接地平面對的電容、電感和電阻。本節(jié)中的電感是擴(kuò)散電感,我在另一篇文章中對此進(jìn)行了描述。

PWR_IN:這是我們負(fù)載IC中的輸入電源部分。我已嘗試通過電感、引腳封裝電感和輸入端的接觸電阻,對輸入進(jìn)行建模。這些值因產(chǎn)品和封裝而異,但此處的值是典型的數(shù)量級數(shù)字。

此等效電路模型需要調(diào)整平面電容(CP1)、平面電感(LP1)和去耦電容的數(shù)量。我們將使用瞬態(tài)分析和交流掃描仿真來獲得這些數(shù)據(jù)。

在此之前,我們應(yīng)該討論上圖所示的NMOS元件。

負(fù)載建模


PWR_IN部分包含一個(gè)負(fù)載模型,它只是一個(gè)開關(guān)n通道MOSFET。在建模負(fù)載并查看PDN上的瞬態(tài)響應(yīng)時(shí),目標(biāo)是檢查PDN如何對開關(guān)操作做出反應(yīng),然后吸收電流。以這種方式使用快速M(fèi)OSFET,可檢查負(fù)載電流如何根據(jù)某些邏輯輸入突然切換到高電流狀態(tài)。該邏輯輸入通過在屬性面板中將VSRC元素設(shè)置為脈沖模式以實(shí)現(xiàn)建模目的。我已將升壓和降壓時(shí)間設(shè)置為1ns。盡管1/(升壓時(shí)間)帶寬為500MHz,但這不在超高頻范圍內(nèi),因此信號可能會受到平面去耦不良和較大電容器的影響。

c313ac28-67c5-11ee-939d-92fbcf53809c.jpg

仿真中的PWR_IN部分

另一種方法是將電流源設(shè)置為脈沖模式。這將有效地執(zhí)行在低電流狀態(tài)和高電流狀態(tài)之間切換負(fù)載的相同功能。然后,仿真將讀取輸出給MOSFET漏極的電流和電壓。更準(zhǔn)確的方法是放置一個(gè)CMOS緩沖電路來仿真IO,但這對于檢查接地反彈或抖動(dòng)等問題會更好,因此我們將其保存以備后用?,F(xiàn)在,我們將查看上述模型,以檢查當(dāng)邏輯電路切換狀態(tài)并通過PDN汲取電流時(shí)會發(fā)生什么。

結(jié)果

首先,我想看看上述案例的結(jié)果,我們有9個(gè)不同值的并聯(lián)去耦電容器,它們都具有相似的ESL和適中的ESR值。ESR值在這里很重要,因?yàn)樗兄诶絇DN阻抗頻譜,正如我在另一篇關(guān)于PDN阻抗的文章中所展示的那樣。仿真參數(shù)如下:

瞬態(tài)分析:10ns步長,5-10us總仿真時(shí)間

交流掃描:10GHz最大頻率,計(jì)算PDN的|Z|

去耦電容器編號:我將查看上面的9個(gè)電容器模塊和一個(gè)由36個(gè)電容器組成的四倍模塊。

平面電容:低態(tài)(CP1 = 20 pF)和高態(tài)(CP1 = 1 nF)

內(nèi)芯電壓:VDD = 1.8 V

9個(gè)電容器,20pF平面電容

僅使用9個(gè)去耦電容器和20pF平面電容,我們可以看到瞬態(tài)響應(yīng)中具有非常大的波動(dòng),幅度達(dá)到約300 mV,疊加在所需的1.8V內(nèi)芯電壓上。這對于任何實(shí)際應(yīng)用來說都大到無法接受,并且會在輸出上產(chǎn)生大的干擾。此處顯示的數(shù)據(jù)摘自.sdf文件并導(dǎo)出為Excel格式。

c329e150-67c5-11ee-939d-92fbcf53809c.jpg

使用9個(gè)去耦電容器和20 pF平面電容的瞬態(tài)結(jié)果

36個(gè)電容,1 nF平面電容

讓我們看看當(dāng)我們將去耦電容器的數(shù)量增加到四倍并將平面電容增加到50倍時(shí)會發(fā)生什么。此設(shè)計(jì)的新版本和改進(jìn)版本如下所示。基本上,復(fù)制去耦電容器模塊是為了增加該去耦網(wǎng)絡(luò)的等效電容。

結(jié)果清楚地顯示了具有電源/接地平面對以及更多去耦電容器的好處;隨著電容的增加,瞬態(tài)響應(yīng)的幅度通常會下降,正如我們所預(yù)料的那樣。當(dāng)我們將電容器數(shù)量增加到四倍并增加平面電容時(shí),PDN上的電源軌響應(yīng)僅以100mV的幅度波動(dòng)。

c340200a-67c5-11ee-939d-92fbcf53809c.jpg

使用36個(gè)去耦電容器和1 nF平面電容的瞬態(tài)結(jié)果

對于1.8V電源軌來說,這仍然有點(diǎn)大,似乎使用36個(gè)電容器應(yīng)該會產(chǎn)生更好的結(jié)果。通過查看每種情況下的阻抗頻譜,我們可以了解為什么使用更多電容器不會產(chǎn)生明顯的阻尼。

阻抗比較

我們還可以取頻域中復(fù)V/I響應(yīng)函數(shù)的比率(AC掃描結(jié)果),然后計(jì)算該比率的大小以獲得PDN阻抗。我們可以看到PDN阻抗仍然偏大,尤其是在1/(升壓時(shí)間)帶寬限制附近。在查看PDN阻抗頻譜時(shí),我們也可以看到其優(yōu)勢,如下所示。下圖將36 decaps/1 nF的當(dāng)前情況與之前的9 decaps/20 pF情況進(jìn)行了比較。

c348bdf0-67c5-11ee-939d-92fbcf53809c.jpg

PDN阻抗仿真結(jié)果對比

請注意,在大約10年內(nèi),我們能達(dá)到低阻抗(100 mOHM)。我們希望這個(gè)低阻抗頻帶更低更寬。我們還有一些在3MHz左右的峰值和630MHz的高頻響應(yīng)。為了解決這些問題,我們可能需要更多數(shù)量和多樣性的電容器。我們可以使用一些其他技巧,例如在層過渡到IC期間增加過孔數(shù),因?yàn)檫@會減少PWR_IN輸入級的總電感,而我們可以在SPICE仿真中反映這一點(diǎn)。 實(shí)際上,在高IO計(jì)數(shù)IC中,具有36個(gè)低ESL/低ESR電容器很常見;當(dāng)然,在單脈沖中會產(chǎn)生720mA電流的IC中也是如此。事實(shí)上,如果您查看一些使用具有高IO計(jì)數(shù)的高速元件的參考設(shè)計(jì)或評估產(chǎn)品,您會發(fā)現(xiàn)36個(gè)去耦電容器是一個(gè)較低的數(shù)字。僅供參考,此脈沖的dI/dt值為720MA/秒(即每秒720兆安?。?,這是一個(gè)龐大的數(shù)字,需要許多電容器快速放電。在這種薄平面分離電介質(zhì)上嵌入電容材料也會增加平面電容。

為什么是“小型”電路板?

什么才算是“小型”PDN?請記住,當(dāng)負(fù)載切換時(shí),寬帶電流脈沖被拉入PDN,并且該脈沖以光速沿PDN傳播。將其視為一種傳播信號,但它承載的是能量而不是數(shù)據(jù)。在小型PDN的限制下,我們可以像在傳輸線中一樣忽略傳播效應(yīng)。事實(shí)上,傳輸線比較在這里是恰當(dāng)?shù)模琍DN有時(shí)被描述為使用與傳輸線相同的集總電路模型。 當(dāng)傳輸功率脈沖中具有最大頻率元件的波長遠(yuǎn)大于標(biāo)稱電路板尺寸時(shí),我們可以忽略傳輸功率必須從穩(wěn)壓器輸出傳播到負(fù)載輸入這一事實(shí)。這與理解為什么我們可以在傳輸線中定義臨界長度的邏輯相同。一旦設(shè)計(jì)過大,或者當(dāng)相關(guān)帶寬達(dá)到非常高的頻率時(shí),將需要電磁求解器來運(yùn)行完整的PDN阻抗仿真并提取瞬態(tài)響應(yīng)。

缺少什么?

精明的設(shè)計(jì)工程師應(yīng)該注意到一些重要的事情:我們沒有將耗散包括在平面電容中!這引用了介電常數(shù)的虛部,通過將一些與平面電容串聯(lián)的電阻相加來實(shí)現(xiàn)建模目的。它在傳輸線的阻抗方程中基本上起著與G相同的作用。此電阻的大小需要一些額外的計(jì)算,這將取決于分隔平面層的介電材料的損耗量。在下一篇關(guān)于電源平面諧振的文章中,我們將能夠看到層壓板中高損耗切線的有益影響。

我們還能仿真什么?

上方結(jié)果清楚地顯示了增加電容如何降低PDN阻抗并有助于穩(wěn)定內(nèi)芯電壓。上述電容器僅為隨機(jī)選擇,并非基于針對特定頻率范圍的全面分析。如果我們通過這項(xiàng)練習(xí)并在更寬的帶寬上降低PDN阻抗,就能收獲更好的結(jié)果。 我們可以在SPICE中仿真的其他一些點(diǎn)包括:

我們已經(jīng)通過計(jì)算輸入和輸出端口的阻抗,得出PDN的S參數(shù)

拉入PDN的任何電流脈沖的脈沖響應(yīng)

PDN中多軌之間的傳輸阻抗

額外電感影響,例如在電源引腳上添加鐵氧體;我們將在即將發(fā)表的文章中對此進(jìn)行探討

將旁路電容器直接添加到負(fù)載的電源輸入中(與Q1并聯(lián))

Altium Designer中的內(nèi)置SPICE包可以幫助您執(zhí)行一系列仿真,包括PDN仿真。當(dāng)您準(zhǔn)備將這些文件發(fā)布給您的協(xié)作者進(jìn)行更高級的仿真時(shí),Altium 365平臺可以輕松協(xié)作和共享您的項(xiàng)目。您可以在一個(gè)軟件包中找到設(shè)計(jì)和生產(chǎn)高級電子產(chǎn)品所需的一切。

博客作者:Zachariah Peterson

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4341

    文章

    23339

    瀏覽量

    405049
  • 阻抗
    +關(guān)注

    關(guān)注

    17

    文章

    969

    瀏覽量

    46839
  • 仿真
    +關(guān)注

    關(guān)注

    51

    文章

    4212

    瀏覽量

    135056
  • SPICE
    +關(guān)注

    關(guān)注

    6

    文章

    190

    瀏覽量

    43241
  • PDN
    PDN
    +關(guān)注

    關(guān)注

    0

    文章

    83

    瀏覽量

    22955
  • Altium Designer
    +關(guān)注

    關(guān)注

    49

    文章

    402

    瀏覽量

    45334

原文標(biāo)題:SPICE中的PDN阻抗仿真與分析

文章出處:【微信號:FANYPCB,微信公眾號:凡億PCB】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦

    頻域示波器在電源噪聲分析的應(yīng)用

    示波器能夠顯示噪聲的頻率成分和幅值,幫助工程師快速定位噪聲源。 例如,在電源分配網(wǎng)絡(luò)(PDN,不同的頻段由不同的元件來抑制噪聲。通過頻域分析,可以確定噪聲主要集中在哪個(gè)頻段,從而針對該頻段的去耦元件
    發(fā)表于 03-14 15:03

    SPICE混合電路仿真介紹

    電子發(fā)燒友網(wǎng)站提供《SPICE混合電路仿真介紹.pdf》資料免費(fèi)下載
    發(fā)表于 01-22 17:14 ?0次下載
    <b class='flag-5'>SPICE</b>混合電路<b class='flag-5'>仿真</b>介紹

    什么是源阻抗?失調(diào)電流與源阻抗分析

    阻抗理論來說需要越小越好,輸入失調(diào)電流也是越小越好,因?yàn)楫?dāng)有源阻抗存在時(shí),默認(rèn)源阻抗輸入側(cè)為接地,然后輸入偏置電流和源阻抗電阻相乘就得到一個(gè)凈輸入電壓,輸入的兩端相減就是凈輸入電壓差
    的頭像 發(fā)表于 12-18 11:45 ?620次閱讀
    什么是源<b class='flag-5'>阻抗</b>?失調(diào)電流與源<b class='flag-5'>阻抗</b><b class='flag-5'>分析</b>

    高頻信號阻抗特性 三相電系統(tǒng)阻抗分析

    高頻信號阻抗特性 1. 高頻信號的定義 高頻信號通常指的是頻率較高的交流信號,其頻率范圍可以從幾百kHz到幾十GHz不等。在高頻信號,電路元件的阻抗特性會因?yàn)樾盘栴l率的增加而發(fā)生
    的頭像 發(fā)表于 12-10 09:58 ?1064次閱讀

    功率放大器測試解決方案分享——PDN阻抗特性測試

    功率放大器測試解決方案分享——PDN阻抗特性測試
    的頭像 發(fā)表于 11-20 01:00 ?539次閱讀
    功率放大器測試解決方案分享——<b class='flag-5'>PDN</b><b class='flag-5'>阻抗</b>特性測試

    動(dòng)力電池阻抗分析

    動(dòng)力電池作為電動(dòng)汽車、儲能系統(tǒng)以及其他便攜式電子設(shè)備的關(guān)鍵組件,其性能穩(wěn)定性和安全性至關(guān)重要。阻抗分析作為一種有效的電池性能評估手段,在電池研發(fā)、生產(chǎn)及應(yīng)用過程中發(fā)揮著不可替代的作用。本文將對動(dòng)力電池的阻抗特性進(jìn)行詳細(xì)
    的頭像 發(fā)表于 10-10 16:27 ?1263次閱讀

    請問TINA_SPICE模型在進(jìn)行噪聲仿真施加激勵(lì)時(shí)應(yīng)該怎么放置比較合理?

    請問TINA_SPICE這個(gè)模型在進(jìn)行噪聲仿真施加激勵(lì)時(shí)應(yīng)該怎么放置比較合理?
    發(fā)表于 09-26 07:46

    求助,LMP7721微電流檢測,有沒有供仿真SPICE模型?

    LMP7721微電流檢測,有沒有供仿真SPICE模型?
    發(fā)表于 09-09 07:14

    請問利用SPICE模型能不能進(jìn)行PCB的SI仿真?

    現(xiàn)想用Cadence做PCB的的SI仿真,但是有些器件沒有IBIS仿真模型,只有SPICE模型,請問利用SPICE模型能不能進(jìn)行PCB的SI仿真
    發(fā)表于 09-04 06:06

    “轉(zhuǎn)移阻抗”?求你們不要再玩新梗了!

    的豬腳---轉(zhuǎn)移阻抗。 相信大家會第一時(shí)間通過某搜索引擎去查這個(gè)名詞。一般來說,建議大家不要查,因?yàn)椴榈降臇|西大家看完后其實(shí)也基本跟沒看過一樣。轉(zhuǎn)移阻抗是電路分析與設(shè)計(jì)的一個(gè)重要概
    發(fā)表于 09-02 16:48

    LM339官網(wǎng)TINA-TI spice模型仿真參考設(shè)計(jì)TSC與插入TSM模型仿真結(jié)果不一致,為什么?

    (Rev. A) 其中包含參考設(shè)計(jì)TSC和器件模型TSM,直接使用參考設(shè)計(jì)的器件模型設(shè)計(jì)電路與插入TSM模型進(jìn)行仿真,結(jié)果不一致? 對比這兩個(gè)模型macro 存在明顯差異。 問題是我的設(shè)計(jì)應(yīng)該參考哪個(gè)模型參數(shù)進(jìn)行仿真和設(shè)計(jì)
    發(fā)表于 08-02 08:36

    LMH3401 spice模型在cadence仿真SFDR較差是什么原因?

    使用官方提供的LHM3401spice模型(https://www.ti.com.cn/cn/lit/zip/sboj020),將其導(dǎo)入cadence軟件,按照datasheet(https
    發(fā)表于 07-29 08:29

    PDN 元件對阻抗的影響

    在數(shù)字系統(tǒng),PCB的電源分配網(wǎng)絡(luò)(powerdeliverynetwork,即PDN)需要在較寬的頻率范圍內(nèi)具有較低的阻抗值,以確保在數(shù)字器件運(yùn)行時(shí),電壓波動(dòng)能保持在較低水平。決定PDN
    的頭像 發(fā)表于 07-13 08:13 ?1044次閱讀
    <b class='flag-5'>PDN</b> 元件對<b class='flag-5'>阻抗</b>的影響

    搞定電源完整性,不如先研究PDN!

    很小的容差范圍內(nèi),實(shí)時(shí)響應(yīng)負(fù)載對電流的快速變化,從而為芯片提供干凈穩(wěn)定的電壓,以及為其他信號提供低阻抗的回流路徑。 一、電源分配網(wǎng)絡(luò)(PDN)設(shè)計(jì) PDN互連作為通常最大的導(dǎo)電結(jié)構(gòu),承載著主要的電流
    發(fā)表于 06-12 15:21

    阻抗匹配的原理分析?

    端口這個(gè)點(diǎn)有沒有要求? 2、在進(jìn)行阻抗匹配分析,輸出端口和輸入端口應(yīng)該怎么分析,按照理想輸出端口內(nèi)阻為零,理想輸入端口內(nèi)阻無窮大分析,還是有什么其他的理論依據(jù)?這個(gè)會影響
    發(fā)表于 05-09 23:05