實(shí)驗(yàn)?zāi)康?/strong>
- (1)熟悉和掌握FPGA開(kāi)發(fā)流程和Lattice Diamond軟件使用方法;
- (2)通過(guò)實(shí)驗(yàn)理解和掌握奇偶校驗(yàn)器原理;
- (3)掌握用Verilog HDL描述奇偶校驗(yàn)器的方法。
實(shí)驗(yàn)任務(wù)
設(shè)計(jì)一個(gè)4位奇偶校驗(yàn)器電路。要求當(dāng)輸入的4位二進(jìn)制碼中有奇數(shù)個(gè)“1”時(shí),輸出為“1”,否則輸出為“0”。
實(shí)驗(yàn)原理
奇偶校驗(yàn),即判斷輸入變量中1的個(gè)數(shù)。當(dāng)輸入變量中1的個(gè)數(shù)是奇數(shù)時(shí),輸出為1。當(dāng)輸入變量中1的個(gè)數(shù)是偶數(shù)時(shí),輸出為0。真值表及邏輯表達(dá)式如下所示:
Y=A’B’C’D+A’B’CD’+A’BC’D’+A’BCD+AB’C’D’+AB’CD+ABC’D+ABCD’
經(jīng)過(guò)化簡(jiǎn)得到:Y=A⊕B⊕C⊕D
邏輯電路
Verilog HDL建模描述
實(shí)驗(yàn)步驟
-
二進(jìn)制
+關(guān)注
關(guān)注
2文章
807瀏覽量
42338 -
奇偶校驗(yàn)器
+關(guān)注
關(guān)注
0文章
7瀏覽量
7220 -
數(shù)字電路
+關(guān)注
關(guān)注
193文章
1639瀏覽量
81935 -
FPGA開(kāi)發(fā)
+關(guān)注
關(guān)注
1文章
44瀏覽量
15411 -
HDL語(yǔ)言
+關(guān)注
關(guān)注
0文章
48瀏覽量
9167
發(fā)布評(píng)論請(qǐng)先 登錄
UART中有奇偶校驗(yàn)位和無(wú)奇偶校驗(yàn)位的數(shù)據(jù)傳輸是怎樣的?
奇偶校驗(yàn)碼
奇偶校驗(yàn)器,奇偶校驗(yàn)器是什么意思
奇偶校驗(yàn)碼,奇偶校驗(yàn)碼原理是什么?
奇偶校驗(yàn)器_奇偶校驗(yàn)設(shè)計(jì)程序
stm32串口奇偶校驗(yàn)
stm32 usart奇偶校驗(yàn)如何配置

單片機(jī)串口分析起始位停止位奇偶校驗(yàn)位

增強(qiáng)FIFO模式下的奇偶校驗(yàn)
FPGA奇偶校驗(yàn)的基本原理及實(shí)現(xiàn)方法

什么是奇偶校驗(yàn) 奇偶校驗(yàn)的基本原理 奇偶校驗(yàn)電路什么意思
什么是奇偶校驗(yàn)電路?奇偶校驗(yàn)器是時(shí)序邏輯電路嗎?
什么是奇校驗(yàn)和偶校驗(yàn)?常見(jiàn)的奇偶校驗(yàn)方式有哪些?
奇偶校驗(yàn)和crc校驗(yàn)的區(qū)別 CRC校驗(yàn)和奇偶校驗(yàn)之間有什么關(guān)系?
8位到9位奇偶校驗(yàn)總線收發(fā)器數(shù)據(jù)表

評(píng)論