如果FPGA沒有外部時鐘源輸入,可以通過調用STARTUP原語,來使用FPGA芯片內部的時鐘和復位信號,Spartan-6系列內部時鐘源是50MHz,Artix-7、Kintex-7等7系列FPGA是65MHz。
Spartan-6系列
wireclk_50m; wirerst_n; STARTUP_SPARTAN6STARTUP_SPARTAN6_inst( .CFGMCLK(clk_50m),//1-bitoutput:Configurationinternaloscillatorclockoutput. .EOS(rst_n),//1-bitoutput:ActivehighoutputsignalindicatestheEndOfConfiguration. );
Artix-7(7系列)
wireclk_65m; wirerst_n; STARTUPE2STARTUPE2_ut0( .CFGMCLK(clk_65m),//1-bitoutput:Configurationinternaloscillatorclockoutput65MHz. .EOS(rst_n)//1-bitoutput:ActivehighoutputsignalindicatingtheEndOfStartup. );
分別可以參考文檔:
UG380:Spartan-6 FPGA Configuration
UG470:7 Series FPGAs Configuration
審核編輯:劉清
-
FPGA芯片
+關注
關注
3文章
249瀏覽量
40353 -
時鐘源
+關注
關注
0文章
98瀏覽量
16328 -
復位信號
+關注
關注
0文章
67瀏覽量
6585
原文標題:Xilinx FPGA芯片內部時鐘和復位信號使用
文章出處:【微信號:mcu149,微信公眾號:電子電路開發(fā)學習】歡迎添加關注!文章轉載請注明出處。
發(fā)布評論請先 登錄
Xilinx FPGA的GTx的參考時鐘

Xilinx_FPGA_內部結構深入分析
在FPGA開發(fā)中盡量避免全局復位的使用?(2)

Xilinx全局時鐘的使用和DCM模塊的使用

FPGA的理想的復位方法和技巧

Xilinx FPGA的同步復位和異步復位
Xilinx-DCM的使用方法技巧

評論