隨著 SoC 設(shè)計(jì)的復(fù)雜性與日俱增,SoC 的系統(tǒng)級(jí)功耗估算的重要性顯著提高。系統(tǒng)級(jí) RTL 功耗分析有助于在設(shè)計(jì)階段的早期確定最壞情況下的系統(tǒng)功耗方案。RTL 功耗分析工具有助于分析大型設(shè)計(jì)的功耗,并且與門級(jí)分析相比,提供數(shù)據(jù)的速度要快得多。
.lib、FSDB/SAIF/STW/QWAVE
或SPEF等文件中的輸入數(shù)據(jù)如果存在問(wèn)題,則針對(duì)大型系統(tǒng)的功耗估算可能造成嚴(yán)重的延遲(圖 1)。用戶可以插入檢查點(diǎn)檢查數(shù)據(jù)完整性來(lái)標(biāo)記這些問(wèn)題。這些檢查點(diǎn)有助于在用戶偏離目標(biāo)太遠(yuǎn)之前提前捕捉并修復(fù)問(wèn)題,并且可以嘗試生成一次正確的功耗數(shù)據(jù),從而節(jié)省浪費(fèi)在失敗的嘗試上的大量時(shí)間。
圖 1:舊方法
在設(shè)計(jì)構(gòu)建和原型階段擁有一種自動(dòng)輸入限定方法來(lái)執(zhí)行各種數(shù)據(jù)完整性檢查,這一點(diǎn)至關(guān)重要。這將確保在更快的迭代中,輸入數(shù)據(jù)仍具有高保真度,并產(chǎn)生具有相關(guān)性的功耗數(shù)據(jù)。 西門子 EDA 的 PowerPro 解決方案為 RTL 設(shè)計(jì)人員提供了全面的功能集來(lái)實(shí)現(xiàn)低功耗設(shè)計(jì)。PowerPro 提供適用于 RTL 和門級(jí)設(shè)計(jì)的功耗估算、可在 RTL 開(kāi)發(fā)期間快速查找功耗問(wèn)題的早期功耗檢查,以及可優(yōu)化功耗設(shè)計(jì)的時(shí)鐘和內(nèi)存門控(圖 2)。
圖 2:新方法
審核編輯:湯梓紅
-
ARM
+關(guān)注
關(guān)注
134文章
9352瀏覽量
377539 -
soc
+關(guān)注
關(guān)注
38文章
4390瀏覽量
222756 -
SoC設(shè)計(jì)
+關(guān)注
關(guān)注
1文章
151瀏覽量
19180 -
RTL
+關(guān)注
關(guān)注
1文章
389瀏覽量
61112
原文標(biāo)題:Arm 使用 PowerPro 的輸入限定方法
文章出處:【微信號(hào):Mentor明導(dǎo),微信公眾號(hào):西門子EDA】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。
發(fā)布評(píng)論請(qǐng)先 登錄
如果處理器的輸入時(shí)鐘頻率超出了手冊(cè)限定的范圍,會(huì)導(dǎo)致什么樣的結(jié)果?
multisim簡(jiǎn)單的電路可以限定布單層PCB嗎?
基于ARM平臺(tái)的MEMS輸入設(shè)備的固件設(shè)計(jì)
AutoCAD中輸入Φ的的常用方法
空間限定的集成FET的DC - DC轉(zhuǎn)換器的介紹
OPPO手環(huán)EVA限定版解析
KeilC51與MDK-ARM并存方法

評(píng)論