一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

PCB設(shè)計中的高速電路布局布線(上)

科技綠洲 ? 來源:山羊硬件Time ? 作者:山羊硬件Time ? 2023-11-06 15:14 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

高速電路無疑是PCB設(shè)計中要求非常嚴(yán)苛的一部分,因為高速信號很容易被干擾,導(dǎo)致信號質(zhì)量下降,所以在PCB設(shè)計的過程中就需要避免或降低這種情況的發(fā)生。

在具體的高速電路布局布線中,這些知識技能需要掌握。

走線的彎曲方式

在對高速信號布線時,信號線是要盡量避免直角或銳角的,嚴(yán)格要求都是全部上鈍角的。

另外在布高速信號時,經(jīng)常會看到會使用蛇形走線來實現(xiàn)等長的效果,它也是一種彎曲走線的方式,不過實際設(shè)計時間距也是有要求的,要滿足相應(yīng)的間距范圍,具體參考如下。

信號的接近度

高速信號互相之間也是會產(chǎn)生干擾的,所以在高速信號走線時需要保持彼此之間的距離,如果因為布局,板框尺寸等原因而造成實際布高速信號線之間的距離超過了最低要求的距離,那這個時候如果不想整個電路主板大改,那就只能讓其在接近其瓶頸的地方盡量加大高速信號之間的距離。

不過最好能保持整個高速信號線都能保持一定的距離。

電源布局布線相關(guān)

數(shù)字電路很多時候需要的電流是不連續(xù)的,所以對于一些高速信號就會很容易的產(chǎn)生一些浪涌電流(電源接通瞬間,流入電源設(shè)備的峰值電流)。并且如果電源走線很長的話,則會因為浪涌電流的存在而導(dǎo)致高頻噪聲的產(chǎn)生,進(jìn)而影響到其他信號。

同時需要考慮散熱的問題,避免熱點的產(chǎn)生,如果放置過孔不合理,就有可能會導(dǎo)致電源或者地的某些區(qū)域的電流密度增加,出現(xiàn)熱點,所以在電源布局布線時,一定要事先考慮好這些問題。

同時設(shè)置過孔的的時候要布的均勻,不能亂成一團(tuán),這樣會很容易導(dǎo)致EMC問題的產(chǎn)生,通常最好的進(jìn)行布局的辦法方式就是進(jìn)行網(wǎng)狀形式的放置,這樣可以使得電流密度均勻,同時回流路徑不會過長,就可以盡量避免產(chǎn)生EMC的問題。

走線Stubs

什么是走線Stubs,其實它就是工程師在設(shè)計PCB布線過程中不小心多出的一些布線線頭,這些線頭就叫做Stub線或殘樁線,在PCB設(shè)計過程中這個是需要盡量避免的。

多余的線頭會產(chǎn)生天線輻射效應(yīng),甚至?xí)鹦盘柗瓷?,?dǎo)致信號完整性的問題。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • PCB設(shè)計
    +關(guān)注

    關(guān)注

    396

    文章

    4803

    瀏覽量

    90513
  • 高速電路
    +關(guān)注

    關(guān)注

    8

    文章

    163

    瀏覽量

    24594
  • 高速信號
    +關(guān)注

    關(guān)注

    1

    文章

    246

    瀏覽量

    18102
  • 浪涌電流
    +關(guān)注

    關(guān)注

    1

    文章

    311

    瀏覽量

    25751
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    高速電路PCB電源布線技巧

    高速電路PCB電源布線技巧 PCB設(shè)計來說電源處理好壞直接關(guān)系到整個電路板的性能。下面我們分
    發(fā)表于 03-21 18:29 ?3022次閱讀
    <b class='flag-5'>高速</b><b class='flag-5'>電路</b><b class='flag-5'>PCB</b>電源<b class='flag-5'>布線</b>技巧

    PCB設(shè)計干貨】DDR電路PCB布局布線要求

    上期和大家聊的電源PCB設(shè)計的重要性,那本篇內(nèi)容小編則給大家講講存儲器的PCB設(shè)計建議,同樣還是以大家最為熟悉的RK3588為例,詳細(xì)介紹一下DDR模塊電路PCB設(shè)計要如何
    的頭像 發(fā)表于 08-24 08:40 ?2268次閱讀
    【<b class='flag-5'>PCB設(shè)計</b>干貨】DDR<b class='flag-5'>電路</b>的<b class='flag-5'>PCB</b><b class='flag-5'>布局</b><b class='flag-5'>布線</b>要求

    高速PCB設(shè)計經(jīng)驗與體會

    的設(shè)計要求,結(jié)合筆者設(shè)計經(jīng)驗,按照PCB設(shè)計流程,對PCB設(shè)計需要重點關(guān)注的設(shè)計原則進(jìn)行了歸類。詳細(xì)闡述了PCB的疊層設(shè)計、元器件布局、接
    發(fā)表于 03-31 14:29

    高速pcb設(shè)計指南。

    高速PCB設(shè)計指南之(一~八 )目錄2001/11/21CHENZHI/LEGENDSILICON一、1、PCB布線2、PCB
    發(fā)表于 07-13 16:18

    【技術(shù)屌駒敬上】關(guān)于AD敷銅+布局布線+高速PCB設(shè)計技巧

    RT,今天上關(guān)于AD敷銅+布局布線+高速PCB設(shè)計技巧的資料!期望能夠?qū)Ρ妼庞杏茫?!謝謝??!
    發(fā)表于 08-10 08:51

    高速高密度多層PCB設(shè)計布局布線技術(shù)

    高速高密度多層PCB設(shè)計布局布線技術(shù)
    發(fā)表于 08-12 10:47

    高速PCB設(shè)計布線基本要求

    ` 本帖最后由 飛翔的烏龜005 于 2017-2-10 10:43 編輯 高速PCB設(shè)計中常規(guī)PCB布線,有以下基本要求:(1)QFP、SOP等封裝的矩形焊盤出線,應(yīng)從PIN中心
    發(fā)表于 02-10 10:42

    高速PCB設(shè)計布線基本要求

    高速PCB設(shè)計中常規(guī)PCB布線,有以下基本要求:(1)QFP、SOP等封裝的矩形焊盤出線,應(yīng)從PIN中心引出(一般采用鋪shape)(2)布線
    發(fā)表于 02-16 15:06

    PCB布局、布線高速PCB設(shè)計

    PCB布線PCB設(shè)計布線是完成產(chǎn)品設(shè)計的重要步驟,可以說前面的準(zhǔn)備工作都是為它而做的, 在整個PC
    發(fā)表于 12-07 09:44

    高速ADC設(shè)計PCB布局布線技巧有哪些?

    影響高速信號鏈設(shè)計性能的機(jī)制是什么?高速ADC設(shè)計PCB布局布線技巧有哪些?
    發(fā)表于 04-21 06:29

    高速PCB布局布線優(yōu)化

    本內(nèi)容詳細(xì)介紹了高速PCB設(shè)計布局布線優(yōu)化方法,歡迎大家下載學(xué)習(xí)
    發(fā)表于 09-27 16:22 ?0次下載
    <b class='flag-5'>高速</b><b class='flag-5'>PCB</b>的<b class='flag-5'>布局</b><b class='flag-5'>布線</b>優(yōu)化

    PCB設(shè)計的Grid布局的作用

    今天為大家講講PCB設(shè)計什么是Grid布局?PCB設(shè)計的Grid布局的作用。
    發(fā)表于 11-29 09:35 ?1567次閱讀

    高速信號pcb設(shè)計布局

    對于高速信號,pcb的設(shè)計要求會更多,因為高速信號很容易收到其他外在因素的干擾,導(dǎo)致實際設(shè)計出來的東西和原本預(yù)期的效果相差很多。 所以在高速信號pc
    的頭像 發(fā)表于 11-06 10:04 ?1156次閱讀
    <b class='flag-5'>高速</b>信號<b class='flag-5'>pcb設(shè)計</b><b class='flag-5'>中</b>的<b class='flag-5'>布局</b>

    PCB設(shè)計高速電路布局布線

    高速電路無疑是PCB設(shè)計要求非常嚴(yán)苛的一部分,因為高速信號很容易被干擾,導(dǎo)致信號質(zhì)量下降,所以在PCB
    的頭像 發(fā)表于 11-06 14:55 ?1029次閱讀

    pcb設(shè)計布局布線原則及規(guī)則

    一站式PCBA智造廠家今天為大家講講pcb設(shè)計布局布線原則及規(guī)則有哪些?PCB設(shè)計六大布線規(guī)則。在PCB
    的頭像 發(fā)表于 01-22 09:23 ?2737次閱讀