一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

一文詳解四大芯片互連技術(shù)

冬至子 ? 來(lái)源:信號(hào)完整性 ? 作者:Ki-ill Moon ? 2023-11-14 17:20 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

英特爾聯(lián)合創(chuàng)始人戈登摩爾曾預(yù)言,芯片上的晶體管數(shù)量每隔一到兩年就會(huì)增加一倍。由于圖案微型化技術(shù)的發(fā)展,這一預(yù)測(cè)被稱(chēng)為摩爾定律,直到最近才得以實(shí)現(xiàn)。然而,摩爾定律可能不再有效,因?yàn)榧夹g(shù)進(jìn)步已達(dá)到極限,并且由于使用極紫外 (EUV) 光刻系統(tǒng)等昂貴設(shè)備而導(dǎo)致成本上升。與此同時(shí),市場(chǎng)對(duì)不斷完善的半導(dǎo)體技術(shù)的需求仍然很大。為了彌補(bǔ)技術(shù)進(jìn)步方面的差距并滿足半導(dǎo)體市場(chǎng)的需求,出現(xiàn)了一種解決方案: 先進(jìn)的半導(dǎo)體封裝技術(shù)。

盡管先進(jìn)封裝非常復(fù)雜并且涉及多種技術(shù),但互連技術(shù)仍然是其核心。本文將介紹封裝技術(shù)的發(fā)展歷程以及 SK 海力士最近在幫助推動(dòng)該領(lǐng)域發(fā)展方面所做的努力和取得的成就。

互連在先進(jìn)封裝中的重要性

首先,需要注意的是,互連技術(shù)是封裝中關(guān)鍵且必要的部分。芯片通過(guò)封裝互連以接收電力、交換信號(hào)并最終進(jìn)行操作。由于半導(dǎo)體產(chǎn)品的速度、密度和功能根據(jù)互連方式而變化,因此互連方法也在不斷變化和發(fā)展。

除了開(kāi)發(fā)各種工藝以在晶圓廠實(shí)現(xiàn)精細(xì)圖案外,還全面努力推進(jìn)封裝工藝中的互連技術(shù)。因此,開(kāi)發(fā)了以下四種類(lèi)型的互連技術(shù):引線鍵合、倒裝芯片鍵合、硅通孔 (TSV) 鍵合以及小芯片混合鍵合。

1硅通孔 (TSV):一種垂直互連通路(通孔),完全穿過(guò)硅芯片或晶圓,以實(shí)現(xiàn)硅芯片的堆疊。

2 Chiplet:按用途(例如控制器或高速存儲(chǔ)器)劃分芯片并將其制造為單獨(dú)的晶圓,然后在封裝過(guò)程中重新連接的技術(shù)。

3下述產(chǎn)品未采用混合鍵合。規(guī)格為估計(jì)值。

image.png

圖 1. 互連方法規(guī)格表。(這些規(guī)格是應(yīng)用每種互連技術(shù)的主要產(chǎn)品的示例。)

引線鍵合

引線鍵合是第一種開(kāi)發(fā)的互連方法。通常,具有良好電性能的材料(例如金、銀和銅)被用作連接芯片和基板的導(dǎo)線。這是最具成本效益且可靠的互連方法,但由于其電氣路徑較長(zhǎng),因此不適合需要高速操作的較新設(shè)備。因此,這種方法被用于不需要快速操作的移動(dòng)設(shè)備中使用的移動(dòng) DRAM 和 NAND 芯片。

倒裝芯片接合

倒裝芯片接合 克服了引線鍵合的缺點(diǎn)。其電氣路徑的長(zhǎng)度是引線鍵合的十分之幾,使其適合高速操作。與在芯片級(jí)執(zhí)行的引線鍵合相比,在晶圓級(jí)進(jìn)行處理的倒裝芯片鍵合還提供了卓越的生產(chǎn)率。因此,它被廣泛應(yīng)用于CPU、GPU和高速DRAM芯片的封裝。此外,由于可以在芯片的整個(gè)側(cè)面形成凸塊,因此可以比引線鍵合擁有更多的輸入和輸出 (I/O),從而有可能提供更高的數(shù)據(jù)處理速度。然而,倒裝芯片接合也有其自身的缺點(diǎn)。首先,難以進(jìn)行多芯片堆疊,這對(duì)于需要高密度的存儲(chǔ)產(chǎn)品來(lái)說(shuō)是不利的。此外,盡管倒裝芯片鍵合可以比引線鍵合連接更多的 I/O,和有機(jī) PCB 間距阻止連接更多數(shù)量的 I/O。為了克服這些限制,開(kāi)發(fā)了 TSV 鍵合技術(shù)。

硅通孔 (TSV) 鍵合

TSV不采用傳統(tǒng)的布線方法來(lái)連接芯片與芯片,而是通過(guò)在芯片上鉆孔并填充金屬等導(dǎo)電材料以容納電極來(lái)垂直連接芯片。制作帶有TSV的晶圓后,通過(guò)封裝在其頂部和底部形成微凸塊,然后連接這些凸塊。由于 TSV 允許凸塊垂直連接,因此可以實(shí)現(xiàn)多芯片堆疊。最初,使用 TSV 接合的堆棧有四層,后來(lái)增加到八層。最近,一項(xiàng)技術(shù)使得堆疊 12 層成為可能,并于 2023 年 4 月SK hynix 開(kāi)發(fā)了其 12 層 HBM3。雖然 TSV 倒裝芯片接合方法通常使用基于熱壓的非導(dǎo)電薄膜 (TC-NCF),但 SK hynix 使用 MR-MUF 4 工藝,可以減少堆疊壓力并實(shí)現(xiàn)自對(duì)準(zhǔn)。5這些特性使 SK hynix 能夠開(kāi)發(fā)出世界上第一個(gè) 12 層 HBM3。

image.png

4大規(guī)?;亓髂K艿撞刻畛洌∕R-MUF):將半導(dǎo)體芯片堆疊起來(lái),并將液體保護(hù)材料注入芯片之間的空間,然后硬化以保護(hù)芯片和周?chē)娐返墓に嚒Ec在每個(gè)芯片堆疊后應(yīng)用薄膜型材料相比,MR-MUF 是一種更高效的工藝,并提供有效的散熱。

5自對(duì)準(zhǔn):在 MR-MUF 工藝期間通過(guò)大規(guī)?;亓鲗⑿酒匦露ㄎ坏秸_的位置。在此過(guò)程中,熱量被施加到芯片上,導(dǎo)致相關(guān)凸塊在正確的位置熔化并硬化。

如上所述,引線、倒裝芯片和 TSV 鍵合在封裝工藝的各個(gè)領(lǐng)域中發(fā)揮著各自的作用。盡管如此,最近出現(xiàn)了一種新的互連技術(shù),稱(chēng)為銅對(duì)銅直接鍵合,它是混合鍵合的一種。

與小芯片的混合鍵合

術(shù)語(yǔ)“混合”用于表示同時(shí)形成兩種類(lèi)型的界面結(jié)合6。界面結(jié)合的兩種類(lèi)型是:氧化物界面之間的結(jié)合和銅之間的結(jié)合。這項(xiàng)技術(shù)并不是新開(kāi)發(fā)的技術(shù),但多年來(lái)已經(jīng)用于 CMOS 圖像傳感器的大規(guī)模生產(chǎn)。然而,由于小芯片的使用增加,它最近引起了更多關(guān)注。Chiplet技術(shù)將各個(gè)芯片按功能分離,然后通過(guò)封裝將它們重新連接起來(lái),在單個(gè)芯片上實(shí)現(xiàn)多種功能。

6界面鍵合:相互接觸的兩個(gè)物體的表面通過(guò)分子間力結(jié)合在一起的鍵合。

盡管小芯片的功能是該技術(shù)的一個(gè)明顯優(yōu)勢(shì),但采用它們的主要原因是成本效益。當(dāng)所有功能都在單個(gè)芯片上實(shí)現(xiàn)時(shí),芯片尺寸會(huì)增加,并且不可避免地導(dǎo)致晶圓生產(chǎn)過(guò)程中良率的損失。此外,雖然芯片的某些區(qū)域可能需要昂貴且復(fù)雜的技術(shù),但其他區(qū)域可以使用更便宜的傳統(tǒng) 技術(shù)來(lái)完成。因此,由于芯片無(wú)法分離,制造工藝變得昂貴,因此即使只有很小的面積需要精細(xì)技術(shù),也要將精細(xì)技術(shù)應(yīng)用于整個(gè)芯片。然而,小芯片技術(shù)能夠分離芯片功能,從而可以使用先進(jìn)或傳統(tǒng)的制造技術(shù),從而節(jié)省成本。

雖然chiplet技術(shù)的概念已經(jīng)存在十多年了,但由于缺乏能夠互連芯片的封裝技術(shù)的發(fā)展,它并沒(méi)有被廣泛采用。然而,芯片到晶圓 (C2W) 混合鍵合的最新進(jìn)展顯著加速了小芯片技術(shù)的采用。C2W 混合鍵合具有多種優(yōu)勢(shì)。首先,它允許無(wú)焊料鍵合,從而減少鍵合層的厚度、縮短電氣路徑并降低電阻。因此,小芯片可以高速運(yùn)行而無(wú)需任何妥協(xié)——就像單個(gè)芯片一樣。其次,通過(guò)直接將銅與銅接合,可以顯著減小凸塊上的間距。目前,使用焊料時(shí)很難實(shí)現(xiàn) 10 微米 (μm) 或更小的凸塊間距。然而,銅對(duì)銅直接鍵合可以將間距減小到小于一微米,從而提高芯片設(shè)計(jì)的靈活性。第三,它提供了先進(jìn)的散熱功能,這一封裝功能在未來(lái)只會(huì)繼續(xù)變得越來(lái)越重要。最后,上述的薄粘合層和細(xì)間距影響了封裝的形狀因數(shù),因此可以大大減小封裝的尺寸。

然而,與其他鍵合技術(shù)一樣,混合鍵合仍然需要克服挑戰(zhàn)。為了確保穩(wěn)定的質(zhì)量,必須在納米尺度上改進(jìn)顆??刂疲刂普澈蠈拥钠秸热匀皇且粋€(gè)主要障礙。同時(shí),SK海力士計(jì)劃使用最高功率的封裝解決方案來(lái)開(kāi)發(fā)混合鍵合,以便將其應(yīng)用于未來(lái)的HBM產(chǎn)品。

利用 SK 海力士的混合鍵合推進(jìn)封裝技術(shù)

雖然SK海力士目前正在開(kāi)發(fā)混合鍵合,以應(yīng)用于其即將推出的高密度、高堆疊HBM產(chǎn)品,但該公司此前已在2022年成功為HBM2E采用混合鍵合堆疊八層,同時(shí)完成電氣測(cè)試并確?;究煽啃浴_@是一項(xiàng)重大壯舉,因?yàn)槠駷橹勾蠖鄶?shù)混合鍵合都是通過(guò)單層鍵合或兩個(gè)芯片面對(duì)面堆疊來(lái)完成的。對(duì)于 HBM2E,SK 海力士成功堆疊了 1 個(gè)基礎(chǔ)芯片和 8 個(gè) DRAM 芯片。

混合鍵合是封裝行業(yè)中最受關(guān)注和關(guān)注的鍵合技術(shù)。集成器件制造商、代工廠以及任何能夠生產(chǎn)先進(jìn)封裝的公司都專(zhuān)注于混合鍵合。如上所述,盡管該技術(shù)具有眾多優(yōu)勢(shì),但仍有很長(zhǎng)的路要走。通過(guò)其領(lǐng)先的 HBM技術(shù),SK海力士將開(kāi)發(fā)除混合鍵合之外的各種封裝技術(shù),以幫助封裝技術(shù)和平臺(tái)解決方案達(dá)到前所未有的水平。

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 晶體管
    +關(guān)注

    關(guān)注

    77

    文章

    10020

    瀏覽量

    141712
  • 芯片封裝
    +關(guān)注

    關(guān)注

    11

    文章

    578

    瀏覽量

    31465
  • CMOS圖像傳感器
    +關(guān)注

    關(guān)注

    10

    文章

    228

    瀏覽量

    28342
  • TSV技術(shù)
    +關(guān)注

    關(guān)注

    0

    文章

    17

    瀏覽量

    5756
  • NAND芯片
    +關(guān)注

    關(guān)注

    0

    文章

    24

    瀏覽量

    10264
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    詳解互連工藝

    互連工藝是種在集成電路制造中用于連接不同層電路的金屬互連技術(shù),其核心在于通過(guò)“大馬士革”(Damascene)工藝實(shí)現(xiàn)銅的嵌入式填充。該工藝的基本原理是:在絕緣層上先蝕刻出溝槽或通
    的頭像 發(fā)表于 06-16 16:02 ?962次閱讀
    <b class='flag-5'>一</b><b class='flag-5'>文</b><b class='flag-5'>詳解</b>銅<b class='flag-5'>互連</b>工藝

    詳解半導(dǎo)體封裝的封裝互連技術(shù)

    所以電子封裝的主要目的就是提供芯片與其他電子元器件的互連以實(shí)現(xiàn)電信號(hào)的傳輸,同時(shí)提供保護(hù),以便于將芯片安裝在電路系統(tǒng)中。
    發(fā)表于 02-20 10:17 ?2113次閱讀
    <b class='flag-5'>一</b><b class='flag-5'>文</b><b class='flag-5'>詳解</b>半導(dǎo)體封裝的封裝<b class='flag-5'>互連</b><b class='flag-5'>技術(shù)</b>

    詳解硅通孔技術(shù)(TSV)

    硅通孔技術(shù)(TSV,Through Silicon Via)是通過(guò)在芯片芯片之間、晶圓和晶圓之間制作垂直導(dǎo)通,實(shí)現(xiàn)芯片之間互連
    的頭像 發(fā)表于 01-09 09:44 ?2w次閱讀
    <b class='flag-5'>一</b><b class='flag-5'>文</b><b class='flag-5'>詳解</b>硅通孔<b class='flag-5'>技術(shù)</b>(TSV)

    芯片封裝鍵合技術(shù)各種微互連方式簡(jiǎn)介教程

    也要載于其上。載帶般由聚酰亞胺制作,兩邊設(shè)有與電影膠片規(guī)格相統(tǒng)的送帶孔,所以載帶的送進(jìn)、定位均可由流水線自動(dòng)進(jìn)行,效率高,適合于批量生產(chǎn)。芯片封裝鍵合技術(shù)各種微
    發(fā)表于 01-13 14:58

    互連技術(shù)

    時(shí)鐘信號(hào)分布。 波導(dǎo)互連可以提供高密度互連通道,適用于芯片內(nèi)或芯片之間這個(gè)層次上的互連,采用集成光源和探測(cè)器,由集成光路來(lái)完成連接,這
    發(fā)表于 01-29 09:17

    視頻圖像處理的四大技術(shù)

    視頻圖像處理的四大技術(shù),了解下無(wú)妨
    發(fā)表于 07-23 10:32

    詳解芯片逆向工程的設(shè)計(jì)與流程

    要根據(jù)市場(chǎng)需求進(jìn)入個(gè)全然陌生的應(yīng)用和技術(shù)領(lǐng)域,這是件高風(fēng)險(xiǎn)的投資行為。并且及時(shí)了解同類(lèi)競(jìng)爭(zhēng)對(duì)手芯片的成本和技術(shù)優(yōu)勢(shì)成為必然的工作。如果讓
    發(fā)表于 09-14 18:26

    請(qǐng)問(wèn)Ultrascale FPGA中單片和下代堆疊硅互連技術(shù)是什么意思?

    大家好, 在Ultrascale FPGA中,使用單片和下代堆疊硅互連(SSI)技術(shù)編寫(xiě)。 “單片和下代堆疊硅互連(SSI)
    發(fā)表于 04-27 09:29

    LoRa天線電路設(shè)計(jì)四大要點(diǎn)

    參考LoRa天線電路設(shè)計(jì)四大要點(diǎn)SX1278芯片LoRa通信官方驅(qū)動(dòng)源碼詳細(xì)講解LoRa芯片SX1278官方驅(qū)動(dòng)移植SX1268驅(qū)動(dòng)程序設(shè)計(jì)LORAWAN在嵌入式系統(tǒng)中的實(shí)現(xiàn)–節(jié)點(diǎn)端(三
    發(fā)表于 12-07 06:23

    了解賽靈思四大技術(shù)趨勢(shì)

    今天,賽靈思OPENHW2017教師峰會(huì)暨創(chuàng)新大賽決賽在新加坡科學(xué)技術(shù)大學(xué)舉行。賽靈思亞太區(qū)高級(jí)副總裁兼亞太區(qū)總裁湯立人在會(huì)上分享了四大技術(shù)趨勢(shì)。
    的頭像 發(fā)表于 06-29 10:56 ?3950次閱讀

    RFID標(biāo)簽的四大主流應(yīng)用場(chǎng)景

    帶你了解RFID標(biāo)簽的四大主流應(yīng)用場(chǎng)景
    的頭像 發(fā)表于 08-20 10:53 ?1.2w次閱讀

    小米電視官方詳解電視芯片Amlogic T972,共具有四大“殺手锏”

    小米電視官方詳解小米全面屏電視Pro的12納米制程工藝的電視芯片Amlogic T972;官方稱(chēng)它共有四大“殺手锏”。
    的頭像 發(fā)表于 09-27 15:11 ?5.5w次閱讀

    詳解精密封裝技術(shù)

    詳解精密封裝技術(shù)
    的頭像 發(fā)表于 12-30 15:41 ?1955次閱讀

    詳解封裝互連技術(shù)

    封裝互連是指將芯片I/0端口通過(guò)金屬引線,金屬凸點(diǎn)等與封裝載體相互連接,實(shí)現(xiàn)芯片的功能引出。封裝互連主要包括引線鍵合( Wire Bondi
    的頭像 發(fā)表于 04-03 15:12 ?6219次閱讀

    詳解pcb的msl等級(jí)

    詳解pcb的msl等級(jí)
    的頭像 發(fā)表于 12-13 16:52 ?1.3w次閱讀