一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

如何用HLS實(shí)現(xiàn)UART呢?

OpenFPGA ? 來源:OpenFPGA ? 2023-11-20 09:50 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

介紹

UART 是一種舊的串行通信機(jī)制,但仍在很多平臺(tái)中使用。它在 HDL 語言中的實(shí)現(xiàn)并不棘手,可以被視為本科生的作業(yè)。在這里,我將通過這個(gè)例子來展示在 HLS 中實(shí)現(xiàn)它是多么容易和有趣。

因此,從概念上講,這是一個(gè)微不足道的項(xiàng)目;然而,它對(duì)于對(duì) HLS 感興趣的人來說是有啟發(fā)性的。

現(xiàn)在項(xiàng)目定義: 下圖顯示了項(xiàng)目的簡單結(jié)構(gòu)。

我們?cè)?FPGA 中的設(shè)計(jì)UART發(fā)送,每當(dāng)按下按鈕時(shí)就會(huì)將其發(fā)送到計(jì)算機(jī)上的串口調(diào)試助手。

8ec3f6f4-8745-11ee-939d-92fbcf53809c.png

FPGA 板上的八個(gè)滑動(dòng)開關(guān)用于輸入數(shù)據(jù)字節(jié)(例如字母或符號(hào)的 ASCII 代碼)。此外,UP 按鈕用作發(fā)送控制鍵。

8ed85b3a-8745-11ee-939d-92fbcf53809c.png

設(shè)計(jì)很簡單,程序本身能接受開發(fā)板上撥碼開關(guān)的數(shù)據(jù),然后添加一個(gè)“0”起始位和一個(gè)“1”停止位,最后以9600 bit/s的波特率發(fā)送出去。

8f06e5b8-8745-11ee-939d-92fbcf53809c.png

首先需要根據(jù)開發(fā)板上的時(shí)鐘(本例是100MHz),進(jìn)行分頻,生成串口發(fā)送所需的時(shí)鐘。

booldelay(longlongintn){
staticbooldummy=0;
for(longlongintj=0;j

生成速率時(shí)鐘后,簡單的狀態(tài)機(jī)可以將數(shù)據(jù)發(fā)送出去。

voiduart_data_transfer(bool&uart_tx,ap_uint<8>data,boolbaud_rate_clock,boolstart){
staticboolsend_bit=1;
staticboolstart_state=0;
staticbooltransfer=0;
staticunsignedintcount=0;
staticintstate=0;
ap_uint<10>d=((bool)0b1,(ap_int<8>)data,(bool)0b0);
if(start==1&&start_state==0){
transfer=1;
start_state=1;
count=0;
}
if(start==0&&start_state==1){
start_state=0;
}
if(baud_rate_clock==1&&state==0&&transfer==1){
send_bit=d[count++];
if(count==10){
transfer=0;
}
state=1;
}
if(baud_rate_clock==0&&state==1){
state=0;
}
uart_tx=send_bit;
}

將這些代碼綜合到 RTL 模塊后,我們可以創(chuàng)建 Vivado 項(xiàng)目并生成 FPGA 比特流,并驗(yàn)證。

8f0e4bfa-8745-11ee-939d-92fbcf53809c.png

總結(jié)

很簡單的一個(gè)實(shí)例,大家可以自行和HDL實(shí)現(xiàn)的方式進(jìn)行對(duì)比。






審核編輯:劉清

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1645

    文章

    22050

    瀏覽量

    618531
  • uart
    +關(guān)注

    關(guān)注

    22

    文章

    1276

    瀏覽量

    103965
  • HDL語言
    +關(guān)注

    關(guān)注

    0

    文章

    48

    瀏覽量

    9167
  • HLS
    HLS
    +關(guān)注

    關(guān)注

    1

    文章

    133

    瀏覽量

    24870
  • 串口調(diào)試助手
    +關(guān)注

    關(guān)注

    3

    文章

    29

    瀏覽量

    7014

原文標(biāo)題:用 HLS 實(shí)現(xiàn) UART

文章出處:【微信號(hào):Open_FPGA,微信公眾號(hào):OpenFPGA】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    探索Vivado HLS設(shè)計(jì)流,Vivado HLS高層次綜合設(shè)計(jì)

    設(shè)計(jì)來滿足各種約束 用不用的指令來探索多個(gè)HLS解決方案 2.實(shí)驗(yàn)內(nèi)容 實(shí)驗(yàn)中文件中包含一個(gè)矩陣乘法器的實(shí)現(xiàn),實(shí)現(xiàn)兩個(gè)矩陣inA和inB相乘得出結(jié)果,并且提供了一個(gè)包含了計(jì)算結(jié)果的testbench
    的頭像 發(fā)表于 12-21 16:27 ?3990次閱讀

    何用HLS實(shí)現(xiàn)UART

    UART 是一種舊的串行通信機(jī)制,但仍在很多平臺(tái)中使用。它在 HDL 語言中的實(shí)現(xiàn)并不棘手,可以被視為本科生的作業(yè)。在這里,我將通過這個(gè)例子來展示在 HLS實(shí)現(xiàn)它是多么容易和有趣。
    的頭像 發(fā)表于 11-20 09:48 ?857次閱讀
    如<b class='flag-5'>何用</b><b class='flag-5'>HLS</b><b class='flag-5'>實(shí)現(xiàn)</b><b class='flag-5'>UART</b>

    新手求助,HLS實(shí)現(xiàn)opencv算法加速的IP在vivado的使用

    我照著xapp1167文檔,用HLS實(shí)現(xiàn)fast_corners的opencv算法,并生成IP。然后想把這個(gè)算法塞到第三季的CH05_AXI_DMA_OV5640_HDMI上,這個(gè)demo里
    發(fā)表于 01-16 09:22

    請(qǐng)問Vivado HLS出現(xiàn)這種情況是什么原因?

    請(qǐng)問Vivado HLS出現(xiàn)這種情況是什么原因
    發(fā)表于 06-23 06:13

    何用c語言去實(shí)現(xiàn)秒表的計(jì)數(shù)功能

    何用c語言去實(shí)現(xiàn)秒表的計(jì)數(shù)功能?其實(shí)現(xiàn)代碼是怎樣的?
    發(fā)表于 10-18 07:29

    Vivado HLS設(shè)計(jì)流的相關(guān)資料分享

    多個(gè)HLS解決方案2.實(shí)驗(yàn)內(nèi)容實(shí)驗(yàn)中文件中包含一個(gè)矩陣乘法器的實(shí)現(xiàn),實(shí)現(xiàn)兩個(gè)矩陣inA和inB相乘得出結(jié)果,并且提供了一個(gè)包含了計(jì)算結(jié)果的testbench文件來與所得結(jié)果進(jìn)行對(duì)比驗(yàn)證。...
    發(fā)表于 11-11 07:09

    如何去實(shí)現(xiàn)Stm32 Uart用DMA的方式接收數(shù)據(jù)

    DMA有何用途?如何去實(shí)現(xiàn)Stm32 Uart用DMA的方式接收數(shù)據(jù)?
    發(fā)表于 12-14 07:37

    何用rk3288來實(shí)現(xiàn)Qt的交叉編譯

    何用rk3288來實(shí)現(xiàn)Qt的交叉編譯
    發(fā)表于 03-03 08:41

    IO模擬UART實(shí)現(xiàn)

    IO模擬UART實(shí)現(xiàn) 本應(yīng)用用于擴(kuò)展UART端口,在單片機(jī)自帶的UART口不夠用的情況下,使用GPIO和定時(shí)器實(shí)現(xiàn)模擬
    發(fā)表于 03-26 09:20 ?68次下載

    TI配置Hercules ARM安全MCU SCI和LIN 模塊如何用UART通信

    TI配置Hercules ARM安全MCU SCI和LIN 模塊如何用UART通信
    發(fā)表于 05-28 08:33 ?10次下載

    使用HLS封裝的縮放IP來實(shí)現(xiàn)視頻圖像縮放功能

    這里向大家介紹使用HLS封裝的縮放IP來實(shí)現(xiàn)視頻圖像縮放功能。將HLS封裝的縮放IP加入到OV5640圖像傳輸系統(tǒng),驗(yàn)證圖像放大和縮小功能。
    的頭像 發(fā)表于 10-11 14:21 ?2935次閱讀

    FPGA——HLS簡介

    是Vitis HLS。在Vivado 2020版本中替代原先的Vivado HLS, 功能略有差異。 HLS 的機(jī)理 ? ?簡單地講,HLS采樣類似C語言來設(shè)計(jì)FPGA 邏輯。但是要
    的頭像 發(fā)表于 01-15 12:10 ?5858次閱讀

    HLS協(xié)議實(shí)現(xiàn)

    HLS,Http Live Streaming 是由Apple公司定義的用于實(shí)時(shí)流傳輸?shù)膮f(xié)議,HLS基于HTTP協(xié)議實(shí)現(xiàn),傳輸內(nèi)容包括兩部分,一是M3U8描述文件,二是TS媒體文件。
    的頭像 發(fā)表于 04-06 09:29 ?1068次閱讀

    調(diào)用HLS的FFT庫實(shí)現(xiàn)N點(diǎn)FFT(hls:fft)

    HLS中用C語言實(shí)現(xiàn)8192點(diǎn)FFT,經(jīng)過測(cè)試,實(shí)驗(yàn)結(jié)果正確,但是時(shí)序約束不到100M的時(shí)鐘,應(yīng)該是設(shè)計(jì)上的延時(shí)之類的比較大,暫時(shí)放棄這個(gè)方案
    的頭像 發(fā)表于 07-07 09:08 ?3627次閱讀
    調(diào)用<b class='flag-5'>HLS</b>的FFT庫<b class='flag-5'>實(shí)現(xiàn)</b>N點(diǎn)FFT(<b class='flag-5'>hls</b>:fft)

    調(diào)用HLS的FFT庫實(shí)現(xiàn)N點(diǎn)FFT

    HLS中用C語言實(shí)現(xiàn)8192點(diǎn)FFT,經(jīng)過測(cè)試,實(shí)驗(yàn)結(jié)果正確,但是時(shí)序約束不到100M的時(shí)鐘,應(yīng)該是設(shè)計(jì)上的延時(shí)之類的比較大,暫時(shí)放棄這個(gè)方案,調(diào)用HLS中自帶的FFT庫(hls:f
    的頭像 發(fā)表于 07-11 10:05 ?1507次閱讀
    調(diào)用<b class='flag-5'>HLS</b>的FFT庫<b class='flag-5'>實(shí)現(xiàn)</b>N點(diǎn)FFT