一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

電源時(shí)序規(guī)格②:電路和常數(shù)計(jì)算示例

jf_pJlTbmA9 ? 2023-12-05 11:32 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

本文的關(guān)鍵要點(diǎn)

使用通用電源IC實(shí)現(xiàn)電源時(shí)序②的電路由DCDC IC×3、Power Good電路×2和放電電路×3組成。

在上上篇文章和上一篇文章中,已經(jīng)介紹了使用通用電源IC實(shí)現(xiàn)電源時(shí)序規(guī)格②相關(guān)的電源導(dǎo)通時(shí)和關(guān)斷時(shí)的時(shí)序工作。本文將介紹使用通用電源IC實(shí)現(xiàn)規(guī)格②的實(shí)際電路示例以及各種設(shè)置所需的常數(shù)計(jì)算。

電源時(shí)序規(guī)格②:實(shí)際的電路和常數(shù)計(jì)算示例

實(shí)現(xiàn)電源時(shí)序②的電路示例如下所示。三個(gè)系統(tǒng)的DCDC 1~3假定為開關(guān)穩(wěn)壓器線性穩(wěn)壓器LDO)。每個(gè)DCDC都有使能(EN)引腳,可以控制輸出的開和關(guān)。

wKgZomVdjNWAWb-iAAEyO0sVZzI663.png

Power Good模塊

有兩個(gè)Power Good模塊。在規(guī)格①中,Power Good功能是使用電壓監(jiān)控IC BD4142HFV實(shí)現(xiàn)的,但在規(guī)格②中,則由下圖所示的同相遲滯比較器實(shí)現(xiàn),IC則使用比較器IC BA8391G。

wKgaomVdjNaAOozlAABOqKaoe-g005.png

啟動(dòng)時(shí)的檢測(cè)電壓VH和關(guān)斷時(shí)的檢測(cè)電壓VL之間設(shè)有較大的遲滯電壓。這使得通過(guò)1個(gè)器件來(lái)檢測(cè)啟動(dòng)時(shí)和關(guān)斷時(shí)的電壓并輸出控制信號(hào)成為可能。

下面以上述電路示例中的VOUT1為例,計(jì)算每個(gè)常數(shù)。VOUT1為1.2V,IC1的PGOOD設(shè)置為在達(dá)到輸出電壓的90%時(shí)輸出一個(gè)標(biāo)志。啟動(dòng)時(shí)的檢測(cè)電壓VH為1.2V×0.9,即1.08V。關(guān)斷時(shí)的檢測(cè)電壓VL設(shè)置為0.5V。這是即使在每個(gè)電源之間施加反向電壓,寄生元件大概也不會(huì)導(dǎo)通的電壓。

比較器的閾值電壓VTH設(shè)置在VH和VL之間的中點(diǎn),如下所示。該值可以通過(guò)公式2-1來(lái)計(jì)算。

wKgaomVdjNeAZG_pAAA0UwyUzb0933.png

另外,VTH也可以用公式2-2來(lái)表示,當(dāng)為了求得R2而將公式2-2變形后,就成為公式2-3。

wKgZomVdjNmASf8YAAAWm5JlbQE743.png

設(shè)R1為47kΩ,VCC由VIN提供所以是5V,R2根據(jù)以下公式變?yōu)?.8kΩ。從E24系列電阻阻值速查表中選擇標(biāo)稱電阻值9.1kΩ。

wKgaomVdjNqARHxWAAAPIdpyuEw275.png

R3選擇與反相輸入引腳(-IN)的阻抗相同的產(chǎn)品,以抵消輸入偏置電流。根據(jù)公式2-4得出的值為7.6kΩ,從E24系列電阻阻值速查表中選擇標(biāo)稱電阻值7.5kΩ。

wKgZomVdjNuAAbCPAAATPglgGCU093.png

計(jì)算同相遲滯比較器的VH和VL的常用計(jì)算公式為2-5和2-6。當(dāng)這些公式被轉(zhuǎn)換為計(jì)算R4和RPULLUP的公式時(shí),就會(huì)變成公式2-7和2-8。

wKgaomVdjN2AQVLIAABEeSXU6WE163.png

將前面求得的常數(shù)代入公式2-7和公式2-8,再求出剩余值。

wKgZomVdjN6ATEibAAA4fXsWQRo671.png

對(duì)VOUT2的Power Good模塊也按照相同的步驟進(jìn)行常數(shù)計(jì)算。請(qǐng)參考本文開頭給出的整體電路示例。

放電電路

在該電路中,分立結(jié)構(gòu)的放電電路連接到每個(gè)DCDC。如下圖所示,該電路由NPN晶體管和電阻組成。第一段的晶體管是簡(jiǎn)單的逆變器電路,第二段是集電極開路開關(guān)。第二段導(dǎo)通時(shí),在DCDC關(guān)斷時(shí)主要是釋放輸出電容器的殘余電荷,使VOUT迅速下降。輸出電壓的下降時(shí)間根據(jù)與第二段晶體管的集電極串聯(lián)的電阻(下圖中的R4)值來(lái)調(diào)整。這部分與規(guī)格①相同。

wKgaomVdjN-AP_JiAABILT-Iqxs302.png

審核編輯 黃宇

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 電源
    +關(guān)注

    關(guān)注

    185

    文章

    18372

    瀏覽量

    256345
  • 電路
    +關(guān)注

    關(guān)注

    173

    文章

    6027

    瀏覽量

    175079
  • 時(shí)序
    +關(guān)注

    關(guān)注

    5

    文章

    398

    瀏覽量

    37956
  • DCDC
    +關(guān)注

    關(guān)注

    29

    文章

    881

    瀏覽量

    73325
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    實(shí)現(xiàn)電源時(shí)序電路示例常數(shù)計(jì)算

    使用通用電源IC實(shí)現(xiàn)電源時(shí)序②的電路由DCDC IC×3、Power Good電路×2和放電電路
    發(fā)表于 07-13 12:36 ?2350次閱讀

    RC電路時(shí)間常數(shù)的定義及計(jì)算

    初始值iL(0)按指數(shù)規(guī)律單調(diào)的衰減到零,其時(shí)間常數(shù) τ =L/RRC電路時(shí)間常數(shù)計(jì)算假設(shè)有電源Vu通過(guò)電阻R給電容C充電,V0為電容上的
    發(fā)表于 04-08 09:00

    如何計(jì)算時(shí)間常數(shù)RC

    如何計(jì)算時(shí)間常數(shù)RC 時(shí)間常數(shù)在電子線路中,特別是在脈沖電路中,是一個(gè)很重要的
    發(fā)表于 08-14 08:57 ?1.6w次閱讀

    FPGA設(shè)計(jì)示例:多電源系統(tǒng)的監(jiān)控和時(shí)序控制

      現(xiàn)今,電子系統(tǒng)往往具有許多不同的電源軌。在采用模擬電路和微處理器、DSP、ASIC、FPGA的系統(tǒng)中,尤其如此。為實(shí)現(xiàn)可靠、可重復(fù)的操作,必須監(jiān)控各電源電壓的開關(guān)時(shí)序、上升和
    發(fā)表于 04-20 11:53 ?3603次閱讀
    FPGA設(shè)計(jì)<b class='flag-5'>示例</b>:多<b class='flag-5'>電源</b>系統(tǒng)的監(jiān)控和<b class='flag-5'>時(shí)序</b>控制

    rc電路時(shí)間常數(shù)的定義及計(jì)算

    rc電路時(shí)間常數(shù)的定義 時(shí)間常數(shù)表示過(guò)渡反應(yīng)的時(shí)間過(guò)程的常數(shù)。指該物理量從最大值衰減到最大值的1/e所需要的時(shí)間。對(duì)于某一按指數(shù)規(guī)律衰變的量,其幅值衰變?yōu)?/e倍時(shí)所需的時(shí)間稱為時(shí)間
    發(fā)表于 11-01 14:09 ?36.9w次閱讀
    rc<b class='flag-5'>電路</b>時(shí)間<b class='flag-5'>常數(shù)</b>的定義及<b class='flag-5'>計(jì)算</b>

    電源IC的封裝選型時(shí)的熱計(jì)算示例

    使用在“電源IC的功率損耗計(jì)算示例”中計(jì)算得到的結(jié)果。為方便起見,下面給出計(jì)算損耗時(shí)的條件和損耗的計(jì)算
    發(fā)表于 04-05 10:22 ?2904次閱讀
    <b class='flag-5'>電源</b>IC的封裝選型時(shí)的熱<b class='flag-5'>計(jì)算</b><b class='flag-5'>示例</b>

    使用通用電源IC實(shí)現(xiàn)電源時(shí)序控制的電路

    上一篇文章中介紹了使用通用電源IC實(shí)現(xiàn)電源時(shí)序控制電路的“電源時(shí)序
    的頭像 發(fā)表于 01-18 14:50 ?5710次閱讀
    使用通用<b class='flag-5'>電源</b>IC實(shí)現(xiàn)<b class='flag-5'>電源</b><b class='flag-5'>時(shí)序</b>控制的<b class='flag-5'>電路</b>

    高速電路信號(hào)完整性分析與設(shè)計(jì)—時(shí)序計(jì)算

    高速電路信號(hào)完整性分析與設(shè)計(jì)—時(shí)序計(jì)算
    發(fā)表于 02-10 17:16 ?0次下載

    電源時(shí)序規(guī)格、電路工作和波形

    了解電源時(shí)序②的規(guī)格電路工作和波形。
    的頭像 發(fā)表于 06-22 12:45 ?1965次閱讀

    使用通用電源IC實(shí)現(xiàn)電源時(shí)序控制的電路 —總結(jié)—

    “使用通用電源IC實(shí)現(xiàn)電源時(shí)序控制的電路”系列文章已經(jīng)發(fā)表了11篇,本文是使用通用電源IC實(shí)現(xiàn)電源
    的頭像 發(fā)表于 02-23 10:40 ?1836次閱讀

    RC串聯(lián)電路時(shí)間常數(shù)計(jì)算怎么用回歸法處理?

    RC串聯(lián)電路時(shí)間常數(shù)計(jì)算怎么用回歸法處理? 回歸分析是一種常用的統(tǒng)計(jì)分析方法,用于確定變量之間的關(guān)系。在電路領(lǐng)域中,RC串聯(lián)電路是一種常見
    的頭像 發(fā)表于 11-20 16:50 ?1797次閱讀

    電源時(shí)序規(guī)格電源導(dǎo)通時(shí)的時(shí)序工作

    電源時(shí)序規(guī)格電源導(dǎo)通時(shí)的時(shí)序工作
    的頭像 發(fā)表于 12-08 18:21 ?1224次閱讀
    <b class='flag-5'>電源</b><b class='flag-5'>時(shí)序</b><b class='flag-5'>規(guī)格</b>:<b class='flag-5'>電源</b>導(dǎo)通時(shí)的<b class='flag-5'>時(shí)序</b>工作

    電源時(shí)序規(guī)格及控制框圖

    電源時(shí)序規(guī)格及控制框圖
    的頭像 發(fā)表于 12-15 09:31 ?1150次閱讀
    <b class='flag-5'>電源</b><b class='flag-5'>時(shí)序</b><b class='flag-5'>規(guī)格</b>及控制框圖

    時(shí)序電路的分類 時(shí)序電路的基本單元電路有哪些

    時(shí)序電路是一種能夠按照特定的順序進(jìn)行操作的電路。它以時(shí)鐘信號(hào)為基準(zhǔn),根據(jù)輸入信號(hào)的狀態(tài)和過(guò)去的狀態(tài)來(lái)確定輸出信號(hào)的狀態(tài)。時(shí)序電路廣泛應(yīng)用于計(jì)算機(jī)、通信系統(tǒng)、數(shù)字信號(hào)處理等領(lǐng)域。根據(jù)不同
    的頭像 發(fā)表于 02-06 11:25 ?3605次閱讀

    生物膜的電路中time常數(shù)計(jì)算方法

    生物膜的電路中time常數(shù)計(jì)算方法是一個(gè)復(fù)雜的問(wèn)題,涉及到生物物理學(xué)、電化學(xué)和生物信息學(xué)等多個(gè)學(xué)科。 Time常數(shù)的概念 Time常數(shù)(τ
    的頭像 發(fā)表于 07-15 10:34 ?1023次閱讀