一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

臺積電:半導體制程技術(shù)發(fā)展的三大趨勢

微云疏影 ? 來源:EDN電子技術(shù)設計 ? 作者:夏菲 ? 2023-12-06 17:24 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

作為現(xiàn)代科技的基石,半導體已經(jīng)滲透到各個領(lǐng)域。無論是智能手機、電動汽車,還是物聯(lián)網(wǎng)、人工智能,都關(guān)注半導體的應用。隨著科技的持續(xù)發(fā)展和對高性能、高效能產(chǎn)品需求增長,半導體市場的前景將持續(xù)迎來巨大的增長。據(jù)臺積電預測,到2030年,全球半導體產(chǎn)值將達到1萬億美元。

11月23日,在上海浦東臨港新片區(qū),在由臨港新片區(qū)管委會、上海市經(jīng)濟信息化委指導,由臨港集團主辦、臨港科投與AspenCore承辦的“2023中國臨港國際半導體大會”上,臺積電(中國)有限公司副總經(jīng)理陳平博士以“半導體制程技術(shù)發(fā)展趨勢”為主題,就工藝技術(shù)/制程技術(shù)發(fā)展以及趨勢進行了分享。

顛覆式創(chuàng)新“生成式AI”出現(xiàn),計算無所不在

陳平博士認為,生成式AI的橫空出世成為了劃時代顛覆式的應用,重要意義不亞于計算機誕生與互聯(lián)網(wǎng)誕生,甚至瓦特蒸汽機。他表示,大數(shù)據(jù)、大模型、大算力是支持生成式AI基礎的三大要素,前兩個部分是AI科學家的工作,而提供支持大算力的晶體管,則是制造企業(yè)的工作。

盡管Chat GPT是去年9月份才出現(xiàn),至今僅一年多時間就已發(fā)生了兩次迭代,同時端側(cè)已經(jīng)有很多應用應運而生,如高通發(fā)布的新的驍龍 8 Gen 3 SoC和聯(lián)發(fā)科天璣8300,已經(jīng)在端側(cè)算力提高到新的高度。陳平博士預測大模型將很快在智能手機,PC,平板端落地。

而在智能汽車應用上,在過去的兩年,中國汽車在電氣化上面已做出了很大的進展,此外,隨著大模型AI的出現(xiàn),汽車智能化程度預計也會迎來突飛猛進的發(fā)展,同時也給半導體工藝提出了挑戰(zhàn)。

大算力對芯片工藝提出更高要求

無論是云端,還是在端側(cè)的應用,生成式AI將對半導體工藝提出了高算力和高能效比的要求。大算力是支撐大模型的一個必要條件,而大算力對于工藝來說就是更高的集成度,在單位面積里集成更多的晶體管。高能效比則是為了降低整體成本,如在數(shù)據(jù)中心中,目前主要成本是電和冷卻,若器件端功耗可降低20-30% ,對整體成本而言影響是巨大的。

GPU運算的算力除上單位功耗算力的能效來看,2005年到現(xiàn)在是每兩年有3倍的增長。

wKgaomVwPaaABINzAAKR3JypEWk905.png

陳平博士指出,如果我們用能效比去看,其實我們一直在摩爾定律這條曲線上,而且往前還必須沿著這個曲線前進。

那芯片如何才能不斷實現(xiàn)高算力和高能效比的提升?陳平博士指出有兩大元素,首先是傳統(tǒng)工藝制程微縮上繼續(xù)前行,再者是2.5D、3D整合。他認為這些微縮本身給我們提供了最有效的算力密度和能效比的提升。

而針對Chiplet能否取代先進工藝的爭論,陳平博士直言不行“Chiplet只是擴展了芯片,但是改變不了芯片的品質(zhì),就是能效比和算力密度,所以我們需要繼續(xù)提升?,F(xiàn)在3納米已經(jīng)進入了大規(guī)模量產(chǎn),2納米看起來也已經(jīng)呼之欲出了。再繼續(xù)往下,我們的工藝工程師還在繼續(xù)往前在努力?!?/p>

此外,制程與設計協(xié)同優(yōu)化 (DTCO)成為必要。DTCO的核心就是設計工程師與光刻工程師共同協(xié)作,尋找最佳的設計和光刻工藝方案。這個方案要既能滿足器件性能的要求,又能在Fab里實現(xiàn)。陳平博士介紹:“從7納米開始大概有25%的工藝是基于DTCO的,到5納米的時候就到40%,到3納米就更多。也就是說,我們在設計和工藝協(xié)同下面達到最好的輸出,不拘泥于一些很機械的參數(shù)。那些說摩爾定律死的人很多是拘泥于摩爾在某一個時代的定義,其實我們對那個已經(jīng)沒有太大的興趣?!?/p>

微縮工藝還能發(fā)展多久呢?陳平表示他對人類的智慧和工程師的創(chuàng)造性充滿自信。目前制程工藝在FinFET節(jié)點上,28納米是平面結(jié)構(gòu)最后一代,到16納米,12納米引用了新的晶體管結(jié)構(gòu)一直用到7納米,5納米,3納米,現(xiàn)在又碰到了新的挑戰(zhàn),陳平表示:“臺積電在2納米上會引入所謂Nanosheet,類似于GAA結(jié)構(gòu)。在2納米以后現(xiàn)在有一種結(jié)構(gòu)叫CFET,再往后還有很多新的黑科技,所以大家要對半導體科學工作者有信心,就是往前走我們還沒有看到盡頭在哪里?!?/p>

3D系統(tǒng)集成將成為先進工藝的重要組成部分

回顧半導體的發(fā)展歷史,1947年貝爾實驗室發(fā)明晶體管,1960年德州儀器發(fā)明了集成電路,把晶體管和一些小型電路集成在一起,到2010年左右的時候,開始把集成電路集成在一起,發(fā)展到3D堆疊和2.5D先進封裝技術(shù)。

陳平博士表示,隨著數(shù)字化時代數(shù)據(jù)量的快速增加,SoC上的微縮已不足以滿足系統(tǒng)發(fā)展的需要。3D系統(tǒng)的引入將使得在SoC工藝基礎上大幅擴展集成度,實現(xiàn)所謂的Chiplet,同時,2.5D和3D工藝可以幫助實現(xiàn)異構(gòu)集成,讓邏輯芯片和存儲芯片得以方便地集成在一起。因此,2.5D和3D系統(tǒng)集成已成為先進工藝的有機組成部分。

據(jù)介紹,臺積電的3D堆疊封裝技術(shù)有兩種,一種是wafer on wafer的堆疊,還有一種是chip on chip的堆疊,chip on chip的堆疊叫SoIC。臺積電的平行的整合就是2.5D,其中比較有名的是2012年臺推出的CoWoS工藝,還有iPhone里面的info,都是屬于2.5D的技術(shù)。

CoWoS技術(shù)面臨的最大挑戰(zhàn)是大型模型對計算的高要求。目前,CoWoS把邏輯和存儲芯片平行放置在一個中介層上,臺積電計劃于2025年將中介層的尺寸增加到六個六分之一掩模版,是目前的3.3倍。

而3D堆疊技術(shù)提供了更高的集成度,更好的帶寬,更好的性能,已可將十幾個HBM堆疊在一起。

另外,由于計算的引入,光電器件也成為了熱門,陳平表示:“由于計算的結(jié)果要通過光學網(wǎng)絡傳遞出去,因此光和電之間的集成整合也是給我們平臺提出了一個需要?!?/p>

陳平介紹到,目前的計算體系大概分為幾個層次。第一個層次是計算單元,比如GPU和DSA,通過3D打印技術(shù)整合在一起,這是最底層的計算部分,在這個部分,要實現(xiàn)最好的能效比,不僅涉及到邏輯工藝,還包括供電,如現(xiàn)在最熱的概念I(lǐng)BR,也是為了提高能效比。最終的計算需要依靠大數(shù)據(jù)和大的內(nèi)存實現(xiàn),而內(nèi)存的集成是下一級的集成。最終,還需要進行單個相集成,直接將計算與光學結(jié)合。

上述系統(tǒng)非常復雜,需要使用系統(tǒng)架構(gòu)的共同優(yōu)化(STCO),這比DTCO更復雜。陳平博士表示:“如果使用先進的工藝和技術(shù)加上STCO設計,有可能會降低幾個數(shù)量級,這是我們在工藝上目前正在努力實現(xiàn)的目標?!?/p>

最后,陳平博士總結(jié)表示,顛覆式技術(shù)的出現(xiàn)使半導體含量持續(xù)增加,算力和能效比需求的不斷提升驅(qū)動制程技術(shù)發(fā)展,他指出制程技術(shù)發(fā)展趨勢主要有三點:首先是器件微縮和2.5D/3D系統(tǒng)集成并行發(fā)展;其次,電學與光學技術(shù)的結(jié)合,同時提升算力、運力、存力各類產(chǎn)品的性能;最后,DTCO/STCO技術(shù),推動系統(tǒng)、設計、制程的協(xié)同發(fā)展。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 大數(shù)據(jù)
    +關(guān)注

    關(guān)注

    64

    文章

    8960

    瀏覽量

    140154
  • 大模型
    +關(guān)注

    關(guān)注

    2

    文章

    3137

    瀏覽量

    4058
  • 生成式AI
    +關(guān)注

    關(guān)注

    0

    文章

    531

    瀏覽量

    810
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    加大投資布局 2納米制程研發(fā)取得積極進展

    進行全期投資,預計總額將超過新臺幣1.5萬億元(約合500億美元)。在全球半導體行業(yè)中,一直處于領(lǐng)導地位,其先進制程
    的頭像 發(fā)表于 05-27 11:18 ?464次閱讀
    <b class='flag-5'>臺</b><b class='flag-5'>積</b><b class='flag-5'>電</b>加大投資布局 2納米<b class='flag-5'>制程</b>研發(fā)取得積極進展

    半導體制冷機chiller在半導體工藝制程中的高精度溫控應用解析

    半導體制造領(lǐng)域,工藝制程對溫度控制的精度和響應速度要求嚴苛。半導體制冷機chiller實現(xiàn)快速升降溫及±0.5℃精度控制。一、半導體制冷機chiller
    的頭像 發(fā)表于 05-22 15:31 ?344次閱讀
    <b class='flag-5'>半導體制</b>冷機chiller在<b class='flag-5'>半導體</b>工藝<b class='flag-5'>制程</b>中的高精度溫控應用解析

    AMD實現(xiàn)首個基于N2制程的硅片里程碑

    基于先進2nm(N2)制程技術(shù)的高性能計算產(chǎn)品。這彰顯了AMD與
    的頭像 發(fā)表于 05-06 14:46 ?235次閱讀
    AMD實現(xiàn)首個基于<b class='flag-5'>臺</b><b class='flag-5'>積</b><b class='flag-5'>電</b>N2<b class='flag-5'>制程</b>的硅片里程碑

    最全最詳盡的半導體制技術(shù)資料,涵蓋晶圓工藝到后端封測

    刻蝕 第17章 離子注入 第18章 化學機械平坦化 第19章 硅片測試 第20章 裝配與封裝 本書詳細追述了半導體發(fā)展的歷史并吸收了當今最新技術(shù)資料,學術(shù)界和工業(yè)界對《半導體制
    發(fā)表于 04-15 13:52

    加速美國先進制程落地

    技術(shù)方面一直處于行業(yè)領(lǐng)先地位,此次在美國建設第廠,無疑將加速其先進制程技術(shù)在當?shù)氐穆涞?。魏哲家透露,按?b class='flag-5'>臺
    的頭像 發(fā)表于 02-14 09:58 ?533次閱讀

    美國芯片量產(chǎn)!臺灣對先進制程放行?

    來源:半導體前線 在美國廠的4nm芯片已經(jīng)開始量產(chǎn),而中國臺灣也有意不再對臺先進
    的頭像 發(fā)表于 01-14 10:53 ?630次閱讀

    熊本工廠正式量產(chǎn)

    了重要一步。據(jù)悉,該工廠將生產(chǎn)日本國內(nèi)最先進的12-28納米制程邏輯芯片,供應給索尼等客戶。這一制程技術(shù)在當前半導體市場中具有廣泛的應用前景,對于提升日本
    的頭像 發(fā)表于 12-30 10:19 ?508次閱讀

    韓國計劃建立“韓” 助力半導體產(chǎn)業(yè)發(fā)展!

    近日,韓國國家工程院(NAEK)在一場重要的研討會上提出了建立“韓”(KSMC,韓國積體電路制造公司)的計劃,旨在通過效仿全球知名的
    的頭像 發(fā)表于 12-25 10:45 ?744次閱讀
    韓國計劃建立“韓<b class='flag-5'>積</b><b class='flag-5'>電</b>” 助力<b class='flag-5'>半導體</b>產(chǎn)業(yè)<b class='flag-5'>發(fā)展</b>!

    半導體巨頭格局生變:英特爾與星面臨挑戰(zhàn),獨領(lǐng)風騷

    近期,半導體行業(yè)的形勢發(fā)生了顯著變化,英特爾和星這兩大行業(yè)巨頭面臨重重挑戰(zhàn),而與NVIDIA的強強聯(lián)手則在這一格局中脫穎而出。隨著英
    的頭像 發(fā)表于 12-04 11:25 ?963次閱讀
    <b class='flag-5'>半導體</b><b class='flag-5'>三</b>巨頭格局生變:英特爾與<b class='flag-5'>三</b>星面臨挑戰(zhàn),<b class='flag-5'>臺</b><b class='flag-5'>積</b><b class='flag-5'>電</b>獨領(lǐng)風騷

    董事會核準154.8億美元資本預算

    資金用于廠房興建及廠務設施工程,這將有助于提升公司的生產(chǎn)能力和運營效率。其次,為了滿足市場對先進制程技術(shù)的需求,將投入大量資金用于建置
    的頭像 發(fā)表于 11-13 11:19 ?628次閱讀

    日本羅姆半導體加強與氮化鎵合作,代工趨勢顯現(xiàn)

    近日,日本功率器件大廠羅姆半導體(ROHM)宣布,將在氮化鎵功率半導體領(lǐng)域深化與的合作,其氮化鎵產(chǎn)品將全面交由
    的頭像 發(fā)表于 10-29 11:03 ?1056次閱讀

    3nm制程需求激增,全年營收預期上調(diào)

    近期迎來3nm制程技術(shù)的出貨高潮,預示著其在半導體制造領(lǐng)域的領(lǐng)先地位進一步鞏固。隨著蘋果i
    的頭像 發(fā)表于 09-10 16:56 ?958次閱讀

    批準近300億美元資本預算

    近日宣布了董事會的多項重大決議,彰顯了其在全球半導體市場的領(lǐng)先地位與長遠布局。為積極響應市場需求及遵循自身技術(shù)發(fā)展藍圖,
    的頭像 發(fā)表于 08-14 17:36 ?769次閱讀

    布局FOPLP技術(shù),推動芯片封裝新變革

    近日,業(yè)界傳來重要消息,已正式組建專注于扇出型面板級封裝(FOPLP)的團隊,并規(guī)劃建立小型試產(chǎn)線(mini line),標志著這家全球領(lǐng)先的半導體制造企業(yè)在芯片封裝
    的頭像 發(fā)表于 07-16 16:51 ?1350次閱讀

    SoIC技術(shù)助力蘋果M5芯片,預計2025年量產(chǎn)

    半導體行業(yè)的最新動態(tài)中,再次展示了其在制程技術(shù)和封裝
    的頭像 發(fā)表于 07-16 10:28 ?1427次閱讀