risc-v作為未來(lái)芯片指令集(chip instruction set)的主流,迅速受到歡迎。隨著越來(lái)越多的risc-v芯片產(chǎn)品的發(fā)布,未來(lái)的risc-v芯片產(chǎn)品形態(tài)將更加豐富。同時(shí),risc-v生態(tài)培育明顯加快,risc-v生態(tài)死因的參與者也逐漸多元化。
深度數(shù)智成立于2022年,總部設(shè)在深圳,以risc-v芯片為基礎(chǔ),開發(fā)創(chuàng)新產(chǎn)品,并通過最尖端的硬件、軟件和相關(guān)服務(wù),為開發(fā)者提供最佳的risc-v開發(fā)經(jīng)驗(yàn)。
深度數(shù)智一方面提供RISC-V的深度計(jì)算E2E解決方案,以開發(fā)者為中心的高級(jí)原生工具鏈和操作系統(tǒng)。同時(shí),研發(fā)和生產(chǎn)自己創(chuàng)新的消費(fèi)電子產(chǎn)品,如dc-roma筆記本電腦、pad等,今后將在機(jī)器人、汽車、航空電子等領(lǐng)域推出更多應(yīng)用產(chǎn)品。
更具體地說(shuō),深度數(shù)智的risc-v創(chuàng)新生態(tài)系統(tǒng)產(chǎn)品有世界上最早的risc-v筆記本dc-roma、基于lte電話的首個(gè)dc-roma risc-v pad、與野蠻娃娃聯(lián)名極富操作感與顏值的dc-romeo等rc車輛、基于risc-v的dc-robby機(jī)器人、輕巧可操作的dc-rise室內(nèi)航拍器等。
開發(fā)了世界上第一臺(tái)具有最尖端功能的原創(chuàng)risc-v筆記本電腦。4 core 1.5ghz 64位高性能低電力soc、高速8gb ddr4內(nèi)存、dual core gpu 4k解碼支持、wifi 6高速無(wú)線網(wǎng)絡(luò)、fhd高畫質(zhì)ips畫面、高速ssd內(nèi)存、輕量級(jí)14英寸機(jī)器、開放源代碼os。
risc-v基金會(huì)主導(dǎo)的dc-roma是一款具有尖端功能的risc-v筆記本電腦,搭載了open kirin、debian及其他操作系統(tǒng)。為用戶提供開發(fā)risc-v和體驗(yàn)risc-v軟件生態(tài)系統(tǒng)的機(jī)會(huì)??蛻艄緸榇髮W(xué)及企業(yè)、risc-v產(chǎn)業(yè)相關(guān)公司及個(gè)人、芯片產(chǎn)業(yè)公司。
關(guān)鍵技術(shù)及創(chuàng)新點(diǎn):
· 高性能國(guó)產(chǎn)RISC-V 64位 SoC
· 支持原生RISC-V編譯環(huán)境
· 采用國(guó)產(chǎn)自主可控開源操作系統(tǒng)
· 創(chuàng)新性的可編程RV實(shí)體鍵
· 支持主流Linux
未來(lái)深度數(shù)智將通過開發(fā)高性能、高質(zhì)量、高性價(jià)比的創(chuàng)新來(lái)提高RISC-V產(chǎn)品的標(biāo)準(zhǔn),將RISC-V技術(shù)的優(yōu)勢(shì)帶給每個(gè)人。
-
筆記本電腦
+關(guān)注
關(guān)注
9文章
1440瀏覽量
50280 -
操作系統(tǒng)
+關(guān)注
關(guān)注
37文章
7152瀏覽量
125615 -
RISC-V
+關(guān)注
關(guān)注
46文章
2573瀏覽量
48851
發(fā)布評(píng)論請(qǐng)先 登錄
大象機(jī)器人攜手進(jìn)迭時(shí)空推出 RISC-V 全棧開源六軸機(jī)械臂產(chǎn)品
關(guān)于RISC-V芯片的應(yīng)用學(xué)習(xí)總結(jié)
RISC-V MCU技術(shù)
深度數(shù)智DC-ROMA RISC-V Laptop II入選IEEE Spectrum“Top Tech 2025”

risc-v芯片在電機(jī)領(lǐng)域的應(yīng)用展望
RISC-V架構(gòu)及MRS開發(fā)環(huán)境回顧
Rivos全新產(chǎn)品采用Andes晶心科技NX45 RISC-V處理器
2024年RISC-V產(chǎn)品和應(yīng)用創(chuàng)新案例征集活動(dòng)公告

《RISC-V能否復(fù)制Linux 的成功?》
RISC-V,即將進(jìn)入應(yīng)用的爆發(fā)期
RISC-V Summit China 2024 青稞RISC-V+接口PHY,賦能RISC-V高效落地

評(píng)論