一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

硬件電路設(shè)計(jì)之時(shí)序電路設(shè)計(jì)

CHANBAEK ? 來源:一杯苦Coffee ? 作者:一杯苦Coffee ? 2023-12-11 18:17 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

1 簡(jiǎn)介

上電時(shí)序(Power-up Sequeence)是指各電源軌上電的先后關(guān)系。 與之對(duì)應(yīng)的是下電時(shí)序,但是在電路設(shè)計(jì)過程中,一般不會(huì)去考慮下電時(shí)序(特殊的場(chǎng)景除外)。今天,我們主要了解一下上電時(shí)序控制相關(guān)內(nèi)容。

圖片

2 時(shí)序電路設(shè)計(jì)

今天主要從通用設(shè)計(jì)方案和專用設(shè)計(jì)方案兩個(gè)方面進(jìn)行進(jìn)行講解:

  • 通用設(shè)計(jì)方案

通用的設(shè)計(jì)方案可以通過分立器件實(shí)現(xiàn)通用延時(shí)芯片實(shí)現(xiàn) 。

  • 分立器件實(shí)現(xiàn)延時(shí)

這種方式比較簡(jiǎn)單,就是利用電容的充電特性。延時(shí)的時(shí)長(zhǎng),通過改變電容值的大小來實(shí)現(xiàn)。具體電路見下:

圖片

這種上電方案主要特點(diǎn)是電路結(jié)構(gòu)簡(jiǎn)單,但上電延時(shí)時(shí)間難以精確控制,且可能導(dǎo)致上電的過程比較緩慢,在FPGA的上電過程中可以使用。

  • 通用延時(shí)芯片

我們采用的LM3880芯片進(jìn)行電源時(shí)序控制,這種控制的方式比較簡(jiǎn)單。LM3880 簡(jiǎn)單電源時(shí)序控制器提供了最簡(jiǎn)單的方法來控制多個(gè)獨(dú)立電壓軌的上電時(shí)序和下電時(shí)序。通過錯(cuò)開啟動(dòng)序列,可以避免可能影響系統(tǒng)可靠性的鎖存情況或大 浪涌電流。

圖片

該芯片可以同時(shí)實(shí)現(xiàn)對(duì)上下電的控制,上電與下單的延時(shí)時(shí)間由EN管腳進(jìn)行控制,默認(rèn)是2ms。

上電時(shí)序圖見下:

圖片

下電時(shí)序圖見下:

圖片

這款芯片還可以對(duì)延時(shí)的時(shí)間進(jìn)行調(diào)整,默認(rèn)為2ms。如需對(duì) VCC 電壓軌提供額外的延遲序列,在 EN 引腳上連接一個(gè)電容,見下圖:

圖片

在使用內(nèi)部上拉電流源為外部電容 (CEN) 充電的情況下,可通過下面公式來計(jì)算使能引腳延遲:

圖片

第一個(gè)計(jì)時(shí)器將在上升閾值開始計(jì)數(shù),但始終會(huì)在第一個(gè)輸出標(biāo)志 釋放之前 EN 引腳取消置位時(shí)復(fù)位:

圖片

  • 專用設(shè)計(jì)方案

許多FPGA要求不同電源電壓軌以特定順序上電。內(nèi)核電壓的供應(yīng)往往需要早于I/O電壓的供應(yīng),否則一些FPGA會(huì)被損壞。為了避免這種情況,電源需要按正確的順序上電。使用標(biāo)準(zhǔn)DC-DC轉(zhuǎn)換器上的使能引腳,可以輕松實(shí)現(xiàn)簡(jiǎn)單的上電時(shí)序控制。器件關(guān)斷通常也需要時(shí)序控制,僅執(zhí)行使能引腳時(shí)序控制,很難取得良好的結(jié)果。更好的解決辦法是使用具有高級(jí)集成時(shí)序控制功能的PMIC,例如 ADP5014。

圖片

更多的內(nèi)容請(qǐng)參考設(shè)計(jì)手冊(cè)。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1645

    文章

    22050

    瀏覽量

    618671
  • 電路設(shè)計(jì)
    +關(guān)注

    關(guān)注

    6708

    文章

    2541

    瀏覽量

    214777
  • 時(shí)序電路
    +關(guān)注

    關(guān)注

    1

    文章

    114

    瀏覽量

    21950
  • 上電時(shí)序
    +關(guān)注

    關(guān)注

    0

    文章

    20

    瀏覽量

    12477
  • 電源軌
    +關(guān)注

    關(guān)注

    1

    文章

    87

    瀏覽量

    5981
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    數(shù)字電路之時(shí)序電路

    在《數(shù)字電路之如雷貫耳的“邏輯電路”》、《數(shù)字電路之?dāng)?shù)字集成電路IC》之后,本文是數(shù)字電路入門3,將帶來「
    發(fā)表于 08-01 10:58 ?1.9w次閱讀
    數(shù)字<b class='flag-5'>電路</b><b class='flag-5'>之時(shí)序電路</b>

    基本時(shí)序電路設(shè)計(jì)實(shí)驗(yàn)

    實(shí)驗(yàn)二 基本時(shí)序電路設(shè)計(jì)(1)實(shí)驗(yàn)?zāi)康模菏煜uartusⅡ的VHDL文本設(shè)計(jì)過程,學(xué)習(xí)簡(jiǎn)單時(shí)序電路的設(shè)計(jì)、仿真和硬件測(cè)試。(2)實(shí)驗(yàn)內(nèi)容:Ⅰ.用VHDL設(shè)計(jì)一個(gè)帶異步復(fù)位的D觸發(fā)器,并利用
    發(fā)表于 10-11 09:21

    異步時(shí)序電路設(shè)計(jì)

    根據(jù)波形圖設(shè)計(jì)異步時(shí)序電路 急 求大神
    發(fā)表于 12-08 23:07

    Verilog設(shè)計(jì)初學(xué)者例程:時(shí)序電路設(shè)計(jì)

    Verilog 設(shè)計(jì)初學(xué)者例程一 時(shí)序電路設(shè)計(jì) By 上海 無極可米 12/13/2001 ---------基礎(chǔ)-----------1. 1/2分頻器module halfclk(reset
    發(fā)表于 08-23 13:43

    時(shí)序電路設(shè)計(jì)實(shí)例 (Sequential-Circuit D

    時(shí)序電路設(shè)計(jì)實(shí)例 (Sequential-Circuit Design Examples):We noted in previous chapters that we typically deal
    發(fā)表于 09-26 13:01 ?37次下載

    時(shí)序電路設(shè)計(jì)串入/并出移位寄存器

    時(shí)序電路設(shè)計(jì)串入/并出移位寄存器一  實(shí)驗(yàn)?zāi)康?掌握VHDL語言的基本描述語句的使用方法。2掌握使用VHDL語言進(jìn)行時(shí)序電路設(shè)計(jì)的方法。
    發(fā)表于 03-13 19:29 ?6222次閱讀
    <b class='flag-5'>時(shí)序電路設(shè)計(jì)</b>串入/并出移位寄存器

    時(shí)序電路設(shè)計(jì)串入/并出移位寄存器

    時(shí)序電路設(shè)計(jì)串入/并出移位寄存器一  實(shí)驗(yàn)?zāi)康?掌握VHDL語言的基本描述語句的使用方法。2掌握使用VHDL語言進(jìn)行時(shí)序電路設(shè)計(jì)的方法。
    發(fā)表于 03-13 19:29 ?2274次閱讀
    <b class='flag-5'>時(shí)序電路設(shè)計(jì)</b>串入/并出移位寄存器

    同步時(shí)序電路

    同步時(shí)序電路 4.2.1 同步時(shí)序電路的結(jié)構(gòu)和代數(shù)法描述
    發(fā)表于 01-12 13:31 ?5614次閱讀
    同步<b class='flag-5'>時(shí)序電路</b>

    基于FPGA技術(shù)的RS232接口時(shí)序電路設(shè)計(jì)方案

    基于FPGA技術(shù)的RS232接口時(shí)序電路設(shè)計(jì)方案
    發(fā)表于 01-26 11:36 ?30次下載

    組合電路時(shí)序電路的講解

    組合電路時(shí)序電路是計(jì)算機(jī)原理的基礎(chǔ)課,組合電路描述的是單一的函數(shù)功能,函數(shù)輸出只與當(dāng)前的函數(shù)輸入相關(guān);時(shí)序電路則引入了時(shí)間維度,時(shí)序電路
    的頭像 發(fā)表于 09-25 09:50 ?2.6w次閱讀

    同步時(shí)序電路設(shè)計(jì)

    關(guān)鍵詞:時(shí)序電路 , 同步 同步時(shí)序電路設(shè)計(jì) 1.建立原始狀態(tài)圖. 建立原始狀態(tài)圖的方法是: 確定輸入、輸出和系統(tǒng)的狀態(tài)函數(shù)(用字母表示). 根據(jù)設(shè)計(jì)要求,確定每一狀態(tài)在規(guī)定條件下的狀態(tài)遷移方向
    發(fā)表于 10-31 18:14 ?1531次閱讀

    基本邏輯電路、時(shí)序電路、組合電路設(shè)計(jì)

    從今天開始新的一章-Circuits,包括基本邏輯電路、時(shí)序電路、組合電路等。
    的頭像 發(fā)表于 10-10 15:39 ?1797次閱讀

    什么是同步時(shí)序電路和異步時(shí)序電路,同步和異步電路的區(qū)別?

    同步和異步時(shí)序電路都是使用反饋來產(chǎn)生下一代輸出的時(shí)序電路。根據(jù)這種反饋的類型,可以區(qū)分這兩種電路時(shí)序電路的輸出取決于當(dāng)前和過去的輸入。時(shí)序電路
    的頭像 發(fā)表于 03-25 17:29 ?2.8w次閱讀
    什么是同步<b class='flag-5'>時(shí)序電路</b>和異步<b class='flag-5'>時(shí)序電路</b>,同步和異步<b class='flag-5'>電路</b>的區(qū)別?

    時(shí)序邏輯電路設(shè)計(jì)之同步計(jì)數(shù)器

    時(shí)序電路的考察主要涉及分析與設(shè)計(jì)兩個(gè)部分,上文介紹了時(shí)序邏輯電路的一些分析方法,重點(diǎn)介紹了同步時(shí)序電路分析的步驟與注意事項(xiàng)。 本文就時(shí)序邏輯
    的頭像 發(fā)表于 05-22 17:01 ?4573次閱讀
    <b class='flag-5'>時(shí)序</b>邏輯<b class='flag-5'>電路設(shè)計(jì)</b>之同步計(jì)數(shù)器

    時(shí)序電路的分類 時(shí)序電路的基本單元電路有哪些

    時(shí)序電路是一種能夠按照特定的順序進(jìn)行操作的電路。它以時(shí)鐘信號(hào)為基準(zhǔn),根據(jù)輸入信號(hào)的狀態(tài)和過去的狀態(tài)來確定輸出信號(hào)的狀態(tài)。時(shí)序電路廣泛應(yīng)用于計(jì)算機(jī)、通信系統(tǒng)、數(shù)字信號(hào)處理等領(lǐng)域。根據(jù)不同的分類標(biāo)準(zhǔn)
    的頭像 發(fā)表于 02-06 11:25 ?3607次閱讀