一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

全CMOS帶隙電壓基準的工作原理

CHANBAEK ? 來源:左半平面零點 ? 作者:左半平面零點 ? 2023-12-15 15:47 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

傳統(tǒng)帶隙電壓基準

圖片

圖1(來源于《模擬CMOS集成電路設計(英文第2版)》)

傳統(tǒng)的帶隙電壓基準如圖1所示,雙極型晶體管基極-發(fā)射極電壓差ΔVBE具有正溫度系數,而雙極型晶體管基極-發(fā)射極電壓VBE具有負溫度系數,如果將兩個電壓進行相加,理論上就可以通過設計合適的參數實現零溫度系數電壓,如圖2。具體可以參考拉扎維模集的第12章的內容。

圖片

圖2(來源于公開資料)

圖1電路輸出電壓為:

image.png

其中當ln n (1+R2/R3 )約等于17.2時可以實現輸出電壓Vout的零溫度系數。于是該電路有雙極型晶體管不同的電流密度比例n以及R2、R3電阻的阻值3個設計因子。

全CMOS帶隙電壓基準

與利用雙極型晶體管的基極-發(fā)射極電壓差ΔVBE、基極-發(fā)射極電壓VBE實現正負溫度系數抵不同,全CMOS帶隙電壓基準利用了增強型MOS與耗盡型MOS閾值電壓不同的原理來實現電壓基準。MOS的閾值電壓均呈現負溫度系數,但增強型MOS的閾值電壓>0,耗盡型MOS的閾值電壓<0。

圖片

圖3

如圖3,其中M1、M2為耗盡型MOS,處于常開狀態(tài),此支路必然導通,設電流為 I ,則I 可以表示為 (其中VT(depletion)為耗盡型MOS的閾值電壓、μD為耗盡型MOS的電子遷移率) :

image.png

其中M3為增強型MOS,假設使M3通過的電流也為I ,那么其柵源電壓可以表示為(其中 VT(enhance)為增強型MOS的閾值電壓、μE為增強型MOS的電子遷移率):

image.png

還可以寫為:

image.png

基準電壓為:

image.png

而MOS的閾值電壓以及電子遷移率都會隨溫度變化,可以寫為以下關系(其中β1為MOS閾值電壓的溫度系數、β2為電子遷移率的溫度系數,T0為常溫):

image.png

把這兩個關系式代回VREF的表達式中,或者代回VGS3計算量更小一些,并對溫度T求導,再令其為零??梢宰约涸囍茖б幌?,公式太長懶得敲了,就只把結論給出來叭,M1與M3的尺寸關系需滿足(其中β1E 、β2E為增強型MOS的閾值電壓溫度系數和電子遷移率溫度系數,β1D 、β2D為耗盡型MOS的閾值電壓溫度系數和電子遷移率溫度系數):

image.png

結束語

突然覺得學模擬真的很難,之前總覺得看完了拉扎維的模集自己好像沒什么東西學了,但現在發(fā)現并不是這樣。拉扎維老先生的模集真的是一本圣經!可以說早上看跟晚上看有不一樣的收獲、同男生一起看跟同女生一起看有不一樣的收獲甚至吃飯看跟上廁所看也有不一樣的收獲,哈哈哈。所以感覺一方面要多讀幾遍,另一方面模擬集成電路有意思的電路真的很多,拉扎維老先生也不可能把所有的東西全寫上去(都已經幾百頁厚了你還想怎么樣?),所以說還要讀各種各樣的文章,堅持下去就好了,總有一天會派上用場。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯系本站處理。 舉報投訴
  • 集成電路
    +關注

    關注

    5425

    文章

    12070

    瀏覽量

    368508
  • CMOS
    +關注

    關注

    58

    文章

    6025

    瀏覽量

    238893
  • 電壓基準
    +關注

    關注

    1

    文章

    112

    瀏覽量

    21474
  • 晶體管
    +關注

    關注

    77

    文章

    10020

    瀏覽量

    141715
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    基準電路設計原理

    基準廣泛應用于模擬集成電路中。基準電路輸出的基準
    的頭像 發(fā)表于 07-06 10:42 ?2811次閱讀
    <b class='flag-5'>帶</b><b class='flag-5'>隙</b><b class='flag-5'>基準</b>電路設計原理

    基于LDO穩(wěn)壓器的基準電壓源設計

    基準;LDO穩(wěn)壓器;溫度系數;電源抑制比;運算放大器 CMOS基準電壓源不但能夠提供系統(tǒng)要求
    發(fā)表于 10-09 14:42

    請問如何實現低電壓基準電壓源的設計?

    如何實現低電壓基準電壓源的設計?傳統(tǒng)帶基準電壓
    發(fā)表于 04-20 06:12

    求一種低溫漂輸出可調基準電壓源的設計方案

    基準電壓工作原理是什么?一種低溫漂輸出可調
    發(fā)表于 05-08 06:38

    基準是什么?基準的結構是由哪些部分組成的?

    基準是什么?基準的功能工作原理是什么?
    發(fā)表于 06-22 08:14

    基于汽車環(huán)境的基準電壓源的設計

    比較了傳統(tǒng)帶運算放大器的基準電壓源電路與采用曲率補償技術的改進電路,設計了一種適合汽車電子使用的
    發(fā)表于 12-22 17:22 ?23次下載

    CMOS基準電壓源曲率校正方法

    基準電壓源是集成電路系統(tǒng)中一個非常重要的構成單元。結合近年來的設計經驗,首先給出了基準源曲率產生的主要原因,而后介紹了在高性能
    發(fā)表于 05-25 14:52 ?34次下載
    <b class='flag-5'>CMOS</b><b class='flag-5'>帶</b><b class='flag-5'>隙</b><b class='flag-5'>基準</b><b class='flag-5'>電壓</b>源曲率校正方法

    CMOS基準電壓源中的曲率校正方法

    基準電壓源是集成電路系統(tǒng)中一個非常重要的構成單元。結合近年來的設計經驗,首先給出了基準源曲率產生的主要原因,而后介紹了在高性能
    發(fā)表于 09-27 14:30 ?58次下載
    <b class='flag-5'>CMOS</b><b class='flag-5'>帶</b><b class='flag-5'>隙</b><b class='flag-5'>基準</b><b class='flag-5'>電壓</b>源中的曲率校正方法

    電壓基準源的設計與分析

    本文介紹了基準源的發(fā)展和基本工作原理以及目前較為常用的基準源電路結構。設計了一種基于Banba結構的
    發(fā)表于 05-24 15:18 ?79次下載
    <b class='flag-5'>帶</b><b class='flag-5'>隙</b><b class='flag-5'>電壓</b><b class='flag-5'>基準</b>源的設計與分析

    用于音頻AD轉換器的CMOS電壓基準

    在傳統(tǒng)帶基準電壓源電路結構的基礎上,通過在運放中引入增益提高級,實現了一種用于音頻-A/D轉換器的CMOS
    發(fā)表于 10-10 14:49 ?43次下載
    用于音頻AD轉換器的<b class='flag-5'>CMOS</b><b class='flag-5'>帶</b><b class='flag-5'>隙</b><b class='flag-5'>電壓</b><b class='flag-5'>基準</b>源

    低溫漂系數共源共柵CMOS基準電壓源_鄧玉斌

    低溫漂系數共源共柵CMOS基準電壓源_鄧玉斌
    發(fā)表于 01-08 10:24 ?5次下載

    cmos基準電壓源設計

    是導的最低點和價帶的最高點的能量之差。也稱能。越大,電子由價帶被激發(fā)到導
    發(fā)表于 11-24 15:45 ?2.4w次閱讀
    <b class='flag-5'>cmos</b><b class='flag-5'>帶</b><b class='flag-5'>隙</b><b class='flag-5'>基準</b><b class='flag-5'>電壓</b>源設計

    基準電路_cmos無運放基準

    本文為大家介紹一個cmos無運放基準源電路。
    發(fā)表于 01-11 16:52 ?1.8w次閱讀
    <b class='flag-5'>帶</b><b class='flag-5'>隙</b><b class='flag-5'>基準</b>電路_<b class='flag-5'>cmos</b>無運放<b class='flag-5'>帶</b><b class='flag-5'>隙</b><b class='flag-5'>基準</b>源

    基準是什么_基準電路的優(yōu)點

    本文首先介紹了基準是什么,然后分析了基準的原理。
    發(fā)表于 08-06 17:48 ?9298次閱讀
    <b class='flag-5'>帶</b><b class='flag-5'>隙</b><b class='flag-5'>基準</b>是什么_<b class='flag-5'>帶</b><b class='flag-5'>隙</b><b class='flag-5'>基準</b>電路的優(yōu)點

    如何減小cmos基準溫度系數工藝角的影響?

    、速度快等優(yōu)點,在眾多電子設備中應用廣泛。其中,基準電壓就是一個比較重要的參數,而基準電壓的溫度系數是指在不同溫度下電路帶來的基準
    的頭像 發(fā)表于 10-23 10:29 ?1877次閱讀