一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

一種用于2D/3D圖像處理算法的指令集架構(gòu)以及對應(yīng)的算法部署方法

中科院半導(dǎo)體所 ? 來源:中國科學(xué)院半導(dǎo)體研究所 ? 2024-01-05 10:35 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

二維(2D)和三維(3D)雙模視覺信息在自動駕駛、工業(yè)機(jī)器人、人機(jī)交互等前沿領(lǐng)域具有廣泛的應(yīng)用前景。但是2D和3D兩種模式視覺信息在處理方法上存在較大的差異,使得邊緣端計(jì)算型處理器難以兼顧兩種模式的處理需求;同時以深度學(xué)習(xí)為代表的人工智能算法的計(jì)算密集和高數(shù)據(jù)復(fù)用率等特點(diǎn)進(jìn)一步增加了處理器電路的設(shè)計(jì)復(fù)雜度,導(dǎo)致邊緣端實(shí)現(xiàn)雙模視覺信息智能處理的芯片設(shè)計(jì)面臨大的挑戰(zhàn)。

中國科學(xué)院半導(dǎo)體研究所劉力源研究員帶領(lǐng)的團(tuán)隊(duì)在雙模視覺信息智能計(jì)算芯片設(shè)計(jì)領(lǐng)域取得重要進(jìn)展。團(tuán)隊(duì)創(chuàng)新性地設(shè)計(jì)了一款兼容處理2D/3D雙模視覺信息的視覺處理器架構(gòu)和用于人工智能算法的數(shù)據(jù)流。提出了一種可重構(gòu)并行處理單元陣列架構(gòu),并行處理單元陣列支持向量化單指令多數(shù)據(jù)處理模式,可顯著提升人工智能算法的數(shù)據(jù)復(fù)用率,減小了算法處理延時和訪存功耗;設(shè)計(jì)了一種用于2D/3D圖像處理算法的指令集架構(gòu)以及對應(yīng)的算法部署方法,能夠靈活映射從數(shù)據(jù)預(yù)處理到智能處理階段的圖像處理算法,消除冗余的專用圖像處理電路,提升了芯片單位面積算力。測試結(jié)果表明,芯片可實(shí)現(xiàn)3D深度重建、2D人臉目標(biāo)檢測和2D目標(biāo)追蹤算法。圖1和圖2分別為芯片照片和片上算法處理結(jié)果。該工作為設(shè)備功耗與體積均受限的邊緣場景多模態(tài)視覺信息智能處理提供了一個高效且靈活的智能化計(jì)算平臺。

該成果由半導(dǎo)體所博士生魏思源等在劉力源研究員的指導(dǎo)下完成。成果得到了國家重點(diǎn)研發(fā)計(jì)劃和國家自然科學(xué)基金等項(xiàng)目的資助。

a174b2d0-aae9-11ee-8b88-92fbcf53809c.png ? a181ff44-aae9-11ee-8b88-92fbcf53809c.png ?








審核編輯:劉清

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 處理器
    +關(guān)注

    關(guān)注

    68

    文章

    19885

    瀏覽量

    235084
  • 人機(jī)交互
    +關(guān)注

    關(guān)注

    12

    文章

    1246

    瀏覽量

    56428
  • 半導(dǎo)體
    +關(guān)注

    關(guān)注

    335

    文章

    28886

    瀏覽量

    237561
  • 視覺處理芯片
    +關(guān)注

    關(guān)注

    2

    文章

    10

    瀏覽量

    6716
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    HT 可視化監(jiān)控頁面的 2D3D 連線效果

    HT 是個靈活多變的前端組件庫,具備豐富的功能和效果,滿足多種開發(fā)需求。讓我們將其效果化整為零,逐拆解具體案例,幫助你更好地理解其實(shí)現(xiàn)方案。 此篇文章中,讓我們起深入探討 2D
    的頭像 發(fā)表于 04-09 11:28 ?542次閱讀
    HT 可視化監(jiān)控頁面的 <b class='flag-5'>2D</b> 與 <b class='flag-5'>3D</b> 連線效果

    一種圖像為中心的3D感知模型BIP3D

    在具身智能系統(tǒng)中,3D感知算法個關(guān)鍵組件,它在端側(cè)幫助可以幫助智能體理解環(huán)境信息,在云端可以用來輔助生成3D場景和3D標(biāo)簽,具備重要的研
    的頭像 發(fā)表于 03-17 13:44 ?463次閱讀
    <b class='flag-5'>一種</b>以<b class='flag-5'>圖像</b>為中心的<b class='flag-5'>3D</b>感知模型BIP<b class='flag-5'>3D</b>

    DLPC7540EVM是否支持自定義的圖像處理算法,以及如何進(jìn)行算法的移植?

    是否支持自定義的圖像處理算法以及如何進(jìn)行算法的移植?
    發(fā)表于 02-17 08:25

    FPGA上的圖像處理算法集成與優(yōu)化

    、Tophat形態(tài)學(xué)濾波、RAW8轉(zhuǎn)RGB888、彩色圖像均值濾波、Alpha背景疊加、直方圖灰度拉伸算法以及自動白平衡算法。每種算法都提供
    的頭像 發(fā)表于 02-14 13:46 ?653次閱讀
    FPGA上的<b class='flag-5'>圖像</b><b class='flag-5'>處理算法</b>集成與優(yōu)化

    AN-1249:使用ADV8003評估板將3D圖像轉(zhuǎn)換成2D圖像

    電子發(fā)燒友網(wǎng)站提供《AN-1249:使用ADV8003評估板將3D圖像轉(zhuǎn)換成2D圖像.pdf》資料免費(fèi)下載
    發(fā)表于 01-08 14:28 ?0次下載
    AN-1249:使用ADV8003評估板將<b class='flag-5'>3D</b><b class='flag-5'>圖像</b>轉(zhuǎn)換成<b class='flag-5'>2D</b><b class='flag-5'>圖像</b>

    RISC-V指令集概述

    RISC-V就是RISC的第五代指令集架構(gòu)。而RISC-V目標(biāo)就是“成為一種完全開放的指令集架構(gòu),可被任何學(xué)術(shù)機(jī)構(gòu)或商業(yè)組織自由使用”。 R
    發(fā)表于 11-30 23:30

    RISC-V的指令集位寬的幾點(diǎn)學(xué)習(xí)心得

    ,實(shí)際上,RISC-V指令集的位寬具有更大的靈活性。 RISC-V指令集的位寬多樣性 RISC-V是一種基于精簡指令集(RISC)的開放式指令集
    發(fā)表于 10-31 22:05

    指令集架構(gòu)與微架構(gòu)的區(qū)別

    指令集架構(gòu)(Instruction Set Architecture,ISA)與微架構(gòu)(Microarchitecture)是計(jì)算機(jī)體系結(jié)構(gòu)中的兩個重要概念,它們在處理器的設(shè)計(jì)和實(shí)現(xiàn)中
    的頭像 發(fā)表于 10-05 15:10 ?1184次閱讀

    簡述微處理器的指令集架構(gòu)

    計(jì)算機(jī)硬件與軟件的橋梁。指令集架構(gòu)不僅決定了微處理器的性能和功能,還影響著操作系統(tǒng)的開發(fā)、應(yīng)用程序的編寫以及整個計(jì)算機(jī)生態(tài)系統(tǒng)的構(gòu)建。以下是對微處理
    的頭像 發(fā)表于 10-05 14:59 ?1159次閱讀

    RISC-V和arm指令集的對比分析

    和使用。 ARM :ARM架構(gòu)一種閉源的商業(yè)指令集架構(gòu),ARM公司對其指令集架構(gòu)的定義和使用有
    發(fā)表于 09-28 11:05

    RISC-V指令集的特點(diǎn)總結(jié)

    各種應(yīng)用場景,從嵌入式系統(tǒng)到高性能計(jì)算,都可以通過添加專門的指令擴(kuò)展來優(yōu)化性能。 分層設(shè)計(jì) 定義:RISC-V 架構(gòu)采用了分層設(shè)計(jì)方法,基本指令集可以通過額外的擴(kuò)展層來增強(qiáng)功能,如浮點(diǎn)
    發(fā)表于 08-30 22:05

    復(fù)雜指令集和精簡指令集有什么區(qū)別

    的兩主要指令集架構(gòu),它們在多個方面存在顯著的差異。以下是對這兩指令集架構(gòu)的詳細(xì)比較,涵蓋設(shè)計(jì)
    的頭像 發(fā)表于 08-22 11:00 ?5737次閱讀

    處理器的指令集架構(gòu)介紹

    處理器的指令集架構(gòu)(Instruction Set Architecture,ISA)是計(jì)算機(jī)體系結(jié)構(gòu)中至關(guān)重要的部分,它定義了微處理器能夠執(zhí)行的操作和
    的頭像 發(fā)表于 08-22 10:53 ?2434次閱讀

    CISC(復(fù)雜指令集)與RISC(精簡指令集)的區(qū)別  

    RISC的指令集中指令數(shù)反超了CISC,因此,引用指令的復(fù)雜度而非數(shù)量來區(qū) 分兩指令集。 當(dāng)然,CISC也是要通過操作內(nèi)存、寄存器、運(yùn)算器來完成復(fù)雜
    發(fā)表于 07-30 17:21

    3D封裝熱設(shè)計(jì):挑戰(zhàn)與機(jī)遇并存

    隨著半導(dǎo)體技術(shù)的不斷發(fā)展,芯片封裝技術(shù)也在持續(xù)進(jìn)步。目前,2D封裝和3D封裝是兩主流的封裝技術(shù)。這兩封裝技術(shù)在散熱路徑和熱設(shè)計(jì)方面有著各自的特點(diǎn)和挑戰(zhàn)。本文將深入探討
    的頭像 發(fā)表于 07-25 09:46 ?2095次閱讀
    <b class='flag-5'>3D</b>封裝熱設(shè)計(jì):挑戰(zhàn)與機(jī)遇并存