QA&問:Δ-Σ ADC 模數(shù)轉(zhuǎn)換器抗混疊濾波器組件選擇
低速 Δ-Σ ADC 通常需要一個簡單的單極 RC 濾波器來減少混疊效應(yīng)。對于差分信號,濾波器結(jié)構(gòu)通常由兩個濾波路徑組成:一個差分濾波器(源自兩個濾波器電阻 RFILTER 和差分電容器 CDIFF 的組合);和一個共模濾波器(源自一個濾波器電阻 RFILTER 和共模電容器 CCM 的組合)。這如圖 1 所示。
圖 1:低速Δ-Σ ADC 的抗混疊濾波器結(jié)構(gòu)
[注意:如果您有一個單端輸入,其中 AINN 是接地參考,則濾波器將由 RFILTER 和 CCM 組成。但是,設(shè)計(jì)指南將與下面描述的 差分 濾波器的設(shè)計(jì)指南相同。]
為了確定圖 1 中每個組件的值,將分析分為三個部分會有所幫助:
差分濾波器截止頻率應(yīng)該是多少?
我應(yīng)該選擇多大阻值的濾波電阻器?
我應(yīng)該選擇多大容值的差分和共模電容器?
對于每個問題,ADS124S08 (24 位、12 通道、4kSPS Δ-Σ ADC)將用作示例數(shù)據(jù)轉(zhuǎn)換器,以幫助說明如何將這些設(shè)計(jì)原則付諸實(shí)踐。
差分濾波器截止頻率應(yīng)該是多少?
抗混疊濾波器的目的是將頻率內(nèi)容保持在 ADC 調(diào)制器頻率 (fMOD) 或附近,使其不再混疊回傳通帶,因?yàn)檫@些頻率不會被數(shù)字濾波器本身拒絕。因此,請?jiān)O(shè)置差分濾波器的 3dB 截止頻率 fC-DIFF,使其比 fMOD 低 10 到 100 倍。這將分別導(dǎo)致 fMOD 周圍出現(xiàn) 20dB 至40dB 的頻率抑制。所需的抑制量取決于系統(tǒng)的設(shè)計(jì)目標(biāo)。如果您想了解有關(guān)抗混疊濾波器基礎(chǔ)知識的更多信息,以及您應(yīng)該關(guān)注調(diào)制器頻率混疊的原因。
對于 ADS124S08,fMOD 為 fCLK/16,其中 fCLK 是主時鐘頻率,如圖 2 所示。給定標(biāo)稱內(nèi)部振蕩器頻率 4.096MHz 后,fMOD = 4.096MHz/16 =256kHz。因此,對于這個特定的 ADC,可以選擇fC-DIFF = 2.56kHz 或 fC-DIFF = 25.6kHz,以分別獲得 20dB 或 40dB 的抑制。此外,請確保 fC-DIFF 也大于數(shù)字濾波器的 -3dB 頻率 f3dB,否則 RC 濾波器會影響數(shù)字濾波器特性。
圖 2:ADS124S08 數(shù)字濾波器結(jié)構(gòu)和調(diào)制器時鐘
我應(yīng)該選擇多大阻值的濾波電阻器?
在圖 1 所示的系統(tǒng)中,濾波電阻器也用作電流限制器。因此,該電阻器的尺寸可限制最大引腳輸入電流 (IMAX),如 ADC 的絕對最大額定值表所示。要確定此電阻上允許的壓降,您需要在系統(tǒng)輸入 (VOV) 上看到預(yù)期過壓條件以及 ADC 集成 ESD 保護(hù)二極管 (VESD) 的接通電壓。然后,您可以使用以下公式來求解電阻器值 RFILTER:
RFILTER >(VOV – VESD)/IMAX
對于 ADS124S08,IMAX 為 10mA。如圖 3 所示,當(dāng)輸入電壓超過模擬電源 300mV 時,ADS124S08 的ESD 二極管會導(dǎo)通。
圖 3:ADS124S08 的 ESD 信息
如果您假設(shè) AVDD = 5V,并且預(yù)期的最大過壓條件 VOV 為 20V,那么您現(xiàn)在可以獲得確定 RFILTER 最小阻值所需的全部信息:
VOV =20V
VESD =AVDD + 0.3V = 5.3V
IMAX =10mA
RFILTER >(VOV – VESD)/IMAX =(20V – 5.3V)/10mA =1,470 ?
請注意,在給定系統(tǒng)參數(shù)的情況下,這是電阻器可用于限制進(jìn)入 ADC 引腳的電流的絕對最小值。妥善做法是在計(jì)算電阻器阻值時,允許過壓條件和最大電流有一定的裕量。這可確保提供更強(qiáng)大的保護(hù)電路,以適應(yīng)任何潛在的系統(tǒng)變化。例如、您可以假設(shè) VOV 的容差為 10%,IMAX 的容差為 30%:
VOV =VOV x 1.1 = 22V
VESD =AVDD + 0.3V = 5.3V
IMAX =IMAX x 0.7 = 7mA
RFILTER >(VOV – VESD)/IMAX =(22V – 5.3V)/7mA = 2,386?
計(jì)算適當(dāng)?shù)碾娮柚岛?,選擇一個等于或大于該值的標(biāo)準(zhǔn)電阻器。
我應(yīng)該選擇多大容值的差分和共模電容器?
由于您已經(jīng)確定了濾波器截止值和電阻器阻值,因此可以使用以下公式來確定差分濾波器 CDIFF 的電容器容值:
CDIFF =1/[2 x π x fC x(2 x RFILTER)]
然后選擇共模電容器 CCM,使其比 CDIFF 小 10 到 20 倍,這樣:
CCM =CDIFF/10
給定之前確定的 RFILTER 和 fC-DIFF 值后,您可以按如下所示計(jì)算電容器值:
CDIFF =1/[2 x π fC x(2 x RFILTER)] = 1/[2 x π x 2,560Hz x (2 x 1,470?)] = 21nF
CCM =CDIFF /10 = 21nF/10 = 2.1nF
審核編輯:湯梓紅
-
電容器
+關(guān)注
關(guān)注
64文章
6489瀏覽量
101505 -
濾波器
+關(guān)注
關(guān)注
162文章
8012瀏覽量
180564 -
adc
+關(guān)注
關(guān)注
99文章
6613瀏覽量
547825 -
模數(shù)轉(zhuǎn)換器
+關(guān)注
關(guān)注
26文章
3276瀏覽量
127787 -
差分濾波器
+關(guān)注
關(guān)注
0文章
12瀏覽量
7528
原文標(biāo)題:想給Δ-Σ ADC適配濾波器?先回答這三個問題!
文章出處:【微信號:得捷電子DigiKey,微信公眾號:得捷電子DigiKey】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。
發(fā)布評論請先 登錄
ADS7066有可編程濾波器,請問使用該濾波器時,是否可以簡化設(shè)計(jì)抗混疊濾波的截止頻率?
為什么Δ-∑型ADC的前級僅需要簡單的RC抗混疊濾波電路?
驅(qū)動流水線型ADS5500 ADC的運(yùn)放電路抗混疊RC阻容設(shè)計(jì)是否與SAR ADC一樣的呢?
ADC3663數(shù)字濾波器如何使用呢?
用THS4522作為ADC的有源抗混疊濾波器可以嗎?
想設(shè)計(jì)10M的抗混疊低通濾波器,是不是不能用webench?
求助,關(guān)于OPA2828設(shè)計(jì)抗混疊濾波器的疑惑求解
ADC122S625模數(shù)轉(zhuǎn)換器(ADC)數(shù)據(jù)表

MF7606-P模數(shù)轉(zhuǎn)換器芯片中文手冊
ADC0808/ADC0809模數(shù)轉(zhuǎn)換器數(shù)據(jù)表

ADC09xJ800-Q1模數(shù)轉(zhuǎn)換器(ADC)數(shù)據(jù)表

評論