一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

摩爾定律的終結(jié):芯片產(chǎn)業(yè)的下一個勝者法則是什么?

傳感器技術 ? 來源:傳感器技術 ? 2024-01-25 14:45 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

摩爾定律走下神壇,誰會是芯片下一個制勝法則?

在動態(tài)的半導體技術領域,圍繞摩爾定律的持續(xù)討論經(jīng)歷了顯著的演變,其中最突出的是 MonolithIC 3D 首席執(zhí)行官Zvi Or-Bach于2014 年的主張。他關于晶體管成本縮減在 28 nm 達到關鍵節(jié)點的說法引起了廣泛關注。

最近,谷歌的 Milind Shah 在 IEDM 2023 的短期課程中驗證了這一說法。這一明確的說法“晶體管成本縮放 (0.7 倍) 在 28 納米處停滯不前,并且一代一代之間保持持平”,這證實了之前的說法。最初在 2014 年的公眾觀點和博客中預見到了摩爾定律的結(jié)論。

ac868e22-b832-11ee-8b88-92fbcf53809c.png

盡管成本擴展停滯不前,為什么業(yè)界仍在推動更小的晶體管,目標是令人難以置信的 1 nm 節(jié)點?答案在于系統(tǒng)級的好處。正如 NVIDIA 首席科學家 Bill Dally 的圖表所示。

ac8a3a2c-b832-11ee-8b88-92fbcf53809c.png

這反過來又推動了 CPUGPU 等領先計算設備達到甚至更大尺寸的趨勢。對更小節(jié)點的追求使得芯片上的組件集成更加緊密,從而進一步提高性能和效率。

ac94c6c2-b832-11ee-8b88-92fbcf53809c.jpg

不幸的是,邏輯和存儲器(DRAM、NAND)制造工藝非常不同。因此,它們是在不同的晶圓上生產(chǎn)的并且不能通過縮放來集成。更糟糕的是,SRAM 位單元縮放已停止在 5 納米節(jié)點。

ac98d99c-b832-11ee-8b88-92fbcf53809c.jpg

AMD 和臺積電似乎都 了解這些趨勢,并在過去幾年中采用了混合鍵合技術,以實現(xiàn)未來計算性能的進步。

ac9fa358-b832-11ee-8b88-92fbcf53809c.jpg

aca36722-b832-11ee-8b88-92fbcf53809c.jpg

雖然當前的實施(例如 AMD 的 3D V-Cache)是充分發(fā)揮 3D 集成潛力的墊腳石,但仍然存在重大障礙。其中包括架構思維的根本轉(zhuǎn)變,從傳統(tǒng)的邊緣互連轉(zhuǎn)向新穎的 3D 集成方法。此外,要實現(xiàn)廣泛采用,還需要在系統(tǒng)級冗余、晶圓級集成、甚至片上射頻網(wǎng)絡方面進行創(chuàng)新

拯救摩爾定律的終極辦法

正如IMEC負責計算擴展的邏輯副總裁Julien Ryckaert所說:“整個半導體行業(yè)目前正在經(jīng)歷一場巨大的變革。十多年來,很明顯,受摩爾定律(更具體地說是登納德定律)啟發(fā)的尺寸縮放不能用作預測 CMOS 技術節(jié)點未來的晴雨表?!?/p>

這源于我們現(xiàn)在稱為“縮放墻”的幾個因素。不僅擴展 CMOS 組件的特征尺寸變得極其困難和昂貴,而且行業(yè)在其復雜系統(tǒng)中也面臨著嚴重的功率和速度障礙。

在技術層面,新的器件架構和縮放助推器——由設計技術協(xié)同優(yōu)化 (DTCO) 支持——可以在接下來的幾個 CMOS 節(jié)點中保持一定的面積縮放。但是這些將不可避免地失去動力,或者至少不足以提供未來應用程序的系統(tǒng)擴展期望。

在架構級別,復雜的內(nèi)存層次結(jié)構、多核和多線程以及單個片上系統(tǒng) (SoC) 或小芯片中的核心專業(yè)化 (xPUs...) 已成為克服這些擴展的方法墻壁。

“我們今天面臨的問題是,早期的創(chuàng)新很少是真正的系統(tǒng)架構到技術優(yōu)化循環(huán)的結(jié)果。向前邁進的最大挑戰(zhàn)將是解決可以解決主要系統(tǒng)擴展瓶頸的正確技術成分,以及探索一些技術中斷如何能夠?qū)崿F(xiàn)新的計算方式。這就是系統(tǒng)技術協(xié)同優(yōu)化 (STCO) 框架的目的。”Julien Ryckaert接著說。

在IMEC看來,由于自身需要在定義未來技術方面處于領先地位,因此他們現(xiàn)在必須通過系統(tǒng)擴展挑戰(zhàn)來豐富其技術路線圖。這種演變從根本上意味著我們需要跳出傳統(tǒng)的“通用”技術產(chǎn)品,接受這樣一個事實,即解決方案是由如人工智能、高性能計算 (HPC)和增強現(xiàn)實/虛擬現(xiàn)實等特定應用需求驅(qū)動的。

此外,最佳系統(tǒng)實施將是跨多種技術(例如極端 CMOS 邏輯縮放、高級 3D 封裝、新型存儲元件甚至 Si 光子學)的微妙優(yōu)化的結(jié)果。到目前為止,這些不同的技術研究活動是分別進行的,每個活動都有自己的 DTCO 研究和路線圖。

為了為系統(tǒng)驅(qū)動的擴展過渡做好準備,IMEC重組了核心項目,并將所有 DTCO 活動整合到一個項目中,該項目將研究所有核心技術項目中的技術到電路優(yōu)化,并用 STCO 計劃補充了這個 DTCO 計劃,這將確保 DTCO 研究和系統(tǒng)應用空間之間的聯(lián)系。

“此 STCO 計劃的目標是以自上而下的方式將未來的系統(tǒng)需求和瓶頸轉(zhuǎn)化為技術需求。它還將探索利用獨特和新穎的技術能力啟用新架構的可能性。”Julien Ryckaert說。

acb7726c-b832-11ee-8b88-92fbcf53809c.jpg

據(jù)他所說,在IMEC的每個核心技術項目中,都開始了獨立的研究活動,這些活動已經(jīng)需要一定程度的系統(tǒng)評估。

一個很好的例子是其在 2022 年 VLSI 研討會上展示的背面供電網(wǎng)絡。這項工作是 3D 程序活動和邏輯活動共同開發(fā)電力傳輸系統(tǒng)解決方案的結(jié)果。背面技術嚴重影響邏輯縮放路線圖,因為它需要 3D 技術功能,例如晶圓處理和硅通孔 (TSV) 處理。但要了解背面供電網(wǎng)絡為何以及如何帶來真正的系統(tǒng)性能優(yōu)勢,需要評估其在更復雜環(huán)境中的行為,并深入研究系統(tǒng)配置。

另一個例子是新興存儲器,其中一些預計將取代片上 SRAM。這樣的內(nèi)存方案必然會影響邏輯縮放路線圖,只能在系統(tǒng)仿真框架中進行評估。更不用說其中一些記憶可能會以 3D 方式堆疊。

當我們開始為這些示例解決系統(tǒng)級挑戰(zhàn)時,我們很快意識到,對于每個示例,所有技術解決方案都相互糾纏在一起。很明顯,邏輯、內(nèi)存和 3D 程序中的技術研究不能再在單獨的“孤島”中處理:它必須同時完成并由系統(tǒng)應用程序目標驅(qū)動。

”好消息是我們不是從頭開始,因為我們已經(jīng)有許多從系統(tǒng)角度分析的研究活動。我們現(xiàn)在需要的是將這些活動組織成一個共同的愿景,并為它們制定路線圖?!盝ulien Ryckaert表示。

Julien Ryckaert進一步指出,IMEC的 DTCO/STCO 活動圍繞系統(tǒng)的 3 個基本擴展壁進行了闡述:內(nèi)存/帶寬壁(即,如何以足夠的速度獲取數(shù)據(jù)以饋送邏輯內(nèi)核)、功率/熱壁(即,如何有效地處理功率傳輸和散熱)和尺寸縮放墻。

IMEC希望能與其合作伙伴一起校準這個研究路線圖,并確保我們正在為行業(yè)應對正確的挑戰(zhàn)。這將需要與所有的合作伙伴進行深入討論,而這些已經(jīng)開始進行。

Julien Ryckaert表示:“盡管人們和我們一樣認為這是一個雄心勃勃的計劃目標,但我們確實看到了圍繞這一倡議的很多興奮。我們必須明智地選擇我們的戰(zhàn)斗,那些與未來系統(tǒng)擴展最相關的戰(zhàn)斗,同時利用我們獨特的技術能力?!?/p>

在他看來,真正的 STCO 研究需要將許多學科整合在一起,每個學科都處理廣泛不同的規(guī)模,并在不同的抽象領域運作他們的科學。一個真正的挑戰(zhàn)是在不丟失關鍵信息的情況下,構建從一個域到另一個域的一組適當?shù)某橄髮印_@是從上到下和從下到上傳播信息以執(zhí)行完整系統(tǒng)優(yōu)化的唯一方法。

而要正確地做到這一點,您不僅需要每個領域的所有正確專業(yè)知識,而且還需要這些學科彼此密切互動。Imec 擁有獨特的基礎設施,其中大多數(shù)學科都在同一屋檐下緊密合作。這有助于思想的交流、信息的順利傳播以及擴大對結(jié)果和解釋的批判眼光。

“我對在這個 STCO 領域向前邁進感到非常興奮,因為我們所有人,無論我們來自哪個領域,都明白在未來半導體研究中發(fā)揮作用的將是通過 STCO 框架。而 imec 是這種計劃起飛的合適地點?!盝ulien Ryckaer說。

審核編輯:黃飛

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • cpu
    cpu
    +關注

    關注

    68

    文章

    11080

    瀏覽量

    217131
  • 摩爾定律
    +關注

    關注

    4

    文章

    640

    瀏覽量

    79881
  • gpu
    gpu
    +關注

    關注

    28

    文章

    4948

    瀏覽量

    131265
  • 晶體管
    +關注

    關注

    77

    文章

    10020

    瀏覽量

    141735
  • 28nm
    +關注

    關注

    0

    文章

    173

    瀏覽量

    95172

原文標題:摩爾定律止步28nm

文章出處:【微信號:WW_CGQJS,微信公眾號:傳感器技術】歡迎添加關注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    晶心科技:摩爾定律放緩,RISC-V在高性能計算的重要性突顯

    運算還是快速高頻處理計算數(shù)據(jù),或是超級電腦,只要設計或計算系統(tǒng)符合三項之即可稱之為HPC。 摩爾定律走過數(shù)十年,從1970年代開始,世界領導廠商建立晶圓廠、提供制程工藝,在28nm之前取得非常大的成功。然而28nm之后摩爾定律
    的頭像 發(fā)表于 07-18 11:13 ?1389次閱讀

    跨越摩爾定律,新思科技掩膜方案憑何改寫3nm以下芯片游戲規(guī)則

    。 然而,隨著摩爾定律逼近物理極限,傳統(tǒng)掩模設計方法面臨巨大挑戰(zhàn),以2nm制程為例,掩膜版上的每個圖形特征尺寸僅為頭發(fā)絲直徑的五萬分之,任何微小誤差都可能導致芯片失效。對此,新思科技(Synopsys)推出制造解決方案,尤其是
    的頭像 發(fā)表于 05-16 09:36 ?4723次閱讀
    跨越<b class='flag-5'>摩爾定律</b>,新思科技掩膜方案憑何改寫3nm以下<b class='flag-5'>芯片</b>游戲規(guī)則

    電力電子中的“摩爾定律”(1)

    本文是第二屆電力電子科普征文大賽的獲獎作品,來自上??萍即髮W劉賾源的投稿。著名的摩爾定律中指出,集成電路每過定時間就會性能翻倍,成本減半。那么電力電子當中是否也存在著摩爾定律呢?1965年,英特爾
    的頭像 發(fā)表于 05-10 08:32 ?262次閱讀
    電力電子中的“<b class='flag-5'>摩爾定律</b>”(1)

    玻璃基板在芯片封裝中的應用

    自集成電路誕生以來,摩爾定律直是其發(fā)展的核心驅(qū)動力。根據(jù)摩爾定律,集成電路單位面積上的晶體管數(shù)量每18到24月翻番,性能也隨之提升。然
    的頭像 發(fā)表于 04-23 11:53 ?861次閱讀
    玻璃基板在<b class='flag-5'>芯片</b>封裝中的應用

    ad7616 burst模式讀取數(shù)據(jù)時,是否可以在下一個convst啟動轉(zhuǎn)換?

    ad7616 burst模式讀取數(shù)據(jù)時,是否可以在下一個convst啟動轉(zhuǎn)換,但busy還沒有拉低的情況下繼續(xù)讀取上次轉(zhuǎn)換的數(shù)據(jù)嗎?主要是串行讀取時,有可能出現(xiàn)convst臨界的情況,如果這樣可以的話,能夠提升小部分con
    發(fā)表于 04-15 07:50

    瑞沃微先進封裝:突破摩爾定律枷鎖,助力半導體新飛躍

    在半導體行業(yè)的發(fā)展歷程中,技術創(chuàng)新始終是推動行業(yè)前進的核心動力。深圳瑞沃微半導體憑借其先進封裝技術,用強大的實力和創(chuàng)新理念,立志將半導體行業(yè)邁向新的高度。 回溯半導體行業(yè)的發(fā)展軌跡,摩爾定律無疑是重要的里程碑
    的頭像 發(fā)表于 03-17 11:33 ?436次閱讀
    瑞沃微先進封裝:突破<b class='flag-5'>摩爾定律</b>枷鎖,助力半導體新飛躍

    納米壓印技術:開創(chuàng)下一代光刻的新篇章

    光刻技術對芯片制造至關重要,但傳統(tǒng)紫外光刻受衍射限制,摩爾定律面臨挑戰(zhàn)。為突破瓶頸,下一代光刻(NGL)技術應運而生。本文將介紹納米壓印技術(NIL)的原理、發(fā)展、應用及設備,并探討其在半導體制造中
    的頭像 發(fā)表于 02-13 10:03 ?2030次閱讀
    納米壓印技術:開創(chuàng)<b class='flag-5'>下一</b>代光刻的新篇章

    混合鍵合中的銅連接:或成摩爾定律救星

    將兩塊或多塊芯片疊放在同一個封裝中。這使芯片制造商能夠增加處理器和內(nèi)存中的晶體管數(shù)量,雖然晶體管的縮小速度已普遍放緩,但這曾推動摩爾定律發(fā)展。2024年5月,在美國丹佛舉行的IEEE電
    的頭像 發(fā)表于 02-09 09:21 ?639次閱讀
    混合鍵合中的銅連接:或成<b class='flag-5'>摩爾定律</b>救星

    石墨烯互連技術:延續(xù)摩爾定律的新希望

    半導體行業(yè)長期秉持的摩爾定律(該定律規(guī)定芯片上的晶體管密度大約每兩年應翻番)越來越難以維持??s小晶體管及其間互連的能力正遭遇些基本的物理
    的頭像 發(fā)表于 01-09 11:34 ?586次閱讀

    摩爾定律是什么 影響了我們哪些方面

    摩爾定律是由英特爾公司創(chuàng)始人戈登·摩爾提出的,它揭示了集成電路上可容納的晶體管數(shù)量大約每18-24月增加倍的趨勢。該定律不僅推動了計算機
    的頭像 發(fā)表于 01-07 18:31 ?1406次閱讀

    摩爾定律時代,提升集成芯片系統(tǒng)化能力的有效途徑有哪些?

    電子發(fā)燒友網(wǎng)報道(文/吳子鵬)當前,終端市場需求呈現(xiàn)多元化、智能化的發(fā)展趨勢,芯片制造則已經(jīng)進入后摩爾定律時代,這就導致先進的工藝制程雖仍然是芯片性能提升的重要手段,但效果已經(jīng)不如從前,先進封裝
    的頭像 發(fā)表于 12-03 00:13 ?3167次閱讀

    觀點評論 | 芯片行業(yè),神奇的

    半導體市場與幾年前相比發(fā)生了巨大變化。云服務提供商希望定制硅片并與合作伙伴合作進行設計。長期以來被討論為未來時態(tài)的芯片和3D設備是市場中不斷增長的領域。摩爾定律?它仍然存在,但制造
    的頭像 發(fā)表于 11-05 08:05 ?382次閱讀
    觀點評論 | <b class='flag-5'>芯片</b>行業(yè),神奇的<b class='flag-5'>一</b>年

    使用tSPI協(xié)議減少下一個多電機BLDC設計的布線

    電子發(fā)燒友網(wǎng)站提供《使用tSPI協(xié)議減少下一個多電機BLDC設計的布線.pdf》資料免費下載
    發(fā)表于 09-26 10:40 ?0次下載
    使用tSPI協(xié)議減少<b class='flag-5'>下一個</b>多電機BLDC設計的布線

    高算力AI芯片主張“超越摩爾”,Chiplet與先進封裝技術迎百家爭鳴時代

    越來越差。在這種情況下,超越摩爾逐漸成為打造高算力芯片的主流技術。 ? 超越摩爾是后摩爾定律時代三大技術路線之,強調(diào)利用層堆疊和高速接口技
    的頭像 發(fā)表于 09-04 01:16 ?4219次閱讀
    高算力AI<b class='flag-5'>芯片</b>主張“超越<b class='flag-5'>摩爾</b>”,Chiplet與先進封裝技術迎百家爭鳴時代