或非門是數(shù)字邏輯電路中的基本元件,實(shí)現(xiàn)邏輯或非功能。有多個輸入端,1個輸出端,多輸入或非門可由2輸入或非門和反相器構(gòu)成。只有當(dāng)兩個輸入A和B為低電平(邏輯0)時輸出為高電平(邏輯1),也可以理解為任意輸入為高電平(邏輯1),輸出為低電平(邏輯0)?;蚍情T是基本的邏輯門,因此在TTL和CMOS集成電路中都有標(biāo)準(zhǔn)邏輯芯片。
或非門運(yùn)算
和與非門一樣,或非門作為一個通用門是應(yīng)用最普遍的邏輯器件,也即是說,它可以通過組合來完成與、或及反相運(yùn)算。
或非門是一種邏輯運(yùn)算門,也被稱為NOR(NOT OR)門。它的工作原理是,當(dāng)所有輸入都為0時,輸出為1;當(dāng)任何一個輸入為1時,輸出為0。簡單來說,或非門的運(yùn)算規(guī)則是:全0出1,有1出0。
在邏輯運(yùn)算中,或非門具有以下特性:
或非門的輸出與其輸入成反比關(guān)系。如果輸入信號的電壓越高,輸出的電壓就越低;反之,如果輸入信號的電壓越低,輸出的電壓就越高。
在或非門中,低電平輸出是有效輸出電平。也就是說,當(dāng)輸入信號為低電平時,輸出信號為高電平;當(dāng)輸入信號為高電平時,輸出信號為低電平。
或非門可以用邏輯表達(dá)式來表示。邏輯表達(dá)式為L=(A·B)‘,其中A和B表示輸入信號,L表示輸出信號。
術(shù)語NOR (或非)是NOT-OR的縮寫,指的是具有反相輸出的或運(yùn)算。圖a給出了二輸入或非門和其等價的或門后面加反相的標(biāo)準(zhǔn)邏輯符號,圖b給出了矩形輪席符號。
對于或非門而言,當(dāng)任意一個輸入為高電平時,輸出就為低電平:只有當(dāng)所有的輸入都為低電平時,輸出才會高電平。上圖給出了一個二輸入或非門的具體情況,輸入分別用A和B表示,輸出用X表示,運(yùn)算可以描述如下:
對于二輸入或非門而言,若輸入A與B有一個為高電平,或者兩個都為高電平,則輸出就為低電平;只有當(dāng)輸入A和B都是低電平時,輸出才是高電平。
這個運(yùn)算結(jié)果的輸出電平與或門運(yùn)算結(jié)果恰好相反,也就是說或非門與或門的區(qū)別只在于其輸出恰好相反。在或非門中,低電平輸出是有效輸出電平,用輸出端上的小圓圈表示。
圖中舉例說明了對于兩輸入的所有四種可能組合所對應(yīng)的或非門運(yùn)算,表是二輸入或非門的真值表。
在實(shí)際應(yīng)用中,或非門可以通過組合使用實(shí)現(xiàn)更復(fù)雜的邏輯功能,例如與門、與非門、異或門等。此外,或非門還可以用于實(shí)現(xiàn)信號的取反、消抖動等操作。在數(shù)字電路設(shè)計中,或非門是一種非常重要的邏輯門,具有廣泛的應(yīng)用價值。
審核編輯:黃飛
-
集成電路
+關(guān)注
關(guān)注
5425文章
12071瀏覽量
368552 -
CMOS
+關(guān)注
關(guān)注
58文章
6025瀏覽量
238920 -
TTL
+關(guān)注
關(guān)注
7文章
539瀏覽量
71931 -
邏輯器件
+關(guān)注
關(guān)注
0文章
90瀏覽量
20411 -
邏輯芯片
+關(guān)注
關(guān)注
1文章
158瀏覽量
31360
發(fā)布評論請先 登錄
基本rs觸發(fā)器與非門和或非門的區(qū)別

評論