AMD或向UCIe靠攏?
盡管AMD早在幾年前便率先探索Chiplet(小芯片)設(shè)計(jì)的可能性,其中包括自行開發(fā)的Infinity Fabric高速互聯(lián)技術(shù)。然而今時(shí)今日,他們正考慮采納共享于英特爾等十家頂級(jí)科技公司的通用Chiplet的高速互聯(lián)標(biāo)準(zhǔn)——UCIe。
眼下,眾多的EPYC、Ryzen以及Instinct MI300系列芯片均依賴自研的Infinity Fabric技術(shù)完成小芯片間的連接,不過這一技術(shù)仍未避免延遲及能量效率不足的缺陷。此外,由于這是AMD獨(dú)有的專利技術(shù),其他第三方無法獲準(zhǔn)運(yùn)用,因此在與其他廠商的小芯片互聯(lián)過程中勢(shì)必面臨兼容性挑戰(zhàn)。
對(duì)比之下,英特爾發(fā)起的通用Chiplet的高速互聯(lián)標(biāo)準(zhǔn)——UCIe,它致力于確立一套開源且易互操作的標(biāo)準(zhǔn)。通過先進(jìn)封裝技術(shù),多個(gè)來自不同供應(yīng)商的小芯片可聚集一處,并得以實(shí)現(xiàn)高效的互聯(lián)互通。
AMD闡釋,UCIe不僅可以充當(dāng)小芯片生態(tài)系統(tǒng)和數(shù)據(jù)庫,同時(shí)也是第三方實(shí)施模塊化Chiplet設(shè)計(jì)的契機(jī);用戶只須自產(chǎn)核心的小芯片,其余模塊則可選配采用UCIe標(biāo)準(zhǔn)化的外來產(chǎn)品,如此可以有無限可能的組合,從而加速產(chǎn)品上市速度。然而想要實(shí)現(xiàn)這一境界的關(guān)鍵在于必須有均勻的互連標(biāo)準(zhǔn)以及成熟的設(shè)計(jì)平臺(tái)支持。
盡管AMD積極參與UCIe標(biāo)準(zhǔn)聯(lián)盟的行動(dòng),并有高管表達(dá)出對(duì)采用UCIe標(biāo)準(zhǔn)構(gòu)建小芯片的興趣所在,但最終是否將推出相應(yīng)產(chǎn)品尚需進(jìn)一步觀望。
-
amd
+關(guān)注
關(guān)注
25文章
5589瀏覽量
136382 -
chiplet
+關(guān)注
關(guān)注
6文章
459瀏覽量
13003 -
UCIe
+關(guān)注
關(guān)注
0文章
49瀏覽量
1846
發(fā)布評(píng)論請(qǐng)先 登錄
技術(shù)資訊 I 完整的 UCIe 信號(hào)完整性分析流程和異構(gòu)集成合規(guī)性檢查

Chiplet與先進(jìn)封裝設(shè)計(jì)中EDA工具面臨的挑戰(zhàn)

淺談Chiplet與先進(jìn)封裝

新思科技與英特爾攜手完成UCIe互操作性測(cè)試
乾瞻科技UCIe IP設(shè)計(jì)定案,實(shí)現(xiàn)高速傳輸技術(shù)突破
乾瞻科技宣布最新UCIe IP設(shè)計(jì)定案,推動(dòng)高速傳輸技術(shù)突破
晟聯(lián)科UCIe+SerDes方案塑造高性能計(jì)算(HPC)新未來

奇異摩爾32GT/s Kiwi Link Die-to-Die IP全面上市

Chiplet技術(shù)有哪些優(yōu)勢(shì)
最新Chiplet互聯(lián)案例解析 UCIe 2.0最新標(biāo)準(zhǔn)解讀

2035年Chiplet市場(chǎng)規(guī)模將超4110億美元
UCIe規(guī)范引領(lǐng)Chiplet技術(shù)革新,新思科技發(fā)布40G UCIe IP解決方案
IMEC組建汽車Chiplet聯(lián)盟

新思科技發(fā)布40G UCIe IP,加速多芯片系統(tǒng)設(shè)計(jì)
突破與解耦:Chiplet技術(shù)讓AMD實(shí)現(xiàn)高性能計(jì)算與服務(wù)器領(lǐng)域復(fù)興

評(píng)論