一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

AMD將轉(zhuǎn)向UCIe構(gòu)建Chiplet

微云疏影 ? 來源:綜合整理 ? 作者:綜合整理 ? 2024-04-03 10:00 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

AMD或向UCIe靠攏?

盡管AMD早在幾年前便率先探索Chiplet(小芯片)設(shè)計(jì)的可能性,其中包括自行開發(fā)的Infinity Fabric高速互聯(lián)技術(shù)。然而今時(shí)今日,他們正考慮采納共享于英特爾等十家頂級(jí)科技公司的通用Chiplet的高速互聯(lián)標(biāo)準(zhǔn)——UCIe。

眼下,眾多的EPYC、Ryzen以及Instinct MI300系列芯片均依賴自研的Infinity Fabric技術(shù)完成小芯片間的連接,不過這一技術(shù)仍未避免延遲及能量效率不足的缺陷。此外,由于這是AMD獨(dú)有的專利技術(shù),其他第三方無法獲準(zhǔn)運(yùn)用,因此在與其他廠商的小芯片互聯(lián)過程中勢(shì)必面臨兼容性挑戰(zhàn)。

對(duì)比之下,英特爾發(fā)起的通用Chiplet的高速互聯(lián)標(biāo)準(zhǔn)——UCIe,它致力于確立一套開源且易互操作的標(biāo)準(zhǔn)。通過先進(jìn)封裝技術(shù),多個(gè)來自不同供應(yīng)商的小芯片可聚集一處,并得以實(shí)現(xiàn)高效的互聯(lián)互通。

AMD闡釋,UCIe不僅可以充當(dāng)小芯片生態(tài)系統(tǒng)和數(shù)據(jù)庫,同時(shí)也是第三方實(shí)施模塊化Chiplet設(shè)計(jì)的契機(jī);用戶只須自產(chǎn)核心的小芯片,其余模塊則可選配采用UCIe標(biāo)準(zhǔn)化的外來產(chǎn)品,如此可以有無限可能的組合,從而加速產(chǎn)品上市速度。然而想要實(shí)現(xiàn)這一境界的關(guān)鍵在于必須有均勻的互連標(biāo)準(zhǔn)以及成熟的設(shè)計(jì)平臺(tái)支持。

盡管AMD積極參與UCIe標(biāo)準(zhǔn)聯(lián)盟的行動(dòng),并有高管表達(dá)出對(duì)采用UCIe標(biāo)準(zhǔn)構(gòu)建小芯片的興趣所在,但最終是否將推出相應(yīng)產(chǎn)品尚需進(jìn)一步觀望。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • amd
    amd
    +關(guān)注

    關(guān)注

    25

    文章

    5589

    瀏覽量

    136382
  • chiplet
    +關(guān)注

    關(guān)注

    6

    文章

    459

    瀏覽量

    13003
  • UCIe
    +關(guān)注

    關(guān)注

    0

    文章

    49

    瀏覽量

    1846
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    技術(shù)資訊 I 完整的 UCIe 信號(hào)完整性分析流程和異構(gòu)集成合規(guī)性檢查

    3D異質(zhì)集成(3DHI)技術(shù)可將不同類型、垂直堆疊的半導(dǎo)體芯片或芯粒(chiplet)集成在一起,打造高性能系統(tǒng)。因此,處理器、內(nèi)存和射頻等不同功能可以集成到單個(gè)芯片或封裝上,從而提高性能和效率
    的頭像 發(fā)表于 06-13 16:27 ?177次閱讀
    技術(shù)資訊 I 完整的 <b class='flag-5'>UCIe</b> 信號(hào)完整性分析流程和異構(gòu)集成合規(guī)性檢查

    Chiplet與先進(jìn)封裝設(shè)計(jì)中EDA工具面臨的挑戰(zhàn)

    Chiplet和先進(jìn)封裝通常是互為補(bǔ)充的。Chiplet技術(shù)使得復(fù)雜芯片可以通過多個(gè)相對(duì)較小的模塊來實(shí)現(xiàn),而先進(jìn)封裝則提供了一種高效的方式來這些模塊集成到一個(gè)封裝中。
    的頭像 發(fā)表于 04-21 15:13 ?1189次閱讀
    <b class='flag-5'>Chiplet</b>與先進(jìn)封裝設(shè)計(jì)中EDA工具面臨的挑戰(zhàn)

    淺談Chiplet與先進(jìn)封裝

    隨著半導(dǎo)體行業(yè)的技術(shù)進(jìn)步,尤其是摩爾定律的放緩,芯片設(shè)計(jì)和制造商們逐漸轉(zhuǎn)向了更為靈活的解決方案,其中“Chiplet”和“先進(jìn)封裝”成為了熱門的概念。
    的頭像 發(fā)表于 04-14 11:35 ?544次閱讀
    淺談<b class='flag-5'>Chiplet</b>與先進(jìn)封裝

    新思科技與英特爾攜手完成UCIe互操作性測(cè)試

    近日,新思科技與英特爾攜手合作,率先完成了UCIe(Universal Chiplet Interconnect Express)互操作性測(cè)試芯片演示,并成功推出了包含控制器、PHY(物理層)和驗(yàn)證
    的頭像 發(fā)表于 02-18 14:18 ?456次閱讀

    乾瞻科技UCIe IP設(shè)計(jì)定案,實(shí)現(xiàn)高速傳輸技術(shù)突破

    全球高速接口IP領(lǐng)域的佼佼者乾瞻科技(InPsytech, Inc.)近日宣布,其Universal Chiplet Interconnect Express(UCIe)系列產(chǎn)品在性能與效率方面
    的頭像 發(fā)表于 01-21 10:44 ?524次閱讀

    乾瞻科技宣布最新UCIe IP設(shè)計(jì)定案,推動(dòng)高速傳輸技術(shù)突破

    新竹2025年1月16日?/美通社/ -- 高速接口IP領(lǐng)域的全球領(lǐng)導(dǎo)者乾瞻科技(InPsytech, Inc.)宣布,Universal Chiplet Interconnect Express
    發(fā)表于 01-17 10:55 ?196次閱讀

    晟聯(lián)科UCIe+SerDes方案塑造高性能計(jì)算(HPC)新未來

    Semiconductor Trade Statistics UCIe+SerDes對(duì)大算力芯片的價(jià)值 目前,基于UCIe的Multi-Die Chiplet是實(shí)現(xiàn)More than Moore的重要手段,結(jié)合先進(jìn)的2.5D和
    的頭像 發(fā)表于 12-25 10:17 ?774次閱讀
    晟聯(lián)科<b class='flag-5'>UCIe</b>+SerDes方案塑造高性能計(jì)算(HPC)新未來

    奇異摩爾32GT/s Kiwi Link Die-to-Die IP全面上市

    技術(shù)創(chuàng)新為多芯粒系統(tǒng)的出現(xiàn)鋪平了道路,其中關(guān)鍵的一項(xiàng)創(chuàng)新是UCIe標(biāo)準(zhǔn)。UCIe標(biāo)準(zhǔn)于2022年3月推出,是芯?;ヂ?lián)國際標(biāo)準(zhǔn),UCIe有助于構(gòu)建一個(gè)更廣泛的、經(jīng)過驗(yàn)證的芯粒生態(tài)系統(tǒng)。
    的頭像 發(fā)表于 12-10 11:33 ?1399次閱讀
    奇異摩爾32GT/s Kiwi Link Die-to-Die IP全面上市

    Chiplet技術(shù)有哪些優(yōu)勢(shì)

    Chiplet技術(shù),就像用樂高積木拼搭玩具一樣,芯片的不同功能模塊,例如CPU、GPU、內(nèi)存等,分別制造成獨(dú)立的小芯片。
    的頭像 發(fā)表于 11-27 15:53 ?1114次閱讀

    最新Chiplet互聯(lián)案例解析 UCIe 2.0最新標(biāo)準(zhǔn)解讀

    單個(gè)芯片性能提升的有效途徑?? ? 隨著半導(dǎo)體制程不斷逼近物理極限,越來越多的芯片廠商為了提升芯片性能和效率開始使用Chiplet技術(shù),多個(gè)滿足特定功能的芯粒單元通過Die-to-Die互聯(lián)技術(shù)
    的頭像 發(fā)表于 11-05 11:39 ?2232次閱讀
    最新<b class='flag-5'>Chiplet</b>互聯(lián)案例解析 <b class='flag-5'>UCIe</b> 2.0最新標(biāo)準(zhǔn)解讀

    2035年Chiplet市場(chǎng)規(guī)模超4110億美元

    市場(chǎng)研究機(jī)構(gòu)IDTechEx近日發(fā)布了一份關(guān)于Chiplet技術(shù)的報(bào)告,預(yù)測(cè)到2035年,Chiplet市場(chǎng)規(guī)模達(dá)到驚人的4110億美元。
    的頭像 發(fā)表于 10-22 17:21 ?914次閱讀

    UCIe規(guī)范引領(lǐng)Chiplet技術(shù)革新,新思科技發(fā)布40G UCIe IP解決方案

    了近3倍,算力提升了6倍,這背后離不開Chiplet(小芯片)設(shè)計(jì)方案的引入。Chiplet技術(shù),作為“后摩爾定律時(shí)代”提升芯片性能的關(guān)鍵解決方案之一,正逐漸受到業(yè)界的廣泛關(guān)注。
    的頭像 發(fā)表于 10-16 14:08 ?882次閱讀

    IMEC組建汽車Chiplet聯(lián)盟

    來源:芝能智芯 微電子研究中心imec宣布了一項(xiàng)旨在推動(dòng)汽車領(lǐng)域Chiplet技術(shù)發(fā)展的新計(jì)劃。 這項(xiàng)名為汽車Chiplet計(jì)劃(ACP)的倡議,吸引了包括Arm、ASE、寶馬、博世、Cadence
    的頭像 發(fā)表于 10-15 13:36 ?657次閱讀
    IMEC組建汽車<b class='flag-5'>Chiplet</b>聯(lián)盟

    新思科技發(fā)布40G UCIe IP,加速多芯片系統(tǒng)設(shè)計(jì)

    新思科技近日宣布了一項(xiàng)重大技術(shù)突破,正式推出全球領(lǐng)先的40G UCIe(Universal Chiplet Interconnect Express)IP全面解決方案。這一創(chuàng)新成果以每引腳高達(dá)40 Gbps的驚人速度,重新定義了行業(yè)標(biāo)準(zhǔn),為追求極致計(jì)算性能的人工智能數(shù)據(jù)中
    的頭像 發(fā)表于 09-11 17:18 ?916次閱讀

    突破與解耦:Chiplet技術(shù)讓AMD實(shí)現(xiàn)高性能計(jì)算與服務(wù)器領(lǐng)域復(fù)興

    ?改變企業(yè)命運(yùn)的前沿技術(shù)? 本期Kiwi Talks 講述Chiplet技術(shù)是如何改變了一家企業(yè)的命運(yùn)并逐步實(shí)現(xiàn)在高性能計(jì)算與數(shù)據(jù)中心領(lǐng)域的復(fù)興。 當(dāng)我們勇于承擔(dān)可控的風(fēng)險(xiǎn)、積極尋求改變世界
    的頭像 發(fā)表于 08-21 18:33 ?2729次閱讀
    突破與解耦:<b class='flag-5'>Chiplet</b>技術(shù)讓<b class='flag-5'>AMD</b>實(shí)現(xiàn)高性能計(jì)算與服務(wù)器領(lǐng)域復(fù)興