一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

通過(guò)工藝建模進(jìn)行后段制程金屬方案分析

半導(dǎo)體芯科技SiSC ? 來(lái)源:半導(dǎo)體芯科技SiSC ? 作者:半導(dǎo)體芯科技SiS ? 2024-04-09 17:11 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

虛擬半導(dǎo)體工藝建模是研究金屬線設(shè)計(jì)選擇更為經(jīng)濟(jì)、快捷的方法

wKgaomYVBi6AI_SDAACAmoo9Pak565.jpg

作者:泛林集團(tuán) Semiverse Solutions 部門(mén)半導(dǎo)體工藝與整合部高級(jí)經(jīng)理 Daebin Yim

l 由于阻擋層相對(duì)尺寸及電阻率增加問(wèn)題,半導(dǎo)體行業(yè)正在尋找替代銅的金屬線材料。

l 在較小尺寸中,釕的性能優(yōu)于銅和鈷,因此是較有潛力的替代材料。

隨著互連尺寸縮減,阻擋層占總體線體積的比例逐漸增大。因此,半導(dǎo)體行業(yè)一直在努力尋找可取代傳統(tǒng)銅雙大馬士革方案的替代金屬線材料。

相比金屬線寬度,阻擋層尺寸較難縮減(如圖1)。氮化鉭等常見(jiàn)的阻擋層材料電阻率較高,且側(cè)壁電子散射較多。因此,相關(guān)阻擋層尺寸的增加會(huì)導(dǎo)致更為顯著的電阻電容延遲,并可能影響電路性能、并增加功耗。

wKgZomYVBi6AU9qxAABZctsYpdY345.jpg

圖1:銅微縮與阻擋層線結(jié)構(gòu)圖

工程師們已經(jīng)注意到釕和鈷等新的替代金屬線,并對(duì)其進(jìn)行了測(cè)試,這些材料可以緩解線寬較窄和面積較小時(shí)的電阻率升高問(wèn)題。工藝建??捎糜诒日辗治霾煌瑴喜凵疃群蛡?cè)壁角度下,釕、鈷和銅等其他金屬在不同關(guān)鍵尺寸的大馬士革工藝中的性能(圖2)。

通過(guò)建模,可以提取總導(dǎo)體橫截面區(qū)域的平均線電阻、線間電容和電阻電容乘積值;隨后,可比較銅、釕、鈷金屬方案的趨勢(shì)。

wKgaomYVBi-AHeB0AACc0eYzwxw801.jpg

圖2:(上)用于提取電阻和電容的兩條金屬線 3D 結(jié)構(gòu)圖;(下)不同金屬和阻擋層材料的三種情況圖

為系統(tǒng)性地探究使用不同金屬的設(shè)計(jì)和材料影響,我們通過(guò)對(duì)三個(gè)變量(關(guān)鍵尺寸、深度和側(cè)壁角度)使用蒙特卡羅均勻分布,進(jìn)行了包含 1000 次虛擬運(yùn)行的實(shí)驗(yàn)設(shè)計(jì)。

wKgZomYVBi-AAzNEAAEdMpibbh8438.jpg

圖3:電阻電容實(shí)驗(yàn)設(shè)計(jì)結(jié)果(點(diǎn):實(shí)驗(yàn)設(shè)計(jì)數(shù)據(jù);線:趨勢(shì)曲線)從上至下:電容與面積、電阻與面積、電阻電容乘積與面積

圖 3 突出顯示了每種金屬的電阻與電阻電容乘積的交叉點(diǎn),并表明在較小尺寸上,無(wú)需阻擋層的釕方案優(yōu)于其他兩種金屬材料。這一情況分別在線關(guān)鍵尺寸值約為 20nm 和面積值約為 400nm2 時(shí)出現(xiàn)。這也表明,無(wú)需阻擋層的釕線電阻在線關(guān)鍵尺寸小于約 20nm 時(shí)最低; 當(dāng)線關(guān)鍵尺寸值小于 20nm 時(shí),2nm 氮化鉭阻擋層的電阻率占據(jù)了銅和鈷線電阻的主要部分,造成電阻急劇增加。當(dāng)線關(guān)鍵尺寸縮減時(shí),也在側(cè)壁和晶界出現(xiàn)額外散射,并導(dǎo)致電阻升高。溝槽刻蝕深度和側(cè)壁角度與電阻之間呈線性關(guān)系;電阻與線橫截面面積成反比例關(guān)系。

我們也分析了線邊緣粗糙度對(duì)電阻的影響。

wKgaomYVBjCAfvcSAACvVpyJbNw182.jpg

圖4:(上)當(dāng)線邊緣粗糙度振幅為 1 且相關(guān)性為 1 時(shí),關(guān)鍵尺寸為 20nm 的銅線模型圖;(下)釕和銅線(關(guān)鍵尺寸分別為 15nm、20nm、25nm)實(shí)驗(yàn)設(shè)計(jì)結(jié)果的箱形圖

在圖 4(下)中,由于無(wú)需阻擋層的結(jié)構(gòu),線關(guān)鍵尺寸為 15nm 時(shí),釕線電阻電容值對(duì)線邊緣粗糙度振幅的敏感性遠(yuǎn)低于銅,而銅由于高阻力的氮化鉭阻擋層非常易受電阻電容乘積變化的影響。

結(jié)論

傳統(tǒng)的微縮工藝要求阻擋層/內(nèi)襯厚度低至極小的 2-3nm,極大壓縮了現(xiàn)代先進(jìn)邏輯節(jié)點(diǎn)上銅線的空間。無(wú)需阻擋層的釕等新金屬在滿足電磁可靠性需求的同時(shí),已躋身為有希望替代銅的材料。

該研究表明,釕的電阻電容延遲顯著低于其他材料,因此可能是先進(jìn)節(jié)點(diǎn)上優(yōu)秀的金屬候選材料。通常,許多晶圓實(shí)驗(yàn)都需要完成這類(lèi)金屬方案路徑探索。虛擬半導(dǎo)體工藝建模是研究金屬線設(shè)計(jì)選擇更為經(jīng)濟(jì)、快捷的方法。

參考資料:

1. Liang Gong Wen et al., "Ruthenium metallization for advanced interconnects," 2016 IEEE International Interconnect Technology Conference / Advanced Metallization Conference (IITC/AMC), San Jose, CA, USA, 2016, pp. 34-36, doi: 10.1109/IITC-AMC.2016.7507651.

2. M. H. van der Veen et al., "Damascene Benchmark of Ru, Co and Cu in Scaled Dimensions," 2018 IEEE International Interconnect Technology Conference (IITC), Santa Clara, CA, USA, 2018, pp. 172-174, doi: 10.1109/IITC.2018.8430407

審核編輯 黃宇

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 半導(dǎo)體
    +關(guān)注

    關(guān)注

    335

    文章

    28919

    瀏覽量

    238023
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    Techwiz LCD 2D應(yīng)用:二維LC透鏡建模分析

    Techwiz LCD 2D新的Lens掩膜結(jié)構(gòu) 1. 摘要 Techwiz LCD 2D新增Lens掩膜結(jié)構(gòu),可以方便快捷的對(duì)LC 透鏡進(jìn)行建模分析。LC透鏡由于體積小、焦距可變等優(yōu)點(diǎn),被認(rèn)為是
    發(fā)表于 05-30 08:47

    接觸孔工藝簡(jiǎn)介

    本文主要簡(jiǎn)單介紹探討接觸孔工藝制造流程。以55nm接觸控工藝為切入點(diǎn)進(jìn)行簡(jiǎn)單介紹。 ? 在集成電路制造領(lǐng)域,工藝流程主要涵蓋前段工藝(Fro
    的頭像 發(fā)表于 02-17 09:43 ?869次閱讀
    接觸孔<b class='flag-5'>工藝</b>簡(jiǎn)介

    集成電路工藝中的金屬介紹

    本文介紹了集成電路工藝中的金屬。 集成電路工藝中的金屬 概述 在芯片制造領(lǐng)域,金屬化這一關(guān)鍵環(huán)節(jié)指的是在芯片表面覆蓋一層
    的頭像 發(fā)表于 02-12 09:31 ?1309次閱讀
    集成電路<b class='flag-5'>工藝</b>中的<b class='flag-5'>金屬</b>介紹

    什么是晶圓制程的CPK

    本文介紹了什么是晶圓制程的CPK。 CPK(Process Capability Index)?是制程能力的關(guān)鍵指標(biāo),用于評(píng)估工藝過(guò)程能否穩(wěn)定生產(chǎn)出符合規(guī)格范圍的產(chǎn)品。它通過(guò)統(tǒng)計(jì)
    的頭像 發(fā)表于 02-11 09:49 ?1152次閱讀

    VirtualLab:系統(tǒng)建模分析

    ,系統(tǒng)建模分析器。本文檔介紹該工具的使用方法。 系統(tǒng)建模分析器 如何運(yùn)行建模分析器 系統(tǒng)
    發(fā)表于 01-14 09:45

    后段刻蝕工藝(BEOL ETCH)詳解

    后段刻蝕工藝(Back-End of Line ETCH,簡(jiǎn)稱BEOL ETCH)作為集成電路制造的重要環(huán)節(jié),其復(fù)雜性與重要性毋庸置疑。 ? ? 什么是BEOL ETCH BEOL是指從金屬互連開(kāi)始
    的頭像 發(fā)表于 12-31 09:44 ?1261次閱讀

    VirtualLab:系統(tǒng)建模分析

    ,系統(tǒng)建模分析器。本文檔介紹該工具的使用方法。 系統(tǒng)建模分析器 如何運(yùn)行建模分析器 系統(tǒng)
    發(fā)表于 12-19 12:36

    大馬士革銅互連工藝詳解

    芯片制造可分為前段(FEOL)晶體管制造和后段(BEOL)金屬互連制造。后段工藝是制備導(dǎo)線將前段制造出的各個(gè)元器件串連起來(lái)連接各晶體管,并分配時(shí)鐘和其他信號(hào),也為各種電子系統(tǒng)組件提供電
    的頭像 發(fā)表于 12-04 14:10 ?6025次閱讀
    大馬士革銅互連<b class='flag-5'>工藝</b>詳解

    金屬方塊電阻的測(cè)試條件

    )方塊電阻、第四層金屬(M4)方塊電阻和第五層金屬(M5)方塊電阻(也稱頂層金屬)。這節(jié)內(nèi)容僅僅以后段AI 制程
    的頭像 發(fā)表于 12-03 09:46 ?783次閱讀
    <b class='flag-5'>金屬</b>方塊電阻的測(cè)試條件

    頂層金屬AI工藝的制造流程

    頂層金屬 AI工藝是指形成頂層金屬 AI 互連線。因?yàn)?Cu很容易在空氣中氧化,形成疏松的氧化銅,而且不會(huì)形成保護(hù)層防止銅進(jìn)一步氧化,另外,Cu 是軟金屬,不能作綁定的
    的頭像 發(fā)表于 11-25 15:50 ?1189次閱讀
    頂層<b class='flag-5'>金屬</b>AI<b class='flag-5'>工藝</b>的制造流程

    頂層金屬工藝是指什么

    頂層金屬工藝是指形成最后一層金屬互連線,頂層金屬互連線的目的是實(shí)現(xiàn)把第二層金屬連接起來(lái)。頂層金屬需要作為電源走線,連接很長(zhǎng)的距離,需要比較低
    的頭像 發(fā)表于 10-29 14:09 ?856次閱讀
    頂層<b class='flag-5'>金屬工藝</b>是指什么

    金屬層2工藝是什么

    金屬層2(M2)工藝金屬層1工藝類(lèi)似。金屬層2工藝是指形成第二層
    的頭像 發(fā)表于 10-24 16:02 ?855次閱讀
    <b class='flag-5'>金屬</b>層2<b class='flag-5'>工藝</b>是什么

    BiCMOS工藝制程技術(shù)簡(jiǎn)介

    按照基本工藝制程技術(shù)的類(lèi)型,BiCMOS 工藝制程技術(shù)又可以分為以 CMOS 工藝制程技術(shù)為基礎(chǔ)
    的頭像 發(fā)表于 07-23 10:45 ?3259次閱讀
    BiCMOS<b class='flag-5'>工藝</b><b class='flag-5'>制程</b>技術(shù)簡(jiǎn)介

    HV-CMOS工藝制程技術(shù)簡(jiǎn)介

    BCD 工藝制程技術(shù)只適合某些對(duì)功率器件尤其是BJT 或大電流 DMOS 器件要求比較高的IC產(chǎn)品。BCD 工藝制程技術(shù)的工藝步驟中包含大量
    的頭像 發(fā)表于 07-22 09:40 ?5042次閱讀
    HV-CMOS<b class='flag-5'>工藝</b><b class='flag-5'>制程</b>技術(shù)簡(jiǎn)介

    BCD工藝制程技術(shù)簡(jiǎn)介

    1986年,意法半導(dǎo)體(ST)公司率先研制成功BCD工藝制程技術(shù)。BCD工藝制程技術(shù)就是把BJT,CMOS和DMOS器件同時(shí)制作在同一芯片上。BCD
    的頭像 發(fā)表于 07-19 10:32 ?5252次閱讀
    BCD<b class='flag-5'>工藝</b><b class='flag-5'>制程</b>技術(shù)簡(jiǎn)介