一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

PCIe系統(tǒng)阻抗控制85還是100的驗證

edadoc ? 來源:edadoc ? 作者:edadoc ? 2024-04-22 17:15 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

還記得上次的文章,PCIe阻抗控制,85ohm和100ohm哪個好?PCIE-阻抗-高速PCB,文章里面只講到目前的主要問題,但沒有給出具體怎么解決這個問題,今天我們就通過無源仿真的方式來聊聊上次那個問題的最終解決方案。

目前我們看到PCIe系統(tǒng)主要有以下幾種連接方式,也可以說主要的幾種拓撲結(jié)構(gòu)。

1、沒有連接器,板內(nèi)芯片到芯片的PCIe總線互聯(lián),如下圖所示:

wKgaomYmKryAdM__AABmctwj6Do926.jpg

2、有一個標準的PCIe連接器,主板通過連接器到PCIe標準子卡(也叫Add-in卡),如下圖所示:

wKgZomYmKryAEdooAAEUKKKP1l8325.jpg

3、在上面2的基礎(chǔ)上,中間通過一個Riser卡互聯(lián),如下圖所示:

wKgaomYmKr2AJTWoAADpxD71XK8911.jpg

4、自定義的連接,遵循PCIe信號協(xié)議,兩塊或兩塊以上的板卡通過連接器或者線纜互聯(lián),如下圖所示:

wKgZomYmKr2AKeCjAAFQZSGR4qc009.jpg

通過連接器互聯(lián)

wKgaomYmKr2AEQwzAABtQh32Hjg252.jpg

通過線纜互聯(lián)

當(dāng)然還有其他不同的連接方式,我們今天主要以上次案例里面的兩塊板子通過背板連接器的方式來講,和上面第四種方式比較類似。下面我們按照子卡和底板通過標準的背板連接器來連接的方式進行舉例仿真,同時也看能否還原案例中出問題板子的情況,如下圖為之前測試的結(jié)果。

wKgZomYmKr6AWEtNAAErEpqpmrU341.jpg

根據(jù)上文測試的結(jié)果,當(dāng)前子卡85ohm的阻抗要求,連接器阻抗100ohm的標準,底板阻抗又是92ohm的測試結(jié)果,按照如下拓撲進行仿真設(shè)置。

wKgaomYmKr6AEOYkAACj6Z1Cs_w665.jpg

仿真結(jié)果如下,底板阻抗稍微高了一點,子卡阻抗差不多,相當(dāng)于有點正負偏差在里面,另外加了連接器的模型,連接器的阻抗確實是有點高,和實際測試也比較接近。

wKgZomYmKr-AYLdDAAEnKokkaW4953.jpg

可以看到此時由于阻抗的偏差比較大,回損已經(jīng)壓到協(xié)議要求的Spec了,基本上沒什么裕量了。

接著我們再來看如果連接器和底板固定,只修改子卡的設(shè)計,這樣把子卡的阻抗也按照92ohm來管控,拓撲如下所示:

wKgaomYmKr-AIWOcAACfKqGav7I645.jpg

仿真結(jié)果如下所示:

wKgaomYmKsCAZB1oAAEwMU9vEck683.jpg

此時回損改善明顯,還有一定的裕量。

這篇文章由于模型的局限,我們只是簡單驗證了一下無源的性能,從無源回損和阻抗一致性兩個方面來看,確實優(yōu)化后整個系統(tǒng)有一定的改善,后面客戶改版后反饋確實是沒有再發(fā)生之前的問題,說明問題已經(jīng)得到了改善。

今日答題:從系統(tǒng)的角度來看,大家建議高速差分走線按照95甚至92ohm好,還是直接100ohm好?歡迎大家暢所欲言。

審核編輯 黃宇

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 無源
    +關(guān)注

    關(guān)注

    0

    文章

    86

    瀏覽量

    15245
  • PCIe
    +關(guān)注

    關(guān)注

    16

    文章

    1342

    瀏覽量

    85148
  • 阻抗控制
    +關(guān)注

    關(guān)注

    1

    文章

    57

    瀏覽量

    10855
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    100MΩ輸入阻抗示波器探頭技術(shù)特性及應(yīng)用解析

    本文介紹100MΩ輸入阻抗探頭的技術(shù)優(yōu)勢、參數(shù)及選型要點,強調(diào)其對高阻抗電路和高壓測量的精準性與可靠性。
    的頭像 發(fā)表于 07-15 17:41 ?148次閱讀

    nvme IP開發(fā)之PCIe

    PCIe 體系結(jié)構(gòu) 常見的PCIe總線系統(tǒng)結(jié)構(gòu)如圖1所示,其中主要包含三種設(shè)備,分別是根復(fù)合體(RootComplex,RC)、Switch 和終端設(shè)備(EndPoint,EP)。 圖1 PC
    發(fā)表于 05-17 14:54

    揭秘PCB阻抗控制:如何影響你的電子設(shè)備性能?

    PCB貼片加工廠家今天為大家講講什么是PCB阻抗控制?PCB阻抗控制對電路性能和穩(wěn)定性的影響。在高頻、高速電子產(chǎn)品設(shè)計中,電路性能的穩(wěn)定性和可靠性對產(chǎn)品的質(zhì)量有著至關(guān)重要的影響。而PC
    的頭像 發(fā)表于 04-18 09:07 ?331次閱讀

    Diodes公司PCIe 6.0時鐘緩沖器介紹

    PI6CB3320xxA 系列為 PCIe 6.0 時鐘緩沖器,具有 20、16、13、12、8 和 4 通道低功耗 HCSL 輸出,具有 85Ω或 100Ω輸出阻抗的片上終端 (On
    的頭像 發(fā)表于 04-10 15:49 ?442次閱讀
    Diodes公司<b class='flag-5'>PCIe</b> 6.0時鐘緩沖器介紹

    Microchip推出全新PCI100x系列Switchtec PCIe 4.0交換機

    (HPC)系統(tǒng)的高要求工作負載必不可少。Microchip Technology Inc.(微芯科技公司)今日宣布推出全新的PCI100x系列Switchtec PCIe 4.0交換機樣品,提供多種型號以支持數(shù)據(jù)包交換和多主機應(yīng)
    的頭像 發(fā)表于 01-20 16:00 ?755次閱讀

    PCIe 6.0 互操作性PHY驗證測試方案

    由于CPU、GPU、加速器和交換機的創(chuàng)新,超大規(guī)模數(shù)據(jù)中心的接口需要更快的數(shù)據(jù)傳輸,不僅在計算和內(nèi)存之間,還涉及網(wǎng)絡(luò)。PCI Express (PCIe?) 成為這些互連的基礎(chǔ),支持構(gòu)建 CXL
    的頭像 發(fā)表于 01-02 08:43 ?790次閱讀
    <b class='flag-5'>PCIe</b> 6.0 互操作性PHY<b class='flag-5'>驗證</b>測試方案

    吉事勵微網(wǎng)電纜阻抗模擬系統(tǒng)是什么?

    微網(wǎng)電纜阻抗模擬系統(tǒng)是現(xiàn)代智能電網(wǎng)中的一項關(guān)鍵技術(shù),主要用于模擬微電網(wǎng)接入電纜的阻抗特性,以便進行各種電氣實驗和測試。這一系統(tǒng)不僅能夠提高微電網(wǎng)的運行效率和穩(wěn)定性,還在繼電保護程序的開
    的頭像 發(fā)表于 12-06 17:27 ?462次閱讀
    吉事勵微網(wǎng)電纜<b class='flag-5'>阻抗</b>模擬<b class='flag-5'>系統(tǒng)</b>是什么?

    CPM PCIE做RC時如何完成對復(fù)位信號的控制

    ,否則將不會分配基地址。PCI Express 規(guī)范規(guī)定,PERST# 必須在系統(tǒng)電源正常后 100 毫秒內(nèi)解除,并且 PCI Express 端口必須在 PERST# 解除后不超過 20 毫秒內(nèi)準備好進行 Link training。這通常稱為
    的頭像 發(fā)表于 12-04 16:28 ?1473次閱讀
    CPM <b class='flag-5'>PCIE</b>做RC時如何完成對復(fù)位信號的<b class='flag-5'>控制</b>

    PCIe延遲對系統(tǒng)性能的影響

    隨著技術(shù)的發(fā)展,計算機系統(tǒng)對性能的要求越來越高。PCIe作為連接處理器、內(nèi)存、存儲和其他外圍設(shè)備的關(guān)鍵接口,其性能直接影響到整個系統(tǒng)的表現(xiàn)。PCIe延遲,作為衡量數(shù)據(jù)傳輸效率的重要指標
    的頭像 發(fā)表于 11-26 15:14 ?2323次閱讀

    家用電腦的PCIe接口如何設(shè)計PCB?

    :盡可能將這些差分對緊密排列在一起,并與其他非相關(guān)信號保持一定距離以減少干擾。推薦將它們放置于專用層上,以便更好地控制阻抗和降低噪聲影響。 2、差分對線寬及間距 標準尺寸 :每對內(nèi)的兩條導(dǎo)線應(yīng)采用一致
    發(fā)表于 11-05 14:25

    盤古100 pro開發(fā)板

    不同的電源電壓。 底板為核心板擴展豐富的外圍接口, 預(yù)留HDMI收發(fā)接口用于圖像驗證及處理;預(yù)留的光纖接口、10/100/1000M 以太網(wǎng)接口、PCIE 接口,方便各類高速通信系統(tǒng)驗證
    發(fā)表于 10-28 14:56

    運放的輸入阻抗是指差分輸入阻抗還是共模輸入阻抗?

    請教各位, 1. 運放的輸入阻抗是指差分輸入阻抗還是共模輸入阻抗? 2. 二者有什么差別呢? 3. 從電路的角度,二者與運放輸入端的連接方式是如何呢?
    發(fā)表于 08-16 06:25

    共模電感阻抗大好還是阻抗小好

    電子發(fā)燒友網(wǎng)站提供《共模電感阻抗大好還是阻抗小好.docx》資料免費下載
    發(fā)表于 07-30 10:47 ?0次下載

    新思科技PCIe 7.0驗證IP(VIP)的特性

    在近期的博文《新思科技率先推出PCIe 7.0 IP解決方案,加速HPC和AI等萬億參數(shù)領(lǐng)域的芯片設(shè)計》中,新思科技宣布推出綜合全面的PCIe Express Gen 7(PCIe 7.0)
    的頭像 發(fā)表于 07-24 10:11 ?1615次閱讀
    新思科技<b class='flag-5'>PCIe</b> 7.0<b class='flag-5'>驗證</b>IP(VIP)的特性