一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

時序約束實(shí)操

XL FPGA技術(shù)交流 ? 來源:XL FPGA技術(shù)交流 ? 作者:XL FPGA技術(shù)交流 ? 2024-04-28 18:36 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

易靈思提供了相關(guān)時序約束的PPT,內(nèi)容非常全面,但是我們還是發(fā)現(xiàn)很多客戶在使用Efinity時,時序約束存在很多問題。

添加約束

添加約束的目的是為了告訴FPGA你的設(shè)計(jì)指標(biāo)及運(yùn)行情況。在上面的生成約束之后,在Resultàxx.sdc中提供約束參考(請注意該文件不能直接添加到工程中,需要熱復(fù)制到別的指定目錄或者新建自己的SDC文件添加到工程)。

c5883582-0365-11ef-b759-92fbcf53809c.png

編譯完成之后可以查看時序報(bào)告,也可以通過routingàxx.timing.rpt來查看路徑詳細(xì)延時信息,如果想查看更可以通過指令來打印或者通過print_critical_path來控制打印的路徑數(shù)量 。

時鐘約束

(1)通過IO輸入的gclk。

如下圖,因?yàn)闀r鐘是通過外部IO輸入的,所以FPGA并不知道這個時鐘頻率是多少。打開.pt.sdc可以看到提供相關(guān)約束參考。

c5a60440-0365-11ef-b759-92fbcf53809c.png

我們只需要補(bǔ)充相關(guān)的時鐘周期即可以使用。

c5dc2ec6-0365-11ef-b759-92fbcf53809c.png

比如,我們要約束adc_clk_in為100M:

create_clock-period10.000[get_ports{adc_clk_in}]

(2)PLL的輸出的時鐘約束。

因?yàn)镻LL的輸入輸出頻率都是設(shè)置好的,所以軟件可以檢測到。如下圖,輸入輸出時鐘頻率都是30MHz.

c5ef31ec-0365-11ef-b759-92fbcf53809c.png

在pt.sdc文件中會提供相應(yīng)的約束 。

create_clock -period 33.3333 pll_inst1_CLKOUT0

在時鐘約束完成之后,可以查看Routing -->.timing.rpt文件中所有的時鐘是否都進(jìn)行了完整的約束 。

c6117f9a-0365-11ef-b759-92fbcf53809c.png

IO約束

首先我們要了解易靈思的架構(gòu)是core和interface分開的,相對于core,interface內(nèi)部的GPIO,LVDS,JTAG及其它都是外設(shè)。所以所有針對于input_delay和outpu_delay的約束都是針對于interface的。至于FPGA對于我們平時理解的外設(shè),比如FPGA外部連接一片AD/DA,這種是沒有辦法約束的。

c63cd6e0-0365-11ef-b759-92fbcf53809c.png

在pt.sdc文件中可以看到關(guān)于set_input_delay和set_output_delay的約束??梢钥吹接行┘s束是已經(jīng)屏蔽,那是因?yàn)樘砑拥腎O沒有打開寄存器。

c6646bba-0365-11ef-b759-92fbcf53809c.png

如下圖,易靈思建議把所有IO都添加上IO寄存器

c6823da2-0365-11ef-b759-92fbcf53809c.png

有的客戶會有疑問,clock的PIN Name是什么?其實(shí)就是與core內(nèi)連接的寄存器用什么時鐘,interface中就用什么時鐘。

c699bf86-0365-11ef-b759-92fbcf53809c.png

(3)跨時鐘域約束

在保證程序上對跨時鐘域做了處理之后,約束上要對跨時鐘進(jìn)行約束 ??鐣r鐘約束的語法是set_clock_groups或者set_false_path,關(guān)于用于網(wǎng)上很多,可以自行查找。

set_clock_groups -asynchronous -group {jtag_inst1_TCK jtag_inst1_DRCK}

在所有時鐘約束完成之后要保證時序報(bào)告的slack都為正值。

c6b776c0-0365-11ef-b759-92fbcf53809c.png

編譯完成之后可以查看時序報(bào)告,也可以通過routingàxx.timing.rpt來查看路徑詳細(xì)延時信息

如果時序上還有違例,在result--> Routing-->timing.rpt文件中查看具體的路徑。根據(jù)路徑來解決具體的時序問題。

c6d31506-0365-11ef-b759-92fbcf53809c.png

如果想查看更可以通過指令來打印或者通過print_critical_path來控制打印的路徑數(shù)量 。

c6f496cc-0365-11ef-b759-92fbcf53809c.png

也可以通過report_timing來報(bào)告具體的時序路徑及數(shù)量。

c71631ba-0365-11ef-b759-92fbcf53809c.png

先打開Tcl CommandConsole,如果Show/Hide Tcl commandConsole是灰色的,要先點(diǎn)擊Load Place and Route Data加載布局和布線的數(shù)據(jù)。

c7318776-0365-11ef-b759-92fbcf53809c.png

打開Tcl commandconsolel,使用report_timing命令來查看需要的路徑。

c7515286-0365-11ef-b759-92fbcf53809c.png

具體report_timing的用法,請參考EfinityTiming Closure UserGuide.pdf。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1645

    文章

    22050

    瀏覽量

    618596
  • pll
    pll
    +關(guān)注

    關(guān)注

    6

    文章

    889

    瀏覽量

    136428
  • 時鐘
    +關(guān)注

    關(guān)注

    11

    文章

    1901

    瀏覽量

    133242
  • 時序約束
    +關(guān)注

    關(guān)注

    1

    文章

    118

    瀏覽量

    13684
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    全網(wǎng)最全學(xué)習(xí)Zephyr開發(fā)教程資料匯總-從基礎(chǔ)文檔視頻到上手實(shí)示例

    Zephyr 開發(fā)之路,我們不斷迭代終于有了這份上手學(xué)習(xí)Zephyr的開發(fā)教程資料匯總。這里面涵蓋了從 Zephyr 基礎(chǔ)知識講解,到構(gòu)建系統(tǒng)、設(shè)備驅(qū)動、線程調(diào)度等核心功能剖析,再到豐富的實(shí)示例和AI語音視覺識別應(yīng)用案例,以及詳細(xì)的開發(fā)環(huán)境搭建、獲取SDK等全方位的內(nèi)
    發(fā)表于 07-04 11:13

    中海達(dá)深度參與水文測驗(yàn)實(shí)培訓(xùn)

    近日,由內(nèi)蒙古自治區(qū)水文水資源中心主辦的“全區(qū)水文測驗(yàn)及整編技術(shù)培訓(xùn)班”的水文測驗(yàn)實(shí)培訓(xùn)在呼和浩特市托克托縣頭道拐水文站順利開展。中海達(dá)作為深耕水利水文領(lǐng)域二十余載的技術(shù)引領(lǐng)者,深度參與此次培訓(xùn),為學(xué)員提供了無人機(jī)測流系統(tǒng)、無人船測流系統(tǒng)及RTK測量系統(tǒng),助力水文測驗(yàn)技
    的頭像 發(fā)表于 06-11 16:11 ?359次閱讀

    Air8000 Wi-Fi功能實(shí)指南:固件升級與網(wǎng)絡(luò)配置步驟!

    若您計(jì)劃使用Air8000的無線網(wǎng)絡(luò)功能,請按以下步驟操作,完成全部步驟后方可正常使用。快快學(xué)起來吧~ 一、Air8000升級Wi-Fi實(shí)要點(diǎn) ? 本文以Air8000核心板為例,采用串口線刷方式
    的頭像 發(fā)表于 05-28 15:48 ?276次閱讀
    Air8000 Wi-Fi功能<b class='flag-5'>實(shí)</b><b class='flag-5'>操</b>指南:固件升級與網(wǎng)絡(luò)配置步驟!

    西門子再收購EDA公司 西門子宣布收購Excellicon公司 時序約束工具開發(fā)商

    精彩看點(diǎn) 此次收購將幫助系統(tǒng)級芯片 (SoC) 設(shè)計(jì)人員通過經(jīng)市場檢驗(yàn)的時序約束管理能力來加速設(shè)計(jì),并提高功能約束和結(jié)構(gòu)約束的正確性 ? 西門子宣布 收購 Excellicon 公司
    的頭像 發(fā)表于 05-20 19:04 ?827次閱讀
    西門子再收購EDA公司  西門子宣布收購Excellicon公司  <b class='flag-5'>時序</b><b class='flag-5'>約束</b>工具開發(fā)商

    求助 有那些機(jī)構(gòu) 有關(guān)于 GB/T 4706.1 國標(biāo)的實(shí)培訓(xùn)

    求助 有那些機(jī)構(gòu) 有關(guān)于 GB/T 4706.1 國標(biāo)的實(shí)培訓(xùn)
    發(fā)表于 04-30 16:20

    FPGA時序約束之設(shè)置時鐘組

    Vivado中時序分析工具默認(rèn)會分析設(shè)計(jì)中所有時鐘相關(guān)的時序路徑,除非時序約束中設(shè)置了時鐘組或false路徑。使用set_clock_groups命令可以使
    的頭像 發(fā)表于 04-23 09:50 ?469次閱讀
    FPGA<b class='flag-5'>時序</b><b class='flag-5'>約束</b>之設(shè)置時鐘組

    數(shù)字調(diào)音臺實(shí)講解

    電子發(fā)燒友網(wǎng)站提供《數(shù)字調(diào)音臺實(shí)講解.pdf》資料免費(fèi)下載
    發(fā)表于 03-26 14:18 ?3次下載

    【北京迅為】iTOP-RK3568開發(fā)板鴻蒙OpenHarmony系統(tǒng)南向驅(qū)動開發(fā)實(shí)-HDF驅(qū)動配置UART

    【北京迅為】iTOP-RK3568開發(fā)板鴻蒙OpenHarmony系統(tǒng)南向驅(qū)動開發(fā)實(shí)-HDF驅(qū)動配置UART
    的頭像 發(fā)表于 03-25 11:02 ?719次閱讀
    【北京迅為】iTOP-RK3568開發(fā)板鴻蒙OpenHarmony系統(tǒng)南向驅(qū)動開發(fā)<b class='flag-5'>實(shí)</b><b class='flag-5'>操</b>-HDF驅(qū)動配置UART

    一文詳解Vivado時序約束

    Vivado的時序約束是保存在xdc文件中,添加或創(chuàng)建設(shè)計(jì)的工程源文件后,需要創(chuàng)建xdc文件設(shè)置時序約束。時序
    的頭像 發(fā)表于 03-24 09:44 ?3527次閱讀
    一文詳解Vivado<b class='flag-5'>時序</b><b class='flag-5'>約束</b>

    北京迅為iTOP-RK3568開發(fā)板OpenHarmony系統(tǒng)南向驅(qū)動開發(fā)實(shí)-HDF驅(qū)動配置LED

    北京迅為iTOP-RK3568開發(fā)板OpenHarmony系統(tǒng)南向驅(qū)動開發(fā)實(shí)-HDF驅(qū)動配置LED
    的頭像 發(fā)表于 03-14 14:41 ?699次閱讀
    北京迅為iTOP-RK3568開發(fā)板OpenHarmony系統(tǒng)南向驅(qū)動開發(fā)<b class='flag-5'>實(shí)</b><b class='flag-5'>操</b>-HDF驅(qū)動配置LED

    hyper 網(wǎng)卡,hyper 網(wǎng)卡的實(shí)流程,hyper-v批量管理工具的使用指南

    行業(yè)對高效配送的需求。批量管理虛擬機(jī)能夠?qū)崿F(xiàn)對物流業(yè)務(wù)系統(tǒng)的快速部署和靈活調(diào)整,提高配送調(diào)度的效率,降低運(yùn)營成本,提升物流服務(wù)質(zhì)量。接下來和大家一起探索hyper網(wǎng)卡的實(shí)流程。 ? ?hyper網(wǎng)卡的實(shí)
    的頭像 發(fā)表于 02-05 10:29 ?465次閱讀
    hyper 網(wǎng)卡,hyper 網(wǎng)卡的<b class='flag-5'>實(shí)</b><b class='flag-5'>操</b>流程,hyper-v批量管理工具的使用指南

    termius 中文,termius 中文的實(shí)步驟,linux服務(wù)器遠(yuǎn)程連接的實(shí)用教程

    知識付費(fèi)平臺多元,課程資源服務(wù)器知識寶藏。用戶遠(yuǎn)程購買學(xué)習(xí),講師持續(xù)更新內(nèi)容。求知之路永不止步,智慧財(cái)富借遠(yuǎn)程共享雙贏,推動知識經(jīng)濟(jì)前行。本文將和大家一起探索termius中文的實(shí)步驟以及
    的頭像 發(fā)表于 12-18 13:43 ?852次閱讀
    termius 中文,termius 中文的<b class='flag-5'>實(shí)</b><b class='flag-5'>操</b>步驟,linux服務(wù)器遠(yuǎn)程連接的實(shí)用教程

    時序約束一主時鐘與生成時鐘

    的輸出,對于Ultrascale和Ultrascale+系列的器件,定時器會自動地接入到GT的輸出。 1.2 約束設(shè)置格式 主時鐘約束使用命令create_clock進(jìn)行創(chuàng)建,進(jìn)入Timing
    的頭像 發(fā)表于 11-29 11:03 ?1404次閱讀
    <b class='flag-5'>時序</b><b class='flag-5'>約束</b>一主時鐘與生成時鐘

    實(shí)文檔】在智能硬件的大模型語音交互流程中接入RAG知識庫

    就不講太多了,這里實(shí)用CSK6大模型開發(fā)板接入自建的空調(diào)產(chǎn)品手冊知識庫演示接入過程,只要對照文檔步驟就可以完成操作。操作過程中遇到問題,也可以參考后半部分的排錯流程來定位和解決問題。
    發(fā)表于 09-29 17:12

    深度解析FPGA中的時序約束

    建立時間和保持時間是FPGA時序約束中兩個最基本的概念,同樣在芯片電路時序分析中也存在。
    的頭像 發(fā)表于 08-06 11:40 ?1407次閱讀
    深度解析FPGA中的<b class='flag-5'>時序</b><b class='flag-5'>約束</b>