對(duì)低功耗高清顯示器的需求,正推動(dòng)著對(duì)高速串行總線的采用,特別是移動(dòng)設(shè)備。MIPI D-PHY 是一種標(biāo)準(zhǔn)總線,是為在應(yīng)用處理器、攝像機(jī)和顯示器之間傳送數(shù)據(jù)而設(shè)計(jì)的。
物理層
D-PHY 的物理層由一個(gè)時(shí)鐘和四條數(shù)據(jù)通路 [D0:D3] 組成,可以以非常高的速度運(yùn)行。物理層可以支持不同的協(xié)議層。例如,攝像機(jī)捕捉的影像可以通過(guò)采用CSI-2 協(xié)議的 D-PHY 物理層傳送到處理器,再傳送到應(yīng)用處理器,然后通過(guò)采用 DSI 協(xié)議的 D-PHY 物理層傳送到顯示器。
物理層信號(hào)有兩種模式:高速 (HS) 模式和低功率 (LP) 模式。高速[HS] 模式用于快速傳送數(shù)據(jù)。在系統(tǒng)處于空閑時(shí),低功率 [LP] 模式用來(lái)傳送控制信息,以延長(zhǎng)電池續(xù)航時(shí)
間。在低功率 (LP) 模式下,信令采用兩條單端線路,擺幅為 1.2 V,最大運(yùn)行數(shù)據(jù)速率為 10 Mb/s。在高速 (HS) 模式下,信令采用差分線路。
D-PHY 數(shù)據(jù)通路在連續(xù)時(shí)鐘模式下的模式和狀態(tài)。(MIPI 聯(lián)盟 D-PHY 規(guī)范第 1.2 版,MIPI 聯(lián)盟公司 )
D-PHY 時(shí)鐘通路在正常時(shí)鐘模式下的模式和狀態(tài)。(MIPI 聯(lián)盟 D-PHY 規(guī)范第 1.2 版,MIPI 聯(lián)盟公司 )
測(cè)試設(shè)置
示 波 器 和 探 頭 要 求 的 最 低 帶 寬 是 4 GHz。 在 2.5 Gbps 的最高數(shù)據(jù)速率時(shí),示波器和探頭建議帶寬是8 GHz。
設(shè)置包括:
示波器
4 只低負(fù)載單端探頭
TekExpress D-PHY 1.2 自動(dòng)測(cè)試解決方案
高級(jí)抖動(dòng)分析 ( 推薦 )
探測(cè)、端接電路板
建議配置:
審核編輯 黃宇
-
測(cè)試
+關(guān)注
關(guān)注
8文章
5706瀏覽量
128870 -
總線
+關(guān)注
關(guān)注
10文章
2960瀏覽量
89765 -
MIPI
+關(guān)注
關(guān)注
11文章
331瀏覽量
49783
發(fā)布評(píng)論請(qǐng)先 登錄
MIPI d-phy串行數(shù)據(jù)操作員手冊(cè)
AMD助力打造MIPI C-PHY/D-PHY測(cè)試方案

普源精電MIPI D-PHY一致性測(cè)試方案

PCIe 6.0 互操作性PHY驗(yàn)證測(cè)試方案

CAN XL物理層揭秘(下):物理層組合與兼容性

一致性測(cè)試系統(tǒng)的技術(shù)原理和也應(yīng)用場(chǎng)景
異構(gòu)計(jì)算下緩存一致性的重要性

LMK05318的ITU-T G.8262一致性測(cè)試結(jié)果

TPS23882B SIFOs IEEE802.3bt 一致性測(cè)試報(bào)告

級(jí)聯(lián)一致性和移相器校準(zhǔn)應(yīng)用手冊(cè)

電感值和直流電阻的一致性如何提高?
LIN一致性測(cè)試規(guī)范2.1
是德科技為FiRa2.0認(rèn)證版本提供UWB設(shè)備一致性測(cè)試工具
聚焦MIPI 系列之四:一文盤點(diǎn)D-PHY/C-PHY/M-PHY之架構(gòu)與測(cè)試解決方案

評(píng)論