一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

PLDA在FPGA上支持PCIe? 4.0 v0.9的PCIe軟IP解決方案

YCqV_FPGA_EETre ? 來(lái)源:未知 ? 作者:佚名 ? 2017-09-24 06:17 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

PLDA的XpressRICH4?和XpressRICH4-AXI?為Xilinx? Virtex? Ultrascale+? FPGA提供PCIe 4.0 v0.9支持,為FPGA技術(shù)提供最先進(jìn)、最高性能的互連技術(shù)。

PLDA今日宣布推出在FPGA上支持PCIe? 4.0 v0.9的PCIe軟IP解決方案。PLDA的XpressRICH4?和XpressRICH4-AXI? IP解決方案已證明具有可靠的可靠性,許多ASIC和SoC已經(jīng)投入生產(chǎn)。

PLDA PCIe 4.0軟IP解決方案現(xiàn)在支持最新功能,這些功能已強(qiáng)制納入PCIe 4.0規(guī)范,包括支持EIEOS。

此外,經(jīng)在由PCIe 4.0 x86提供支持的早期平臺(tái)(具有端到端DMA流量)上驗(yàn)證,面向Virtex Ultrascale+的PLDA PCIe 4.0軟IP在硬件中的運(yùn)行速度為16GT/s。這些測(cè)試證明PLDA PCIe 4.0 IP在PLDA的PCIe 3.0至PCIe 4.0透明模式交換機(jī)上運(yùn)行時(shí)可實(shí)現(xiàn)最大的吞吐量。

歡迎光臨TSMC OIP圣克拉拉(9月13日)和IP SoC上海(9月14日)研討會(huì),您將有機(jī)會(huì)認(rèn)識(shí)我們的團(tuán)隊(duì)、參觀我們的演示會(huì)并了解我們的PCIe 4.0解決方案

關(guān)于PLDA XpressRICH4:PLDA的XpressRICH4是一種高度可配置的PCIe 4.0接口軟IP,支持端點(diǎn)、根端口、交換機(jī)、橋接器以及SR-IOV、多功能、數(shù)據(jù)保護(hù)(ECC、ECRC)、ATS、TPH、 AER等高級(jí)功能。

關(guān)于PLDA XpressRICH4-AXI:PLDA的XpressRICH4-AXI是一種企業(yè)級(jí)PCIe 4.0接口軟IP,具有可配置的AMBA AXI3/AXI4用戶界面和高性能DMA、地址轉(zhuǎn)換、排序規(guī)則監(jiān)督、ECAM、數(shù)據(jù)保護(hù)(ECC、ECRC)。支持SR-IOV、6 BARs+ EPROM和開(kāi)放式中斷接口。

關(guān)于PLDA XpressSWITCH:XpressSWITCH是一款可定制的嵌入式PCIe交換機(jī),專為ASIC和FPGA實(shí)現(xiàn)而設(shè)計(jì),支持一個(gè)上行端口和多個(gè)下行端口連接,提供大量的配置選擇。該產(chǎn)品支持PCIe 3.0至PCIe 4.0交換機(jī)。

關(guān)于PLDA檢測(cè)儀:該檢測(cè)儀是一個(gè)PCI Express 4.0 主機(jī)平臺(tái),適用于PCIe 4.0硅芯片、設(shè)備和軟件的診斷和性能優(yōu)化。它支持在L0階段前和L0階段后診斷PHY和鏈路問(wèn)題,測(cè)試您的通道邊限電路并在x86環(huán)境中驗(yàn)證和優(yōu)化你的PCIe 4.0設(shè)備性能。

關(guān)于PLDA20多年來(lái),PLDA一直成功提供PCI和PCI Express IP。憑借逾6,200項(xiàng)許可證,PLDA已建立起龐大的客戶群和全球最廣泛的PCIe生態(tài)系統(tǒng)。PLDA在四代PCI Express規(guī)格中一直保持領(lǐng)導(dǎo)地位,使客戶能夠降低風(fēng)險(xiǎn)并加快其基于ASIC和FPGA的設(shè)計(jì)的上市時(shí)間。PLDA提供全面的PCIe解決方案,涵蓋IP核、用于ASIC原型設(shè)計(jì)的FPGA電路板、PCIe BFM/試驗(yàn)臺(tái)、PCIe驅(qū)動(dòng)器和API。PLDA是一家全球性公司,在北美洲(加州圣何塞)和歐洲(法國(guó)、意大利、保加利亞)設(shè)有辦事處。

往期精彩回顧

一個(gè)新穎的系統(tǒng)架構(gòu): Kintex-7 FPGA + Nvidia TX2 = 16通道高速ADC數(shù)據(jù)采集系統(tǒng)

Xilinx、Arm、Cadence和臺(tái)積公司共同宣布全球首款采用7納米工藝的CCIX測(cè)試芯片

嵌入式開(kāi)發(fā)者福音,華為 FPGA 加速云服務(wù)器來(lái)了!

【專家坐堂Q&A】我無(wú)法在我的 IPI 設(shè)計(jì)中仿真 MicroBlaze MCS

震驚! 基于 Xilinx Kintex UltraScale實(shí)現(xiàn)nvNITRO NVMe超高速加速器卡

Python是增長(zhǎng)最快的主流編程語(yǔ)言

Xilinx 助力華為 FPGA 加速云服務(wù)器,將機(jī)器學(xué)習(xí)、數(shù)據(jù)分析與視頻處理性能提升 10 倍以上

硬件云?Yes,Aldec推出基于Xilinx FPGA實(shí)現(xiàn)的HES硬件云臺(tái)

如何使用可編程邏輯為按鈕輸入消抖

發(fā)射本振泄漏—零中頻架構(gòu)中令人煩惱的問(wèn)題

Xilinx 開(kāi)發(fā)者大會(huì)論文征集開(kāi)始了!

性能飛升350%~400%!Xilinx DSP slices實(shí)現(xiàn)SDF 流水 FFT Core

通過(guò)Xilinx工具和Amazon EC2云上的InTime優(yōu)化設(shè)計(jì)性能

手把手教你FPGA存儲(chǔ)器項(xiàng)使用DRAM

百度云RSA解密加速服務(wù)

【下載】8 位點(diǎn)積加速

售價(jià)59$的WiFi/藍(lán)牙Pmod模塊Murata 1DX上市!

一種基于Zynq的新型工業(yè)4.0以太網(wǎng)Kit

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1645

    文章

    22048

    瀏覽量

    618327
  • PLDA
    +關(guān)注

    關(guān)注

    1

    文章

    4

    瀏覽量

    3930

原文標(biāo)題:PLDA宣布面向FPGA推出支持PCIe? 4.0 v0.9的控制器,允許在FPGA上即時(shí)完成PCIe 4.0實(shí)現(xiàn)

文章出處:【微信號(hào):FPGA-EETrend,微信公眾號(hào):FPGA開(kāi)發(fā)圈】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    PCIe 5.0市場(chǎng)加速滲透,PCIe 6.0研發(fā)到來(lái)

    電子發(fā)燒友網(wǎng)報(bào)道(文/黃晶晶)PCIe 5.0作為新一代高速接口標(biāo)準(zhǔn),其帶寬大幅提升至32 GT/s,相較于PCIe 4.0翻了一番。這種高效的數(shù)據(jù)傳輸能力使得PCIe 5.0
    的頭像 發(fā)表于 01-27 00:03 ?5085次閱讀

    nvme IP開(kāi)發(fā)之PCIe

    體系架構(gòu) RC是PCIe體系樹(shù)形結(jié)構(gòu)中的根節(jié)點(diǎn)。RC主要負(fù)責(zé)配置PCIe總線上的所有設(shè)備,分配資源、處理傳輸請(qǐng)求,并管理數(shù)據(jù)流動(dòng)。處理器系統(tǒng)中,RC是負(fù)責(zé)連接CPU與PCIe系統(tǒng)的橋
    發(fā)表于 05-17 14:54

    Microchip發(fā)布全新Switchtec? PCIe 4.0交換機(jī)系列

    ? PCIe 4.0交換機(jī)樣品。 現(xiàn)代高性能計(jì)算(HPC)系統(tǒng)中,處理高要求工作負(fù)載離不開(kāi)可擴(kuò)展性、高可靠性和低延遲連接的支持,而PCIe
    的頭像 發(fā)表于 01-22 13:57 ?678次閱讀

    如何選擇適合的PCIe配置

    ,幫助您做出合適的選擇: 一、了解PCIe版本與性能 PCIe版本 :PCIe 4.0相比PCIe 3.0
    的頭像 發(fā)表于 11-26 16:10 ?1339次閱讀

    PCIe信號(hào)完整性問(wèn)題解決方案

    問(wèn)題的解決方案: 一、檢查和優(yōu)化硬件連接 確保連接器和插槽正確接觸 : 檢查PCIe設(shè)備(如顯卡、固態(tài)硬盤等)與主板PCIe插槽之間的連接是否牢固,確保所有連接器都正確插入且沒(méi)有物
    的頭像 發(fā)表于 11-26 15:18 ?2208次閱讀

    PCIe 4.0與3.0的區(qū)別 PCIe設(shè)備的故障排除方法

    PCIe 4.0與3.0的區(qū)別 PCIe(Peripheral Component Interconnect Express)是一種高速計(jì)算機(jī)總線,用于連接主板和附加卡。PCIe
    的頭像 發(fā)表于 11-26 15:12 ?5347次閱讀

    pcie擴(kuò)展槽的使用技巧

    的基礎(chǔ)知識(shí) 使用PCIe擴(kuò)展槽之前,了解其基礎(chǔ)知識(shí)是非常重要的。PCIe插槽有不同的版本和速度等級(jí),例如PCIe 1.0、2.0、3.0和4.0
    的頭像 發(fā)表于 11-13 10:36 ?2758次閱讀

    pcie 4.0pcie 5.0的區(qū)別

    per second),這意味著x16配置下,PCIe 4.0的理論最大帶寬為64 GB/s。而PCIe 5.0則進(jìn)一步提升,每通道速率達(dá)到了32 GT/s,x16配置下的理論最大
    的頭像 發(fā)表于 11-13 10:35 ?1.4w次閱讀

    主板優(yōu)化PCIe通道設(shè)置

    主板優(yōu)化PCIe通道設(shè)置是提升系統(tǒng)性能的重要步驟,以下是具體的優(yōu)化建議: 一、了解主板和PCIe規(guī)格 查閱主板手冊(cè) :首先,需要了解主板支持
    的頭像 發(fā)表于 11-06 09:30 ?1.1w次閱讀

    如何測(cè)試PCIe插槽的速度

    插槽的速度取決于其版本和通道數(shù)。例如,PCIe 3.0 x16插槽的理論最大帶寬為32 Gbps,而PCIe 4.0 x16插槽的理論最大帶寬為64 Gbps。 2. 檢查硬件規(guī)格
    的頭像 發(fā)表于 11-06 09:23 ?5700次閱讀

    PCIe 4.0PCIe 3.0的性能對(duì)比

    /s。這意味著相同的通道數(shù)量下,PCIe 4.0的總帶寬是PCIe 3.0的兩倍。 1.1 理論帶寬 PCIe 3.0 :理論最大帶寬為3
    的頭像 發(fā)表于 11-06 09:22 ?1.3w次閱讀

    Cadence展示完整的PCIe 7.0 IP解決方案

    十多年來(lái),Cadence 對(duì) PCIe 技術(shù)的堅(jiān)定承諾和支持,在業(yè)界有目共睹。我們深知強(qiáng)大 PCIe 生態(tài)系統(tǒng)的重要性,并感謝 PCI-SIG 提供的平臺(tái)。 PCI-SIG 開(kāi)發(fā)者大
    的頭像 發(fā)表于 08-29 09:14 ?1068次閱讀
    Cadence展示完整的<b class='flag-5'>PCIe</b> 7.0 <b class='flag-5'>IP</b><b class='flag-5'>解決方案</b>

    PCIe 5.0 SerDes 測(cè)試

    的吞吐量較上一代 PCIe 4.0 增加一倍。需要注意的是 PCIe 原始傳輸速率的單位是 GT/s ,而鏈路數(shù)據(jù)速率的單位是 Gb/s。 表 1:五代 PCIe 的對(duì)比表 需要注意
    的頭像 發(fā)表于 08-16 09:33 ?1959次閱讀
    <b class='flag-5'>PCIe</b> 5.0 SerDes 測(cè)試

    新思科技PCIe 7.0驗(yàn)證IP(VIP)的特性

    近期的博文《新思科技率先推出PCIe 7.0 IP解決方案,加速HPC和AI等萬(wàn)億參數(shù)領(lǐng)域的芯片設(shè)計(jì)》中,新思科技宣布推出綜合全面的PCIe
    的頭像 發(fā)表于 07-24 10:11 ?1603次閱讀
    新思科技<b class='flag-5'>PCIe</b> 7.0驗(yàn)證<b class='flag-5'>IP</b>(VIP)的特性