一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

EDA技術(shù)特點,作用及前景分析

電子工程師 ? 來源:網(wǎng)絡(luò)整理 ? 作者:工程師姚遠(yuǎn)香 ? 2018-07-15 11:56 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

電子電路的設(shè)計是一項非常復(fù)雜的系統(tǒng)工程,在設(shè)計過程中,由設(shè)計者通過對具體數(shù)據(jù)進(jìn)行相應(yīng)的分析,然后提出初步設(shè)計方案,再進(jìn)行相應(yīng)的修改與調(diào)試,不斷地對電路的設(shè)計進(jìn)行補充,完善電路設(shè)計方案。

這個過程是十分復(fù)雜而費時的。隨著電子設(shè)計自動化(EDA)技術(shù)的出現(xiàn),極大的節(jié)約了電子電路課程設(shè)計的時間,使得電子電路的設(shè)計更加簡準(zhǔn)確、科學(xué)。

1.EDA技術(shù)的特點

電子設(shè)計自動化(EDA)技術(shù)是將計算機(jī)作為工作的平臺,通過融合電子技術(shù)、智能化技術(shù)以及計算機(jī)技術(shù)的最新成果而設(shè)計出來的一項現(xiàn)代電子技術(shù)。隨著現(xiàn)代化教育的不斷深入,EDA技術(shù)的應(yīng)用也越來越廣泛。目前,EDA技術(shù)已經(jīng)在電子電路設(shè)計、印刷電路板設(shè)計、可編程器件的編程以及集成電路板的設(shè)計中被廣泛的應(yīng)用。

通過運用EDA技術(shù),相應(yīng)的設(shè)計人員能夠?qū)﹄娐吩O(shè)計、邏輯分析、時序測試、性能設(shè)計等各個方面進(jìn)行自動設(shè)計。對于EDA軟件技術(shù)的開發(fā)而言,Multisiim8.0軟件支撐平臺是發(fā)揮EDA技術(shù)功能的有力支撐平臺,能夠保證其電路的建立、實驗數(shù)據(jù)的分析以及結(jié)構(gòu)的輸出等方面的處理與分析過程能夠在一個集成系統(tǒng)中完成。在利用EDA技術(shù)進(jìn)行設(shè)計的過程中,設(shè)計人員只需要通過鼠標(biāo)進(jìn)行簡單的操作就能夠完成電路的創(chuàng)建、更改電路參數(shù)、更換電路元器件等方面的工作。

同時,在使用EDA技術(shù)進(jìn)行電路設(shè)計的過程中,該軟能夠白行對相應(yīng)的設(shè)計方案進(jìn)行淵試,不斷地對設(shè)計電路的性能進(jìn)行分析,對電路設(shè)計中的漏洞、問題進(jìn)行修補充、修改,從而使得設(shè)計的電路性能最優(yōu)化。

同時,對于運用EDA技術(shù)在Multisiim8.0軟件支撐平臺中進(jìn)行電路設(shè)計及其優(yōu)化而言,該軟件在輸入輸出指令以及各種控制語言方面沒有硬性的要求,也不需要對電路的各個環(huán)節(jié)進(jìn)行相應(yīng)的程序編制,只需要在電路設(shè)計的平臺內(nèi)將虛擬的電子元器件用節(jié)點和線進(jìn)行連接,就能夠從虛擬的儀器表上得到相應(yīng)的仿真波形以及各種參數(shù)的分析結(jié)果。Multisiim8.0軟件平臺中設(shè)有大量的與實際元器件相對應(yīng)的虛擬模型,這也就使得在進(jìn)行相應(yīng)的電子電路設(shè)計中,電路設(shè)計的的形式更加趨近于現(xiàn)實情況,使得其仿真效果更加精確、科學(xué)。

2.利用EDA技術(shù)進(jìn)行電子電路設(shè)計的一般步驟

2.1對相應(yīng)的設(shè)計課題進(jìn)行理解

在進(jìn)行電子電路設(shè)計之前,要對需要設(shè)計的電路進(jìn)行全方面的分析,對設(shè)計電路的功能要求、設(shè)計標(biāo)準(zhǔn)、設(shè)計元件以及技術(shù)指標(biāo)能夠熟練的掌握,對于處理信號與被控制轉(zhuǎn)換對象的特點和參數(shù)進(jìn)行系統(tǒng)的分析與統(tǒng)計。其設(shè)計的基本流程如下圖所示:

圖1基本流程

2.2制定相應(yīng)的設(shè)計方案

通過對系統(tǒng)的總體功能進(jìn)行分析,繪制電路設(shè)計的原理框圖,然后將總的設(shè)計方案劃分為多個環(huán)節(jié)。通過對不同環(huán)節(jié)間的聯(lián)系進(jìn)行分析,確定各個環(huán)節(jié)間的信號交流方式以及電路運行的時序。電路設(shè)計的總框圖要能夠簡單、清晰的表達(dá)出整個電路設(shè)計的過程與原理。

2.3對單元電路進(jìn)行仿真實驗

在確定了總的設(shè)計方案后,要對元器件進(jìn)行選擇,通過電子仿真軟件將每個環(huán)節(jié)的電路圖進(jìn)行繪制,然后利用電子仿真軟件中的仿真功能對其進(jìn)行仿真檢驗,以判斷該環(huán)節(jié)的設(shè)計方案是否可行。如果在電路的設(shè)計中運用了COMS、分立元件、TTL、運放集成電路等多種元器件,采用了不同的電源供電,那么,在設(shè)計的過程中就應(yīng)該對電路間的電平轉(zhuǎn)換過程進(jìn)行設(shè)計,并對其轉(zhuǎn)換的方式與流程進(jìn)行相應(yīng)的框圖繪制,從而確保其電平的轉(zhuǎn)換方式正確。

同時,在進(jìn)行仿真電路設(shè)計時,可以根據(jù)所要設(shè)計的電路類型選擇合適的仿真軟件。當(dāng)下,電力行業(yè)中已經(jīng)開發(fā)出許多種側(cè)重點不同的仿真軟件,包括SPICE、Proteus、Multisim等軟件。一般來說,對于在電路設(shè)計中基礎(chǔ)電路的仿真過程來說,其最好的選擇是采用Multisim軟件進(jìn)行仿真實驗;對于相對復(fù)雜的控制電路來說,其主要采用的是Proteus軟件;在通信工程的電路設(shè)計中,在進(jìn)行仿真實驗設(shè)計時,一般采用的是MATLAB軟件。

通過對各種仿真電路軟件的使用,能夠?qū)Ω鱾€環(huán)節(jié)的設(shè)計方案進(jìn)行相應(yīng)的性能檢驗,對其運行的原理及流程進(jìn)行模擬,還能對電路設(shè)計方案中的參數(shù)自動分析,對于設(shè)計方案中的不足之處進(jìn)行改進(jìn),從而使得設(shè)計方案得到優(yōu)化。通過對EDA技術(shù)的運用,不僅能夠使得設(shè)計的過程變得簡單便捷,節(jié)約大量的時間,而且能夠開發(fā)相應(yīng)學(xué)習(xí)者的創(chuàng)新思維,提高其動手能力。

2.4對各環(huán)節(jié)之間的設(shè)計方案進(jìn)行分析

在運用EDA技術(shù)對單元電路進(jìn)行仿真實驗之后,要對整個電路的可行性進(jìn)行分析。因為在進(jìn)行各個單元的仿真實驗中,都是對其一部分的性能進(jìn)行檢驗,這也就使得即使各個環(huán)節(jié)都不存在問題,但在組合成一個整體時就可能存在各環(huán)節(jié)之間搭配不合理的狀況,從而使得整個系統(tǒng)的性能達(dá)不到預(yù)期的目標(biāo)。

因此,在對各環(huán)節(jié)進(jìn)行仿真實驗之后,要對各個環(huán)節(jié)的電路進(jìn)行全面的分析,對于信號的輸入輸出關(guān)系、各環(huán)節(jié)接口的極性以及各環(huán)節(jié)的時序等方面進(jìn)行深入的分析,從而得出電路設(shè)計中存在的沖突與矛盾,進(jìn)而對其進(jìn)行修改,制定出最佳的設(shè)計方案。

2.5組合各設(shè)計環(huán)節(jié)

在對各個環(huán)節(jié)電路以及各環(huán)節(jié)電路之間的設(shè)計方案進(jìn)行檢驗之后,要對整個設(shè)計方案進(jìn)行仿真實驗,從而驗證整個設(shè)計的可行性。在按照設(shè)計要求設(shè)計出相應(yīng)的電路元件后,要對其進(jìn)行反復(fù)的實驗與聯(lián)系,從而使得設(shè)計人員能夠熟練掌握該電路的設(shè)計方式。

同時,由于在進(jìn)行電子仿真實驗過程中,其元件都是采用的理想元件以及理想的連接工藝,而在實際的電路中,影響其性能穩(wěn)定性的因素很多。因此,在對電路的實體安裝過程中,要對其性能進(jìn)行多次調(diào)試,以使其達(dá)到性能最優(yōu)點。

3.實例分析

3.1組合邏輯電路的設(shè)計

通過對電子電路設(shè)計的一般步驟可以推出組合邏輯電路的設(shè)計步驟為:分析問題,列表,求表達(dá)式,畫出電路圖。下面我們以判斷兩個輸入信號的電路是否同路的邏輯仿真設(shè)計為例展開討論。

3.1.1設(shè)定規(guī)則。將兩個輸入信號分別設(shè)定為A、B,其輸出信號設(shè)為X,當(dāng)A、B兩個信號的輸入電路相同時輸出X=0,當(dāng)A、B兩個型號輸入電路不同時其輸出為X=1。

3.1.2啟動電子工作平臺(EWB),進(jìn)入其主界面,將該平臺的儀器數(shù)據(jù)庫打開,搜索其中的邏輯轉(zhuǎn)換儀,雙擊其圖標(biāo),以打開邏輯轉(zhuǎn)換儀的操作面板,在面板上的真值表區(qū)分別點擊A、B兩個邏輯變量,從而在面板的輸出區(qū)域建立一個二變量真值表,并根據(jù)相應(yīng)的要求在輸出變量列中輸入相應(yīng)的邏輯數(shù)值。

3.1.3在邏輯轉(zhuǎn)換儀中輸入相應(yīng)的輸入量后,在其面板上點擊“真值表→簡化邏輯表達(dá)式”選項,使得經(jīng)簡化的邏輯表達(dá)式在該面板底部的邏輯表達(dá)欄中顯示出來。

3.1.4簡化的邏輯表達(dá)式在邏輯轉(zhuǎn)換儀面板底部顯示出來之后,再選擇該面板上“表達(dá)式→與非邏輯電路”選項,之后在相應(yīng)的顯示區(qū)域顯示出由五個與非門組成的電路。

3.1.5在該電路設(shè)計出來之后,要對其邏輯功能進(jìn)行測試,通過在兩個輸入端接入兩個開關(guān),其中一個選擇“+5V”,另一個選擇接地,其輸出端與指示燈相連接,然后接通開關(guān),根據(jù)指示燈的狀態(tài),對真值表里的狀態(tài)進(jìn)行驗證。

3.2時序電路設(shè)計

設(shè)計分頻器,其主要由JK觸發(fā)器組成。

首先,對JK觸發(fā)器的邏輯功能進(jìn)行測試。從相應(yīng)的數(shù)字器件庫中選用一個JK觸發(fā)器,要求該觸發(fā)器本身屬性為低電平觸發(fā)、置位與復(fù)位,按照下圖進(jìn)行連接,閉合該電路中仿真開關(guān),然后打開邏輯分析儀面板,通過讀取上面的圖形以及參數(shù),對其進(jìn)行分析,就能夠完成對JK觸發(fā)器邏輯功能的測試。

圖2時序電路設(shè)計

通過利用JK觸發(fā)器的特性將觸發(fā)器按照要求進(jìn)行組裝,使其具有相應(yīng)的分頻功能。一般來說,一個JK觸發(fā)器可以制成二分頻器,對兩個分頻器進(jìn)行相應(yīng)的組合能夠組裝成四分頻器。根據(jù)設(shè)計的要求進(jìn)行分析,得出在該電路設(shè)計中需要運用八分頻器,那么就需要將三個觸發(fā)器按照二進(jìn)制導(dǎo)步計數(shù)器級連接的方式進(jìn)行連接,從而得到八分頻器。將分頻器組裝好之后,要把時鐘的脈沖以及JK觸發(fā)器的Q端連人電路中,與邏輯分析儀相連接,就能夠獲得相應(yīng)的波形圖,通過波形圖就可以得到其輸出端電平高低位與時間脈沖的關(guān)系。

4.認(rèn)識EDA技術(shù)的作用及其前景分析

當(dāng)前,EDA技術(shù)的應(yīng)用越來越普遍,在電子電路設(shè)計領(lǐng)域所扮演的角色也越來越重要,這也就要求我們要正確認(rèn)識EDA技術(shù)的作用。對于EDA技術(shù)正確應(yīng)用的教育與引導(dǎo)主要來源于教育者,這也就要求相關(guān)的教育者必須正視EDA技術(shù),合理充分的利用教學(xué)資源,積極采用新方法、新模式的教育教學(xué)方式,探索加快現(xiàn)代化教育進(jìn)行的路徑。

同時,在相應(yīng)的教育教學(xué)過程中,應(yīng)該將EDA技術(shù)引入到正規(guī)的教學(xué)課程中去,與相應(yīng)的實驗相結(jié)合,從而有效地加快學(xué)生對于這種技術(shù)的認(rèn)識。但是,在教育教學(xué)的過程中,一定要著實事求是的原則,不能將其功能進(jìn)行片面的夸大化,也不能僅僅依靠該種技術(shù)而取締傳統(tǒng)的手工實驗,導(dǎo)致學(xué)生實際動手能力與思考能力的發(fā)展受到限制。

EDA技術(shù)現(xiàn)在正是處于快速發(fā)展的階段,而隨著各種大規(guī)模的FPGA器件的不斷開發(fā),EDA技術(shù)在其仿真與設(shè)計這兩的方面的硬件標(biāo)準(zhǔn)得到了大幅度的發(fā)展。在未來的幾年內(nèi),EDA技術(shù)會不斷地向著大規(guī)模集成電路的方向發(fā)展,而且其軟硬件IP核在相關(guān)的應(yīng)用領(lǐng)域中將會得到進(jìn)一步的確認(rèn),其SOC高效低本設(shè)計也會不斷地成熟。

5.結(jié)語

通過將EDA技術(shù)運用到電子電路的設(shè)計與仿真過程中,使得其學(xué)習(xí)方式向著新穎化與趣味化轉(zhuǎn)變,能夠充分的調(diào)動起學(xué)生學(xué)習(xí)的積極性,發(fā)揮學(xué)生的主觀能動性,從而有效地提高學(xué)生在電路的設(shè)計與分析方面的能力。同時,通過傳統(tǒng)的教學(xué)方式與仿真技術(shù)相結(jié)合,將虛擬技術(shù)應(yīng)用到實際的設(shè)計過程中,提高了對相應(yīng)的教育者的要求,加快了課改的進(jìn)度,是推動社會主義現(xiàn)代化進(jìn)程的一個有力手段。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • eda
    eda
    +關(guān)注

    關(guān)注

    71

    文章

    2930

    瀏覽量

    178025
  • EDA技術(shù)
    +關(guān)注

    關(guān)注

    12

    文章

    173

    瀏覽量

    37629
  • 觸發(fā)器
    +關(guān)注

    關(guān)注

    14

    文章

    2039

    瀏覽量

    62152
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    面向高成品率設(shè)計的EDA技術(shù)

    達(dá)到使設(shè)計參數(shù)與加工后的參數(shù)基本一致。例如,在超深亞微米工藝下利用統(tǒng)計學(xué)技術(shù),通過對測試數(shù)據(jù)進(jìn)行統(tǒng)計學(xué)分析及Monte Carlo 仿真,針對參數(shù)偏差及失效點(缺陷)的統(tǒng)計分布特點建立統(tǒng)計學(xué)模型,以及
    發(fā)表于 06-17 14:37

    基于EDA技術(shù)的FPGA該怎么設(shè)計?

    ),在數(shù)字系統(tǒng)設(shè)計和控制電路中越來越受到重視。介紹了這種電路的基本結(jié)構(gòu)、性能特點、應(yīng)用領(lǐng)域及使用中的注意事項。對基于EDA技術(shù)的FPGA進(jìn)行了展望。指出EDA
    發(fā)表于 09-03 06:17

    基于EDA技術(shù)的FPGA設(shè)計計算機(jī)有哪些應(yīng)用?

    ),在數(shù)字系統(tǒng)設(shè)計和控制電路中越來越受到重視。介紹了這種電路的基本結(jié)構(gòu)、性能特點、應(yīng)用領(lǐng)域及使用中的注意事項。對基于EDA技術(shù)的FPGA進(jìn)行了展望。指出EDA
    發(fā)表于 11-01 07:24

    EDA技術(shù)的發(fā)展,EDA技術(shù)的基本設(shè)計方法有哪些?

    EDA技術(shù)的發(fā)展ESDA技術(shù)的基本特征是什么?EDA技術(shù)的基本設(shè)計方法有哪些?
    發(fā)表于 04-21 07:21

    分析嵌入式系統(tǒng)的技術(shù)特點

    基于嵌入式系統(tǒng)的概念,闡述嵌入式系統(tǒng)的關(guān)鍵技術(shù)、嵌入式開發(fā)以及廣泛的應(yīng)用。分析嵌入式系統(tǒng)的技術(shù)特點,分別從嵌入式處理器和嵌入式操作系統(tǒng)兩方面介紹,著重說明它不同于其它操作系統(tǒng)的一些處理
    發(fā)表于 10-27 09:51

    1969的特點和元件的作用分析

    特點、元件的作用1969分析,及最優(yōu)化的元件參數(shù)
    發(fā)表于 03-04 18:25 ?53次下載

    EDA技術(shù)的簡單介紹及特點分析

    本文主要對EDA技術(shù)的簡單介紹及特點分析EDA在20世紀(jì)60年代中期從計算機(jī)輔助設(shè)計(CAD)、計算機(jī)輔助制造(CAM)、計算機(jī)輔助測試(
    發(fā)表于 01-05 15:17 ?1.2w次閱讀

    現(xiàn)代eda技術(shù)特點作用淺談

    本文主要詳談EDA技術(shù)特點作用,首先介紹了EDA技術(shù)的發(fā)展歷程,其次闡述了
    發(fā)表于 04-27 09:44 ?1.3w次閱讀

    電子EDA技術(shù)的基礎(chǔ)知識(發(fā)展歷程、特點、作用、分類、應(yīng)用、趨勢)

    EDA技術(shù)是一門綜合性學(xué)科,它打破了軟件和硬件間的壁壘,代表了電子設(shè)計技術(shù)和應(yīng)用技術(shù)的發(fā)展方向。本文將帶大家一起來了解關(guān)于EDA
    發(fā)表于 05-23 14:27 ?6727次閱讀

    關(guān)于eda技術(shù)的五大特點

    目前EDA技術(shù)已在各大公司、企事業(yè)單位和科研教學(xué)部門廣泛使用。下面是小編收集的關(guān)于eda技術(shù)特點,希望大家認(rèn)真閱讀!
    發(fā)表于 07-09 15:08 ?8958次閱讀

    EDA技術(shù)設(shè)計的基本特點以及技術(shù)優(yōu)勢分析

    總而言之,在我國數(shù)字電路系統(tǒng)的技術(shù)發(fā)展過程中,EDA技術(shù)的應(yīng)用形式也相對較為普遍,很多集成電力的設(shè)計模式與EDA 技術(shù)有著緊密性的聯(lián)系。因此
    發(fā)表于 10-01 10:15 ?1.2w次閱讀

    EDA產(chǎn)業(yè)發(fā)展現(xiàn)狀與前景分析

    12月11日上午,在中國集成電路設(shè)計業(yè)2020年會之《EDA與IC設(shè)計創(chuàng)新論壇》上,行業(yè)各路大咖在會場對EDA的現(xiàn)狀與前景展開討論。
    的頭像 發(fā)表于 12-11 13:05 ?3862次閱讀

    eda的應(yīng)用領(lǐng)域 EDA技術(shù)作用特點

    EDA(Electronics Design Automation,電子設(shè)計自動化)技術(shù)與PCB(Printed Circuit Board,印刷電路板)設(shè)計是密不可分的。EDA技術(shù)
    發(fā)表于 04-10 17:50 ?9003次閱讀

    eda技術(shù)的核心是仿真嗎 EDA的四要素 EDA技術(shù)作用

     EDA技術(shù)的核心并不是仿真,仿真只是EDA技術(shù)的一個重要環(huán)節(jié)。EDA技術(shù)的核心是利用計算機(jī)輔助
    發(fā)表于 04-24 18:22 ?3335次閱讀

    eda技術(shù)與vhdl基礎(chǔ) eda的主要功能優(yōu)點 現(xiàn)代EDA技術(shù)特點有哪些

    EDA技術(shù)和VHDL是緊密相連的。在EDA設(shè)計中,VHDL通常用于描述數(shù)字電路的功能和行為,并通過邏輯分析器、仿真器等工具進(jìn)行仿真、分析和驗
    的頭像 發(fā)表于 08-09 12:41 ?2440次閱讀