常見的邏輯電平有:TTL,COMS,ECL,PECL,GTL,LVDS等等。每個(gè)電平都有輸入輸出的具體要求,也就代表了它所能區(qū)分0和1的標(biāo)準(zhǔn)。以上幾個(gè)電平的標(biāo)準(zhǔn)就不詳細(xì)展開了,重點(diǎn)討論下不同邏輯電平器件之間互連的一些注意事項(xiàng):
1、電平關(guān)系:每個(gè)邏輯電平有自己對(duì)于0和1的判斷標(biāo)準(zhǔn),因此必須保證其在正常的電平范圍內(nèi)工作,否則輕則不能正常工作,嚴(yán)重還會(huì)燒芯片哦。
2、驅(qū)動(dòng)能力:要仔細(xì)分析和計(jì)算器件的電氣特性參數(shù),選擇合理的驅(qū)動(dòng)能力,不然在電源波動(dòng)或者受到干擾的情況下容易造成系統(tǒng)不穩(wěn)定。
3、延時(shí)特性:尤其是在高速信號(hào)之間進(jìn)行邏輯電平轉(zhuǎn)換的時(shí)候,要重點(diǎn)關(guān)注延時(shí)特性,保證設(shè)計(jì)有充分的容限。
-
邏輯電平
+關(guān)注
關(guān)注
0文章
189瀏覽量
14772
原文標(biāo)題:【邏輯電平匹配】天生一對(duì),全靠匹配
文章出處:【微信號(hào):mcu168,微信公眾號(hào):硬件攻城獅】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。
發(fā)布評(píng)論請(qǐng)先 登錄
PowerPCB進(jìn)行印制板設(shè)計(jì)的流程和一些注意事項(xiàng)
使用WiFi模塊的一些細(xì)節(jié)及注意事項(xiàng)
介紹一些用電時(shí)的注意事項(xiàng)和防護(hù)措施
談?wù)勲娙莸?b class='flag-5'>一些基本應(yīng)用及注意事項(xiàng)
DCDC的測(cè)試項(xiàng)目及一些注意事項(xiàng)
電子電路設(shè)計(jì)的一些技巧注意事項(xiàng)
基于LED顯示屏使用注意事項(xiàng)及日常維護(hù)的一些總結(jié)
初次學(xué)習(xí)C51的一些誤區(qū)和注意事項(xiàng)詳細(xì)概述

PCB布局中的電子互連設(shè)計(jì)注意事項(xiàng)
邏輯電平的一些基本概念詳細(xì)說明

LVDS和CML與LVPECL的同種差分邏輯電平之間的互連教程

Verilog進(jìn)行組合邏輯設(shè)計(jì)時(shí)有哪些注意事項(xiàng)

使用 CMOS 和 BiCMOS 邏輯器件時(shí)的功耗注意事項(xiàng)-AN263

評(píng)論