一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

時(shí)序分析基本概念——STA概述簡析

數(shù)字后端IC芯片設(shè)計(jì) ? 來源:未知 ? 作者:steve ? 2017-12-14 17:01 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

在芯片設(shè)計(jì)中,我們常用PPA(Power, Performance, Area)來衡量一塊芯片的指標(biāo)。Performace直接取決于Timing參數(shù)。由此可見,時(shí)序設(shè)計(jì)在后端設(shè)計(jì)中占有舉足輕重的地位。那今天我們就來介紹下,時(shí)序分析中的最重要概念——STA。

我們現(xiàn)在生活中其實(shí)存在著不少時(shí)序問題,比如以下兩個(gè)例子:

?我打電話給張三,李四卻接了電話

這就代表著數(shù)據(jù)傳輸過程中出現(xiàn)問題,導(dǎo)致芯片不工作

?我想要一輛法拉利,你卻給我的是裝著QQ引擎的法拉利

這就代表著芯片沒有工作在正常的頻率之下

同樣在芯片設(shè)計(jì)過程中,存在著很多時(shí)序的違例。這就需要我們在設(shè)計(jì)中去驗(yàn)證時(shí)序的正確與否。

通常,我們有以下兩種驗(yàn)證方法:

(1) 動態(tài)時(shí)序分析(Dynamic timing simulation)

(2) 靜態(tài)時(shí)序分析(Static Timing Analysis, 簡稱STA)

動態(tài)時(shí)序分析,主要是通過輸入向量作為激勵(lì),來驗(yàn)證整個(gè)設(shè)計(jì)的時(shí)序功能。動態(tài)時(shí)序分析的精確與否取決于輸入激勵(lì)的覆蓋率,它最大的缺點(diǎn)就是速度非常慢,通常百萬門的設(shè)計(jì)想全部覆蓋測試的話,時(shí)間就是按月來計(jì)算了。
而靜態(tài)時(shí)序分析呢?

Static timing Analysis is a method for determining if a circuit meets timing constraints without having to simulate clock cycles.

翻成中文的話: 套用特定的時(shí)序模型(Timing Model),針對特定電路分析其是否違反設(shè)計(jì)者給定的時(shí)序限制(Timing Constraint)。

和動態(tài)時(shí)序分析相比,它不需要輸入激勵(lì),因此速度會很快,并且它是Path Based分析,采用窮舉型邏輯,如下圖所示,理論上能分析到所有同步邏輯是否違反約束。

那么如何去做STA,需要準(zhǔn)備些什么文件呢?簡單的可以用下圖表示:

我們需要準(zhǔn)備設(shè)計(jì)的libarary data (包括cell的lib和operating condition等等),Timing constraints(包括clock的描述,design boundry的約束等其他sdc),Gate-level-netlist,sdf/spef等rc信息文件; 然后需要指定時(shí)序分析模式,最后會產(chǎn)生設(shè)計(jì)中的詳細(xì)時(shí)序分析報(bào)告。


聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • 時(shí)序分析
    +關(guān)注

    關(guān)注

    2

    文章

    127

    瀏覽量

    23811
  • STA
    STA
    +關(guān)注

    關(guān)注

    0

    文章

    52

    瀏覽量

    19307

原文標(biāo)題:時(shí)序分析基本概念介紹——STA概述

文章出處:【微信號:IC_Physical_Design,微信公眾號:數(shù)字后端IC芯片設(shè)計(jì)】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    Modbus與MQTT的區(qū)別

    Modbus和MQTT是工業(yè)領(lǐng)域中兩種不同的通信協(xié)議,在設(shè)計(jì)目標(biāo)、應(yīng)用場景、通信模式等方面存在顯著差異,以下從多個(gè)維度兩者的區(qū)別: 1.設(shè)計(jì)目標(biāo)與起源 Modbus 誕生于1979年,由施耐德
    的頭像 發(fā)表于 07-10 14:10 ?151次閱讀

    群延遲的基本概念和仿真實(shí)例分析

    在高速數(shù)字通信和射頻系統(tǒng)中,信號從發(fā)送端到接收端的傳輸過程中會遇到各種失真和畸變。群延遲(Group Delay)作為描述系統(tǒng)相位線性度的重要參數(shù),直接影響著信號保真度和系統(tǒng)性能。本文將深入淺出地介紹群延遲的基本概念、應(yīng)用場景,并通過仿真示例展示其在實(shí)際工程中的重要性。
    的頭像 發(fā)表于 07-08 15:14 ?129次閱讀
    群延遲的<b class='flag-5'>基本概念</b>和仿真實(shí)例<b class='flag-5'>分析</b>

    第十三章 通訊的基本概念

    本章介紹通訊基本概念,包括串行/并行、全雙工/半雙工/單工、同步/異步通訊,還提及通訊速率中比特率與波特率的概念
    的頭像 發(fā)表于 05-22 17:29 ?1225次閱讀
    第十三章 通訊的<b class='flag-5'>基本概念</b>

    暨南大學(xué)選購我司HS-STA-001同步熱分析

    近日,暨南大學(xué)為提升科研實(shí)力,加強(qiáng)材料科學(xué)、化學(xué)化工等學(xué)科的研究水平,決定選購我司研發(fā)生產(chǎn)的HS-STA-001同步熱分析儀。這一舉措標(biāo)志著暨南大學(xué)在科研設(shè)備升級方面邁出了重要一步,也彰顯了學(xué)校
    的頭像 發(fā)表于 05-12 09:15 ?239次閱讀
    暨南大學(xué)選購我司HS-<b class='flag-5'>STA</b>-001同步熱<b class='flag-5'>分析</b>儀

    長沙醫(yī)學(xué)院選購我司HS-STA-002同步熱分析

    近日,長沙醫(yī)學(xué)院成功選購了我司的HS-STA-002同步熱分析儀,為學(xué)校的科研與教學(xué)工作注入了強(qiáng)大動力。?長沙醫(yī)學(xué)院HS-STA-002同步熱分析儀是一款集熱重
    的頭像 發(fā)表于 04-23 10:27 ?381次閱讀
    長沙醫(yī)學(xué)院選購我司HS-<b class='flag-5'>STA</b>-002同步熱<b class='flag-5'>分析</b>儀

    集成電路設(shè)計(jì)中靜態(tài)時(shí)序分析介紹

    本文介紹了集成電路設(shè)計(jì)中靜態(tài)時(shí)序分析(Static Timing Analysis,STA)的基本原理、概念和作用,并分析了其優(yōu)勢和局限性。
    的頭像 發(fā)表于 02-19 09:46 ?623次閱讀

    了解虛擬電廠的基本概念

    虛擬電廠的基本概念: 虛擬電廠是一種基于現(xiàn)代信息技術(shù)和能源互聯(lián)網(wǎng)的能源管理模式,它將分散的、可再生能源和儲能設(shè)備通過虛擬化技術(shù)進(jìn)行集成和管理,形成一個(gè)具有集中調(diào)度、統(tǒng)一運(yùn)營和優(yōu)化控制的虛擬化電力系統(tǒng)
    的頭像 發(fā)表于 12-24 17:12 ?957次閱讀
    了解虛擬電廠的<b class='flag-5'>基本概念</b>

    Linux應(yīng)用編程的基本概念

    Linux應(yīng)用編程涉及到在Linux環(huán)境下開發(fā)和運(yùn)行應(yīng)用程序的一系列概念。以下是一些涵蓋Linux應(yīng)用編程的基本概念。
    的頭像 發(fā)表于 10-24 17:19 ?654次閱讀

    集電極開路的基本概念與原理

    在集成電路的廣闊領(lǐng)域中,集電極開路作為一種獨(dú)特的輸出形式,扮演著舉足輕重的角色。它如同一個(gè)精密控制的開關(guān),既能實(shí)現(xiàn)電路的通斷,又能靈活應(yīng)對不同的電流需求。 集電極開路的基本概念與原理 集電極開路
    的頭像 發(fā)表于 09-19 10:19 ?1186次閱讀
    集電極開路的<b class='flag-5'>基本概念</b>與原理

    時(shí)序邏輯電路的基本概念、組成、分類及設(shè)計(jì)方法

    時(shí)序邏輯電路是數(shù)字電路中的一種重要類型,它不僅在計(jì)算機(jī)、通信、控制等領(lǐng)域有著廣泛的應(yīng)用,而且對于理解和設(shè)計(jì)現(xiàn)代電子系統(tǒng)具有重要意義。 1. 時(shí)序邏輯電路的基本概念 時(shí)序邏輯電路(Seq
    的頭像 發(fā)表于 08-28 11:45 ?4278次閱讀

    時(shí)序邏輯電路的功能表示方法有哪些

    復(fù)雜邏輯功能的關(guān)鍵組成部分。它們能夠存儲信息,并根據(jù)輸入信號和當(dāng)前狀態(tài)產(chǎn)生輸出。時(shí)序邏輯電路的設(shè)計(jì)和分析對于理解和實(shí)現(xiàn)數(shù)字系統(tǒng)至關(guān)重要。 2. 時(shí)序邏輯電路的基本概念 2.1
    的頭像 發(fā)表于 08-28 11:41 ?1491次閱讀

    socket的基本概念和原理

    的通信。它是一個(gè)抽象的概念,用于表示網(wǎng)絡(luò)中的一個(gè)通信實(shí)體。在計(jì)算機(jī)網(wǎng)絡(luò)中,Socket允許應(yīng)用程序通過網(wǎng)絡(luò)發(fā)送和接收數(shù)據(jù)。Socket的概念最早由UNIX操作系統(tǒng)引入,后來被廣泛應(yīng)用于各種操作系統(tǒng)和編程語言中。 2. Socket的基本
    的頭像 發(fā)表于 08-16 10:51 ?4678次閱讀

    鎮(zhèn)江安恬新材料有限公司選購我司HS-STA-002同步熱分析

    HS-STA-002同步熱分析儀,這一決策標(biāo)志著其在材料性能表征與分析能力上邁出了堅(jiān)實(shí)的一步。上海和晟HS-STA-002同步熱分析儀HS-
    的頭像 發(fā)表于 08-07 10:45 ?503次閱讀
    鎮(zhèn)江安恬新材料有限公司選購我司HS-<b class='flag-5'>STA</b>-002同步熱<b class='flag-5'>分析</b>儀

    深度解析FPGA中的時(shí)序約束

    建立時(shí)間和保持時(shí)間是FPGA時(shí)序約束中兩個(gè)最基本的概念,同樣在芯片電路時(shí)序分析中也存在。
    的頭像 發(fā)表于 08-06 11:40 ?1406次閱讀
    深度解析FPGA中的<b class='flag-5'>時(shí)序</b>約束

    BP網(wǎng)絡(luò)的基本概念和訓(xùn)練原理

    )的多層前饋神經(jīng)網(wǎng)絡(luò)。BP網(wǎng)絡(luò)自1985年提出以來,因其強(qiáng)大的學(xué)習(xí)和適應(yīng)能力,在機(jī)器學(xué)習(xí)、數(shù)據(jù)挖掘、模式識別等領(lǐng)域得到了廣泛應(yīng)用。以下將對BP網(wǎng)絡(luò)的基本概念、訓(xùn)練原理及其優(yōu)缺點(diǎn)進(jìn)行詳細(xì)闡述。
    的頭像 發(fā)表于 07-19 17:24 ?3203次閱讀