一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

硬件面試難題:差分電路的共模抑制比只看運(yùn)放規(guī)格書中的參數(shù)就夠了嗎?

硬件那點(diǎn)事兒 ? 來源:硬件那點(diǎn)事兒 ? 作者:硬件那點(diǎn)事兒 ? 2024-11-04 10:40 ? 次閱讀

Part 01

前言

在之前的兩篇文章中我們介紹了運(yùn)放的關(guān)鍵特性參數(shù)共模抑制比,以及如何設(shè)計(jì)并計(jì)算差分放大電路,差分放大電路的特點(diǎn)就是它可以有效放大兩個(gè)輸入信號(hào)的差值,同時(shí)可以有效抑制共模噪聲對(duì)運(yùn)放輸出的影響,注意我們的用詞是抑制,你要明白的是即便是差分電路也無法完全規(guī)避共模輸入干擾對(duì)輸出的影響,只能盡可能降低影響,所以在差分放大電路中我們?nèi)匀恍枰u(píng)估共模輸入干擾對(duì)輸出的影響,那么如何評(píng)估呢?相信大家的答案都是基于共模抑制比去評(píng)估。

b66e5c6a-97e5-11ef-a79e-92fbcf53809c.png

那么問題來了?如何得到差分放大電路的抑制比呢?是不是打開運(yùn)算放大器的規(guī)格書看看規(guī)格書中的共模抑制比參數(shù)就夠了?答案當(dāng)然沒有這么簡(jiǎn)單。

b6839ac6-97e5-11ef-a79e-92fbcf53809c.png

今天這篇文章我們就介紹一下,如何計(jì)算差分電路的共模抑制比,差分電路中有哪些因素會(huì)影響共模抑制比?結(jié)論可能會(huì)讓你大吃一驚。

Part 02

差分放大電路的CMRR計(jì)算

首先我們推導(dǎo)一下差分電路的CMRR,以上一篇文章我們分析的差分放大電路為例:

b6a891c8-97e5-11ef-a79e-92fbcf53809c.png

共模抑制比CMRR定義為差模增益Ad與共模增益Acm的比值,所以要想得到差分放大電路的CMRR,我們需要分別計(jì)算出差模增益Ad與共模增益Acm才行。 1.差模增益Ad推導(dǎo) 當(dāng)輸入信號(hào)為差模信號(hào)時(shí),等效電路如下,具體的推導(dǎo)過程可以參考上一篇文章,可以得到Ad: Ad=Vout/Vdiff

b6c4f2d2-97e5-11ef-a79e-92fbcf53809c.png

b6ec7d20-97e5-11ef-a79e-92fbcf53809c.png

2.共模增益Acm推導(dǎo): Acm=Vout/Vcm

b71b0190-97e5-11ef-a79e-92fbcf53809c.png

b720e0c4-97e5-11ef-a79e-92fbcf53809c.png

3.CMRR推導(dǎo): CMRR=Ad/Acm

b7cc2114-97e5-11ef-a79e-92fbcf53809c.png

理想情況下,當(dāng)R1=R3,R2=R4時(shí),可以看到分母為0,CMRR為無窮大,但是實(shí)際的電阻是有誤差的,所以即便我們選擇的R1=R3,R2=R4,但實(shí)際上R1≠R3,R2≠R4,所以CMRR不會(huì)是無窮大,那么問題來了,電阻的精度對(duì)CMRR的影響有多大呢?

Part 03

電阻精度對(duì)CMRR的影響評(píng)估

我們假定電阻的精度為t,進(jìn)而可以推導(dǎo)出考慮電阻偏差后的CMRR:

b7d53f6a-97e5-11ef-a79e-92fbcf53809c.png

當(dāng)電阻精度為5%時(shí),電路的共模抑制比為:23.5dB

b7f0e79c-97e5-11ef-a79e-92fbcf53809c.png

當(dāng)電阻精度為1%時(shí),電路的共模抑制比為:37.5dB

b7f99d2e-97e5-11ef-a79e-92fbcf53809c.png

當(dāng)電阻精度為0.1%時(shí),電路的共模抑制比為:57.5dB

b822a750-97e5-11ef-a79e-92fbcf53809c.png

Part 04

總結(jié)

通過以上分析可知,差分放大電路的共模抑制比只看運(yùn)放的規(guī)格書是不夠的,而是和外圍電阻的精度有關(guān),單看規(guī)格書中的CMRR可能高達(dá)100多dB,但是考慮外圍電路的電阻精度后可能只有20多dB,此時(shí)共模電壓對(duì)于輸出的精度影響可能就無法忽略了,并且采用5%精度和0.1%精度的電阻對(duì)共模抑制比(單位為dB)的影響直接翻倍了。 而輸入端偏移:偏移電壓=Vcm/CMRR(單位為V/V) CMRR=20dB -> Vcm/Vos=10V/V CMRR=40dB -> Vcm/Vos=100V/V

這意味著采用采用5%精度和0.1%精度的電阻,共模電壓在運(yùn)放輸入端產(chǎn)生的偏移電壓差了100倍之多,所以設(shè)計(jì)差分放大電路無比要考慮電阻精度對(duì)CMRR的影響。

b8561a90-97e5-11ef-a79e-92fbcf53809c.png

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 運(yùn)放
    +關(guān)注

    關(guān)注

    49

    文章

    1186

    瀏覽量

    53881
  • 硬件
    +關(guān)注

    關(guān)注

    11

    文章

    3444

    瀏覽量

    67019
  • 共模抑制比
    +關(guān)注

    關(guān)注

    3

    文章

    82

    瀏覽量

    16132
  • 差分放大電路
    +關(guān)注

    關(guān)注

    18

    文章

    161

    瀏覽量

    50382
  • 差分電路
    +關(guān)注

    關(guān)注

    2

    文章

    59

    瀏覽量

    23614
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    請(qǐng)問ADS1292手冊(cè)上的共模抑制比參數(shù)是使用了右腿驅(qū)動(dòng)輸出嗎?還是只是用了入?

    ADS1292手冊(cè)上的 共模抑制比 參數(shù)是使用了右腿驅(qū)動(dòng)輸出嗎?還是只是用了輸入?
    發(fā)表于 12-02 08:32

    怎么測(cè)ADS1299芯片的共模抑制比

    怎么測(cè)ADS1299芯片的共模抑制比?將通道1的正負(fù)極輸入短接,接入一個(gè)0.5VP,共模電壓2.5V,F(xiàn)=50Hz,F(xiàn)FT圖像顯示輸出在50Hz時(shí),為80dB。然而手冊(cè)是-110dB,應(yīng)該怎么測(cè)出-110dB的共模抑制比呢?
    發(fā)表于 11-15 06:26

    1200字徹底掌握運(yùn)算放大器電路的關(guān)鍵參數(shù)選型計(jì)算:共模抑制比 CMRR

    運(yùn)共模抑制比 (CMRR) 是一個(gè)重要參數(shù),它表示運(yùn)
    的頭像 發(fā)表于 10-21 11:12 ?4152次閱讀
    1200字徹底掌握運(yùn)算放大器<b class='flag-5'>電路</b>的關(guān)鍵<b class='flag-5'>參數(shù)</b>選型計(jì)算:<b class='flag-5'>共模抑制比</b> CMRR

    影響電路共模抑制比的因素有哪些?如何去提高電路共模抑制比?

    影響電路共模抑制比的因素有哪些?如何去提高電路共模抑制比?
    發(fā)表于 09-09 07:32

    LM258DR制作一個(gè)電路采樣直流電壓,遇到的一些干擾問題求解

    ,為40mV。 針對(duì)以上三個(gè)問題,請(qǐng)問: 1,可以看出運(yùn)放起到了影響作用,但是,不知道具體是運(yùn)的哪個(gè)參數(shù)起到了主要的影響,比如共模抑制比,但是具體并不了解,希望得到解答。 2,希望針
    發(fā)表于 08-27 06:30

    影響電路共模抑制比的因素有哪些?如何去提高電路共模抑制比?

    電路用來檢測(cè)腦電波的信號(hào),性能要求此電路共模抑制比要達(dá)到不低于80dB,而現(xiàn)在實(shí)測(cè)只能達(dá)到67dB,想知道,影響電路共模抑制比的因素有
    發(fā)表于 08-20 07:21

    怎么根據(jù)共模抑制比Kcmr、最大共模輸入電壓Vic挑選運(yùn)?

    怎么根據(jù)共模抑制比Kcmr、最大共模輸入電壓Vic挑選運(yùn) 常見的集成運(yùn)推薦?
    發(fā)表于 08-19 06:22

    運(yùn)共模抑制比和電源抑制比對(duì)輸出精度的影響是什么?

    1、很多人用運(yùn)共模抑制比越大越好,考慮到成本,我想計(jì)算一下理論值到底符不符合,比如我采分流器上的電流±74A,Gain=0.0335,共模輸入電壓有5V,電流精度要滿足0.05%,假如運(yùn)
    發(fā)表于 08-15 07:43

    INA199A1共模抑制比低了是什么原因?qū)е碌模?/a>

    4.555-0.5455-1.569=2.4405mV 共模抑制比為20*log10(10/2.4405*1e3)=72.25dB INA199規(guī)格書上,的CMRR為典型120dB,最低100dB,按照100dB來計(jì)算
    發(fā)表于 08-13 07:29

    opa365、OPA2188運(yùn)可否在單端供電的條件下實(shí)現(xiàn)0V輸出?

    OPA365, OPA2188運(yùn)單端供電(5V),負(fù)反饋,當(dāng)運(yùn)的輸入端電壓小于0V時(shí),
    發(fā)表于 08-08 08:21

    求助,關(guān)于INA333共模抑制比問題求解

    50Hz的共模信號(hào)(相對(duì)REF),我該怎么判斷共模抑制比的大小才合理? 問題三:如果我對(duì)1.65V產(chǎn)生的共模信號(hào)進(jìn)行軟件校準(zhǔn)清零,再疊加1V 50Hz的共模信號(hào)(相對(duì)REF)上去,測(cè)得的值是否為真實(shí)的1V 50Hz 下的共模抑制比? 如果不正確,那怎樣才能測(cè)到正確的值?
    發(fā)表于 08-05 06:27

    THS2630全分運(yùn)能否接受輸入電壓與運(yùn)供電不共地?

    規(guī)格書并沒有明確這個(gè)問題,但是應(yīng)用示例中給出了如下圖的輸入形式。 當(dāng)輸入電壓Vsource與運(yùn)的供電Vcc不共地(即兩個(gè)電壓相互隔離
    發(fā)表于 07-30 06:23

    運(yùn)電路的基本原理及設(shè)計(jì)方法

    運(yùn)電路是一種常見的模擬電路,廣泛應(yīng)用于信號(hào)放大、濾波、數(shù)據(jù)轉(zhuǎn)換等領(lǐng)域。 單
    的頭像 發(fā)表于 07-12 10:47 ?2200次閱讀

    運(yùn)放大電路和基本放大電路的區(qū)別

    運(yùn)放大電路和基本放大電路是模擬電路中兩種常見的
    的頭像 發(fā)表于 07-09 14:57 ?1275次閱讀

    消除共模噪聲的秘密武器-共模抑制比

    噪聲、接地干擾或其他外部干擾。共模抑制比是通過測(cè)量輸入共模信號(hào)與輸出共模信號(hào)之間的差異來確定設(shè)備抑制干擾信號(hào)的能力。共模抑制比不僅會(huì)對(duì)運(yùn)電路
    的頭像 發(fā)表于 06-04 08:10 ?4373次閱讀
    消除共模噪聲的秘密武器-<b class='flag-5'>共模抑制比</b>