Part 01
前言
在之前的兩篇文章中我們介紹了運(yùn)放的關(guān)鍵特性參數(shù)共模抑制比,以及如何設(shè)計(jì)并計(jì)算差分放大電路,差分放大電路的特點(diǎn)就是它可以有效放大兩個(gè)輸入信號(hào)的差值,同時(shí)可以有效抑制共模噪聲對(duì)運(yùn)放輸出的影響,注意我們的用詞是抑制,你要明白的是即便是差分電路也無法完全規(guī)避共模輸入干擾對(duì)輸出的影響,只能盡可能降低影響,所以在差分放大電路中我們?nèi)匀恍枰u(píng)估共模輸入干擾對(duì)輸出的影響,那么如何評(píng)估呢?相信大家的答案都是基于共模抑制比去評(píng)估。
那么問題來了?如何得到差分放大電路的抑制比呢?是不是打開運(yùn)算放大器的規(guī)格書看看規(guī)格書中的共模抑制比參數(shù)就夠了?答案當(dāng)然沒有這么簡(jiǎn)單。
今天這篇文章我們就介紹一下,如何計(jì)算差分電路的共模抑制比,差分電路中有哪些因素會(huì)影響共模抑制比?結(jié)論可能會(huì)讓你大吃一驚。
Part 02
差分放大電路的CMRR計(jì)算
首先我們推導(dǎo)一下差分電路的CMRR,以上一篇文章我們分析的差分放大電路為例:
共模抑制比CMRR定義為差模增益Ad與共模增益Acm的比值,所以要想得到差分放大電路的CMRR,我們需要分別計(jì)算出差模增益Ad與共模增益Acm才行。 1.差模增益Ad推導(dǎo) 當(dāng)輸入信號(hào)為差模信號(hào)時(shí),等效電路如下,具體的推導(dǎo)過程可以參考上一篇文章,可以得到Ad: Ad=Vout/Vdiff
2.共模增益Acm推導(dǎo): Acm=Vout/Vcm
3.CMRR推導(dǎo): CMRR=Ad/Acm
理想情況下,當(dāng)R1=R3,R2=R4時(shí),可以看到分母為0,CMRR為無窮大,但是實(shí)際的電阻是有誤差的,所以即便我們選擇的R1=R3,R2=R4,但實(shí)際上R1≠R3,R2≠R4,所以CMRR不會(huì)是無窮大,那么問題來了,電阻的精度對(duì)CMRR的影響有多大呢?
Part 03
電阻精度對(duì)CMRR的影響評(píng)估
我們假定電阻的精度為t,進(jìn)而可以推導(dǎo)出考慮電阻偏差后的CMRR:
當(dāng)電阻精度為5%時(shí),電路的共模抑制比為:23.5dB
當(dāng)電阻精度為1%時(shí),電路的共模抑制比為:37.5dB
當(dāng)電阻精度為0.1%時(shí),電路的共模抑制比為:57.5dB
Part 04
總結(jié)
通過以上分析可知,差分放大電路的共模抑制比只看運(yùn)放的規(guī)格書是不夠的,而是和外圍電阻的精度有關(guān),單看規(guī)格書中的CMRR可能高達(dá)100多dB,但是考慮外圍電路的電阻精度后可能只有20多dB,此時(shí)共模電壓對(duì)于輸出的精度影響可能就無法忽略了,并且采用5%精度和0.1%精度的電阻對(duì)共模抑制比(單位為dB)的影響直接翻倍了。 而輸入端偏移:偏移電壓=Vcm/CMRR(單位為V/V) CMRR=20dB -> Vcm/Vos=10V/V CMRR=40dB -> Vcm/Vos=100V/V
這意味著采用采用5%精度和0.1%精度的電阻,共模電壓在運(yùn)放輸入端產(chǎn)生的偏移電壓差了100倍之多,所以設(shè)計(jì)差分放大電路無比要考慮電阻精度對(duì)CMRR的影響。
-
運(yùn)放
+關(guān)注
關(guān)注
49文章
1186瀏覽量
53881 -
硬件
+關(guān)注
關(guān)注
11文章
3444瀏覽量
67019 -
共模抑制比
+關(guān)注
關(guān)注
3文章
82瀏覽量
16132 -
差分放大電路
+關(guān)注
關(guān)注
18文章
161瀏覽量
50382 -
差分電路
+關(guān)注
關(guān)注
2文章
59瀏覽量
23614
發(fā)布評(píng)論請(qǐng)先 登錄
相關(guān)推薦
請(qǐng)問ADS1292手冊(cè)上的共模抑制比參數(shù)是使用了右腿驅(qū)動(dòng)輸出嗎?還是只是用了差分入?
怎么測(cè)ADS1299芯片的共模抑制比?
1200字徹底掌握運(yùn)算放大器電路的關(guān)鍵參數(shù)選型計(jì)算:共模抑制比 CMRR

LM258DR制作一個(gè)差分電路采樣直流電壓,遇到的一些干擾問題求解
影響電路共模抑制比的因素有哪些?如何去提高電路的共模抑制比?
怎么根據(jù)共模抑制比Kcmr、最大共模輸入電壓Vic挑選運(yùn)放?
運(yùn)放的共模抑制比和電源抑制比對(duì)輸出精度的影響是什么?
INA199A1共模抑制比低了是什么原因?qū)е碌模?/a>
opa365、OPA2188運(yùn)放可否在單端供電的條件下實(shí)現(xiàn)0V輸出?
求助,關(guān)于INA333共模抑制比問題求解
THS2630全差分運(yùn)放能否接受輸入電壓與運(yùn)放供電不共地?
單運(yùn)放差分電路的基本原理及設(shè)計(jì)方法
消除共模噪聲的秘密武器-共模抑制比

評(píng)論