一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

PCB layout之USB差分走線布線經(jīng)驗(yàn)教訓(xùn)

貿(mào)澤電子設(shè)計(jì)圈 ? 來源:未知 ? 作者:鄧佳佳 ? 2018-03-01 08:35 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

前言

USB是一種快速、雙向、同步傳輸、廉價(jià)、方便使用的可熱拔插的串行接口。由于數(shù)據(jù)傳輸快,接口方便,支持熱插拔等優(yōu)點(diǎn)使USB設(shè)備得到廣泛應(yīng)用。目前,市場(chǎng)上以USB2.0為接口的產(chǎn)品居多,但很多硬件新手在USB應(yīng)用中遇到很多困擾,往往PCB裝配完之后USB接口出現(xiàn)各種問題。

比如通訊不穩(wěn)定或是無法通訊,檢查原理圖和焊接都無問題,或許這個(gè)時(shí)候就需懷疑PCB設(shè)計(jì)不合理。繪制滿足USB2.0數(shù)據(jù)傳輸要求的PCB對(duì)產(chǎn)品的性能及可靠性有著極為重要的作用。

工程師的巨大福利,首款P_C_B分析軟件,點(diǎn)擊免費(fèi)領(lǐng)取

USB協(xié)議定義由兩根差分信號(hào)線(D+、D-)傳輸數(shù)字信號(hào),若要USB設(shè)備工作穩(wěn)定差分信號(hào)線就必須嚴(yán)格按照差分信號(hào)的規(guī)則來布局布線。根據(jù)筆者多年USB相關(guān)產(chǎn)品設(shè)計(jì)與調(diào)試經(jīng)驗(yàn),總結(jié)以下注意要點(diǎn):

1在元件布局時(shí),盡量使差分線路最短,以縮短差分線走線距離(√為合理的方式,×為不合理方式);

2優(yōu)先繪制差分線,一對(duì)差分線上盡量不要超過兩對(duì)過孔(過孔會(huì)增加線路的寄生電感,從而影響線路的信號(hào)完整性),且需對(duì)稱放置(√為合理的方式,×為不合理方式);

PCB layout之USB差分走線布線經(jīng)驗(yàn)教訓(xùn)

3對(duì)稱平行走線,這樣能保證兩根線緊耦合,避免90°走線,弧形或45°均是較好的走線方式(√為合理的方式,×為不合理方式);

PCB layout之USB差分走線布線經(jīng)驗(yàn)教訓(xùn)

4差分串接阻容,測(cè)試點(diǎn),上下拉電阻的擺放(√為合理的方式,×為不合理方式);

PCB layout之USB差分走線布線經(jīng)驗(yàn)教訓(xùn)

5由于管腳分布、過孔、以及走線空間等因素存在使得差分線長易不匹配,而線長一旦不匹配,時(shí)序會(huì)發(fā)生偏移,還會(huì)引入共模干擾,降低信號(hào)質(zhì)量。所以,相應(yīng)的要對(duì)差分對(duì)不匹配的情況作出補(bǔ)償,使其線長匹配,長度差通常控制在5mil以內(nèi),補(bǔ)償原則是哪里出現(xiàn)長度差補(bǔ)償哪里;

PCB layout之USB差分走線布線經(jīng)驗(yàn)教訓(xùn)

6為了減少串?dāng)_,在空間允許的情況下,其他信號(hào)網(wǎng)絡(luò)及地離差分線的間距至少20mil(20mil是經(jīng)驗(yàn)值),覆地與差分線的距離過近將對(duì)差分線的阻抗產(chǎn)生影響;

PCB layout之USB差分走線布線經(jīng)驗(yàn)教訓(xùn)

7USB的輸出電流是500mA,需注意VBUS及GND的線寬,若采用的1Oz的銅箔,線寬大于20mil即可滿足載流要求,當(dāng)然線寬越寬電源的完整性越好。

普通USB設(shè)備差分線信號(hào)線寬及線間距與整板信號(hào)線寬及線間距一致即可。然而當(dāng)USB設(shè)備工作速度是480 Mbits/s,只做到以上幾點(diǎn)是不夠的,我們還需對(duì)差分信號(hào)進(jìn)行阻抗控制,控制差分信號(hào)線的阻抗對(duì)高速數(shù)字信號(hào)的完整性是非常重要的.

因?yàn)椴罘肿杩褂绊懖罘中盘?hào)的眼圖、信號(hào)帶寬、信號(hào)抖動(dòng)和信號(hào)線上的干擾電壓。差分線阻抗一般控制在90(±10%)歐姆(具體值參照芯片手冊(cè)指導(dǎo)),差分線阻抗與線寬W1、W2、T1成反比,與介電常數(shù)Er1成反比,與線間距S1成正比,與參考層的距離H1正比,如下圖是差分線的截面圖。

下圖為四層板的參考疊層,其中中間兩層為參考層,參考層通常為GND或Power,并且差分線所對(duì)應(yīng)的參考層必須完整,不能被分割,否則會(huì)導(dǎo)致差分線阻抗不連續(xù)。若是以圖 2疊層設(shè)計(jì)四層板,通常設(shè)計(jì)時(shí)差分線采用4.5mil的線寬及5.5mil的線間距既可以滿足差分阻抗90Ω。

然而4.5mil線寬及5.5mil線間距只是我們理論設(shè)計(jì)值,最終電路板廠依據(jù)要求的阻抗值并結(jié)合生產(chǎn)的實(shí)際情況和板材會(huì)對(duì)線寬線間距及到參考層的距離做適當(dāng)?shù)恼{(diào)整。

以上所描述的布線規(guī)則是基于USB2.0設(shè)備,在USB布線過程中把握差分線路最短、緊耦合、等長、阻抗一致且注意好USB電源線的載流能力,掌握好以上原則USB設(shè)備運(yùn)行基本沒問題。
專為工程師打造的PCB分析軟件,操作簡便,可提高8倍檢查效率

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4367

    文章

    23487

    瀏覽量

    409562
  • usb
    usb
    +關(guān)注

    關(guān)注

    60

    文章

    8182

    瀏覽量

    272812

原文標(biāo)題:PCB layout之USB差分走線布線經(jīng)驗(yàn)教訓(xùn),工程師都應(yīng)該吸取下~

文章出處:【微信號(hào):Mouser-Community,微信公眾號(hào):貿(mào)澤電子設(shè)計(jì)圈】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    Allegro Skill布線功能刪除Dangling介紹

    高速pcb布線完成之后,需要檢查pcb板上是否存在多余的走、過孔以及孤島銅皮等情況,那么多余的走以及過孔被稱為Dangling line
    的頭像 發(fā)表于 06-25 10:03 ?851次閱讀
    Allegro Skill<b class='flag-5'>布線</b>功能<b class='flag-5'>之</b>刪除Dangling介紹

    超強(qiáng)超全布線經(jīng)驗(yàn)教程大全

    第一篇 PCB布線PCB設(shè)計(jì)中,布線是完成產(chǎn)品設(shè)計(jì)的重要步驟,可以說前面的準(zhǔn)備工作都是為它而做的, 在整個(gè)PCB中,以布
    發(fā)表于 05-29 14:38

    高速PCB布局/布線的原則

    層三、網(wǎng)格中添加過孔避免熱點(diǎn)四、路由高速信號(hào)135°走彎曲五、增加瓶頸區(qū)域外的距離六、增加菊花鏈路(避免長存根)七、布線原則八、正和負(fù)信號(hào)間的緊密延遲偏差
    的頭像 發(fā)表于 05-28 19:34 ?1177次閱讀
    高速<b class='flag-5'>PCB</b>布局/<b class='flag-5'>布線</b>的原則

    Allegro Skill布線功能-添加分過孔禁布區(qū)

    在高速PCB設(shè)計(jì)中,分過孔之間設(shè)置禁止布線區(qū)域具有重要意義。首先它能有效減少其他信號(hào)對(duì)分信號(hào)的串?dāng)_,保持
    發(fā)表于 05-28 15:19 ?295次閱讀
    Allegro Skill<b class='flag-5'>布線</b>功能-添加<b class='flag-5'>差</b>分過孔禁布區(qū)

    Allegro Skill布線功能切線、切銅、連接布線介紹

    FanySkill的“切線/截銅”功能為PCB設(shè)計(jì)提供了高效的線路調(diào)整方案,可截?cái)嘧?b class='flag-5'>線或鋪銅和恢復(fù)走連接。當(dāng)需要微調(diào)已完成布線的器件位置時(shí),傳統(tǒng)方法直接移動(dòng)會(huì)導(dǎo)致
    的頭像 發(fā)表于 05-26 11:45 ?786次閱讀
    Allegro Skill<b class='flag-5'>布線</b>功能<b class='flag-5'>之</b>切線、切銅、連接<b class='flag-5'>布線</b>介紹

    PCB Layout中的三種走策略

    是至關(guān)重要的。下面將針對(duì)實(shí)際布線中可能遇到的一些情況,分析其合理性,并給出一些比較優(yōu)化的走策略。主要從直角走,分走
    發(fā)表于 03-13 11:35

    PCBPCB 電路板布線設(shè)計(jì)

    布線引起電磁干擾。從事數(shù)字設(shè)計(jì)與數(shù)字布線專家人數(shù)增加反映出一趨勢(shì)──工業(yè)處于領(lǐng)先地位。雖然數(shù)字設(shè)計(jì)是電子終端產(chǎn)品進(jìn)步指針,但數(shù)字電路仍需要接口至模擬電路或真實(shí)世界。這兩種電路間布線
    發(fā)表于 03-12 13:36

    電子工程師的PCB設(shè)計(jì)經(jīng)驗(yàn)

    本文分享了電子工程師在PCB設(shè)計(jì)方面的經(jīng)驗(yàn),包括PCB布局、布線、電磁兼容性優(yōu)化等內(nèi)容,旨在幫助初學(xué)者掌握PCB設(shè)計(jì)的關(guān)鍵技術(shù)。
    的頭像 發(fā)表于 01-21 15:15 ?1491次閱讀

    DAC5675A分輸入端分線長、距是否有特殊要求?

    關(guān)于布局布線DAC5675A器件,由于該器件是高速器件,在PCB方面需要向您請(qǐng)教: 1、分輸入端分線長、距是否有特殊要求? 2、
    發(fā)表于 01-14 06:41

    104條關(guān)于PCB布局布線的小技巧

    在電子產(chǎn)品設(shè)計(jì)中,PCB布局布線是重要的一步,PCB布局布線的好壞將直接影響電路的性能。 現(xiàn)在,雖然有很多軟件可以實(shí)現(xiàn)PCB自動(dòng)布局
    的頭像 發(fā)表于 01-07 09:21 ?1094次閱讀
    104條關(guān)于<b class='flag-5'>PCB</b>布局<b class='flag-5'>布線</b>的小技巧

    請(qǐng)問ads1271分輸入信號(hào)走如何布線

    ads1271分輸入信號(hào)走如何布線?
    發(fā)表于 01-06 07:45

    是否存在有關(guān) PCB電感的經(jīng)驗(yàn)法則?

    本文要點(diǎn)PCB具有電感和電容,這兩者共同決定了走的阻抗。有時(shí),了解走的電感有助于估算因串?dāng)_而引起的耦合度。雖然沒有設(shè)定具體的走電感
    的頭像 發(fā)表于 12-13 16:54 ?2848次閱讀
    是否存在有關(guān) <b class='flag-5'>PCB</b> 走<b class='flag-5'>線</b>電感的<b class='flag-5'>經(jīng)驗(yàn)</b>法則?

    阻抗匹配計(jì)算和分走設(shè)置

    ad,cadense 阻抗匹配計(jì)算和分走設(shè)置
    發(fā)表于 10-17 16:59 ?2次下載

    探索電路板pcb螺旋走的特點(diǎn)

    就與大家好好講解pcb螺旋走,一起學(xué)習(xí)吧~ PCB螺旋走常用于高頻電路、分信號(hào)傳輸、電源和地線布線
    的頭像 發(fā)表于 08-06 17:28 ?925次閱讀

    非常實(shí)用的PCB布局布線規(guī)則,畫出美而高性能的板子

    voltage differential signaling)就是指這種小振幅分信號(hào)技術(shù)。 對(duì)于PCB工程師來說,最關(guān)注的還是如何確保在實(shí)際走中能完全發(fā)揮
    發(fā)表于 07-17 15:43