在現(xiàn)代電子電路設(shè)計(jì)和應(yīng)用中,寄生參數(shù)是指那些并非設(shè)計(jì)者最初所期望的,但在電路或元器件中由于物理結(jié)構(gòu)、材料特性或布局布線等因素而自然產(chǎn)生的非預(yù)期電氣參數(shù)。這些參數(shù)雖然不是設(shè)計(jì)之初所考慮的,但它們對(duì)電路的性能和行為有著不可忽視的影響。在本次研究中,重點(diǎn)探討寄生電感對(duì)柵極振蕩的影響,同時(shí)通過實(shí)驗(yàn)來(lái)逐步驗(yàn)證。
在MOSFET、IGBT等功率器件中,寄生參數(shù)主要分為寄生電容,電阻,電感三方面,其中寄生電感的存在會(huì)對(duì)柵極振鈴產(chǎn)生顯著影響。其中,柵源極之間(焊引腳和鍵合線)的寄生電感L是導(dǎo)致柵極振鈴的主要因素。根據(jù)U=L*di/dt,開關(guān)速度快,即di/dt大,則在源極引腳寄生電感上產(chǎn)生的感應(yīng)電壓更大。此時(shí),Vgs外部測(cè)量的電壓主要由內(nèi)部Cgs電壓疊加?xùn)旁醇纳姼校?-7nH)上感應(yīng)電壓。

圖1 寄生參數(shù)模型
實(shí)驗(yàn)場(chǎng)景
為了測(cè)試器件內(nèi)外GS電壓差異,設(shè)計(jì)一組對(duì)比實(shí)驗(yàn)。通過開窗方式漏出芯片打線,采用接地環(huán)方式直接測(cè)試芯片GS兩端(此處測(cè)量波形代表器件真實(shí)GS波形),同時(shí)用差分探頭靠近器件的GS引腳處作為常規(guī)測(cè)試方法(MOS外部測(cè)量波形)。

圖2 實(shí)驗(yàn)平臺(tái)
對(duì)器件采取了開窗處理(如圖3)在不損傷芯片的前提下,同時(shí)保證前后測(cè)試條件一致。

圖3 開窗改造示意圖
此時(shí)我們將G(柵極)和S(源極)引線暴露出來(lái),并使用探針直接對(duì)打線和引腳處的波形進(jìn)行測(cè)試。這種方法可以排除鍵合點(diǎn)位置的寄生干擾,同時(shí)可以最直觀地展示出差異性。

圖4 實(shí)際測(cè)試圖
實(shí)驗(yàn)結(jié)果
測(cè)到開啟波形如下:
外部測(cè)到的Vgs電壓會(huì)在米勒平臺(tái)處有13V左右的振幅,而內(nèi)部的Vgs電壓此時(shí)波動(dòng)幅度非常小(輕微波動(dòng)主要是電流和電壓突變時(shí)電磁干擾影響)。

測(cè)到關(guān)斷波形如下:
外部測(cè)到的Vgs電壓會(huì)在Ids突然下降時(shí)有很大負(fù)壓尖峰(約20V)。而內(nèi)部的Vgs此時(shí)幾乎不變。

總結(jié)
在米勒平臺(tái)處振蕩,Vgs外部測(cè)量的很大尖峰電壓是由源極引腳寄生電感在高di/dt時(shí)感應(yīng)電壓疊加到米勒平臺(tái)電壓上產(chǎn)生的。此時(shí)外部測(cè)量值也完全不代表器件內(nèi)部Vgs真實(shí)電壓。
另外,由于此時(shí)器件工作在飽和區(qū)(米勒平臺(tái)),內(nèi)部Vgs的輕微變化都會(huì)使溝道飽和電流大幅度跳變。所以可以通過監(jiān)測(cè)Ids或Ice電流是否出現(xiàn)大幅度波動(dòng)來(lái)側(cè)面反映器件內(nèi)部的Vgs變化(因?yàn)閮?nèi)部真實(shí)Vgs往往沒辦法測(cè)量)。
此外,為了減少寄生電感對(duì)柵極振蕩的影響,建議可以采取以下幾種措施。
1、首先,優(yōu)化電路設(shè)計(jì)是關(guān)鍵。合理設(shè)計(jì)電路布局和走線,減少寄生電容和寄生電感的產(chǎn)生。例如,采用短而粗的導(dǎo)線連接?xùn)艠O和驅(qū)動(dòng)電路,以降低寄生電感;在柵極和源極之間加入適當(dāng)?shù)娜ヱ铍娙?,以減小寄生電容的影響。
2、其次,選擇合適的元器件也非常重要。通常我們需要選用寄生參數(shù)較小的元器件,如低寄生電容和低寄生電感的MOSFET等,這點(diǎn)在產(chǎn)品的規(guī)格書內(nèi)都會(huì)有所體現(xiàn)。此外,增加阻尼元件也是抑制諧振和震蕩的有效方法。在電路中增加阻尼電阻或阻尼電容等,以抑制諧振和震蕩的產(chǎn)生。
3、優(yōu)化驅(qū)動(dòng)電路設(shè)計(jì),確保柵極電壓能夠穩(wěn)定、快速地變化,其中也包括PCB的繪制與銅箔的合理鋪置。例如,采用合適的驅(qū)動(dòng)電阻和驅(qū)動(dòng)電流源,優(yōu)化電路布局和布線,合理安排元器件的位置,減少信號(hào)傳輸路徑上的干擾和損耗,采用合適的線寬、線距和走線方式,避免信號(hào)間的串?dāng)_和耦合。
-
電阻
+關(guān)注
關(guān)注
87文章
5592瀏覽量
173948 -
電感
+關(guān)注
關(guān)注
54文章
6180瀏覽量
103466 -
柵極
+關(guān)注
關(guān)注
1文章
181瀏覽量
21230 -
寄生電容
+關(guān)注
關(guān)注
1文章
297瀏覽量
19612 -
寄生參數(shù)
+關(guān)注
關(guān)注
0文章
16瀏覽量
2161
原文標(biāo)題:寄生參數(shù)對(duì)柵極震蕩的影響
文章出處:【微信號(hào):NcePower,微信公眾號(hào):無(wú)錫新潔能股份有限公司】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。
發(fā)布評(píng)論請(qǐng)先 登錄
相關(guān)推薦
MOSFET寄生電容參數(shù)如何影響開關(guān)速度

一文詳解MOS的寄生模型

增大MOSFET柵極電阻可消除高平震蕩是否柵極電阻越大越好呢?
增大MOSFET柵極電阻可消除高平震蕩,是否柵極電阻越大越好?
S參數(shù)的震蕩是什么引起的

評(píng)論